电子线路与数字逻辑南昌大学共10页

上传人:大米 文档编号:563605961 上传时间:2022-12-23 格式:DOC 页数:10 大小:1.66MB
返回 下载 相关 举报
电子线路与数字逻辑南昌大学共10页_第1页
第1页 / 共10页
电子线路与数字逻辑南昌大学共10页_第2页
第2页 / 共10页
电子线路与数字逻辑南昌大学共10页_第3页
第3页 / 共10页
电子线路与数字逻辑南昌大学共10页_第4页
第4页 / 共10页
电子线路与数字逻辑南昌大学共10页_第5页
第5页 / 共10页
点击查看更多>>
资源描述

《电子线路与数字逻辑南昌大学共10页》由会员分享,可在线阅读,更多相关《电子线路与数字逻辑南昌大学共10页(10页珍藏版)》请在金锄头文库上搜索。

1、精选优质文档-倾情为你奉上南 昌 大 学 考 试 试 卷【适用时间:20 16 20 17 学年第 一 学期 试卷类型: A 卷】教师填写栏课程编号:J8000G0006试卷编号:B2002课程名称:电子线路与数字逻辑开课学院:软件学院考试形式:闭卷适用班级:软件工程161-1614考试时间:120分钟试卷说明:1、本试卷共 7 页。2、本次课程考试可以携带的特殊物品: 。3、考试结束后,考生不得将试卷、答题纸和草稿纸带出考场。题号一二三四五六七八九十总分累分人签 名题分15153040100得分考生填写栏考生姓名:考生学号:所属学院:所属班级:所属专业:考试日期:考 生须 知1、请考生务必查

2、看试卷中是否有缺页或破损。如有立即举手报告以便更换。2、严禁代考,违者双方均开除学籍;严禁作弊,违者取消学位授予资格;严禁自备草稿纸、携带手机试、携带小抄等入场,违者按考试违规处理。考 生承 诺本人知道考试违纪、作弊的严重性,将严格遵守考场纪律,如若违反则愿意接受学校按有关规定处分!考生签名: 一、填空题:(每空 1 分,共 15 分)得 分评阅人1、十进制数(30)10 = ( )2 = ( )16 = ( )8 。2、二进制数()2 = ( )8421BCD 。3、-10010的补码是 。4、2016个“1”异或的结果是 。5、逻辑函数的对偶表达式为 。6、逻辑函数在真值表中使得F=1的状

3、态的数量为 。7、n个触发器组成的计数器最多可以组成 进制的计数器。8、TTL与非门电路的外部特性参数中, 越大,在输入低电平时的抗干扰能力越强。9、5个D触发器构成环形计数器,其计数长度为 。10、优先编码器74LS148的IS接0,输入,则输出 。11、当4路数据选择器的选择控制变量A1、A0接变量A、B,数据输入端D0、D1、D2、D3依次接C、0、0、C时,电路的输出W的表达式为 。12、图中555定时器构成多谐振荡器,其输出矩形波的周期表达式为 ;若取R1=2R2,则输出矩形波的占空比为 。二、选择题:(每题 3 分,共 15 分)得 分评阅人1、中规模集成电路5G555可构成多种功

4、能电路,其中最适合用作定时和延迟功能的是( )。A.多谐振荡器 B.基本RS触发器 C.单稳态触发器 D.施密特触发器2、一个5位二进制加法器,从初态00000开始计数,经过200个输入脉冲后,次计数器的状态为( )。A.01001 B.01010 C.01000 D.001003、已知某触发的特性表如下(A、B为触发器的输入)其输出信号的逻辑表达式为( )。ABQn+1说明00Qn保持010置0101置111Qn翻转AQn+1 A B. C. D.Qn+1 B4、下列不属于组合逻辑电路的是( )。A.数据分配器 B.寄存器 C.数据选择器 D.优先编码器5、有一个左移移位寄存器,当预先置入1

5、011后,其串行输入固定接0,在4个移位脉冲CP作用下,四位数据的移位过程是( )。A. 1011-0110-1100-1000-0000 B. 1011-0101-0010-0001-0000C. 1011-1100-1101-1110-1111 D. 1011-1010-1001-1000-0111三、分析题:(共 30 分)得 分评阅人1、试用代数法化简下列逻辑函数为最简“与或”表达式。(5分)2、用卡诺图化简,化为最简与或表达式。(5分)3、下列函数描述的电路是否可能发生竞争?竞争结果是否会产生险象?什么情况下产生险象?若产生险象,试用增加冗余项的方法消除。(5分)(1)(2)(3)4

6、、分析如图所示组合逻辑电路的功能。(5分)5、试用“代数法”分析图示逻辑电路(按步骤依次求解,画出状态表和状态图)。假定电路初始状态为“00”,说明该电路逻辑功能。(无需假定输入序列作时间图)(10分)四、设计题:(共 40 分)得 分评阅人1、试利用常用中规模4位二进制加法器74161实现一个55进制的计数器,要求各芯片时钟同步,且注意必须用预置数方法设计,要求画出接线图,允许附加适当的门电路实现。(10分)74161功能表如下: 芯片逻辑符号如下(CO为进位输出): 2、用一片3线-8线译码器74LS138和必要的门电路实现下列逻辑函数表达式。(15分) 3、用与非门设计一个组合电路,该电路输入为1位十进制数的2421码,当输入的数字为素数时,输出F为1,否则F为0。(15分)专心-专注-专业

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 资格认证/考试 > 自考

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号