计算机组成原理复习题

上传人:新** 文档编号:563564207 上传时间:2022-11-22 格式:DOC 页数:9 大小:116.50KB
返回 下载 相关 举报
计算机组成原理复习题_第1页
第1页 / 共9页
计算机组成原理复习题_第2页
第2页 / 共9页
计算机组成原理复习题_第3页
第3页 / 共9页
计算机组成原理复习题_第4页
第4页 / 共9页
计算机组成原理复习题_第5页
第5页 / 共9页
点击查看更多>>
资源描述

《计算机组成原理复习题》由会员分享,可在线阅读,更多相关《计算机组成原理复习题(9页珍藏版)》请在金锄头文库上搜索。

1、一、选择题1.从器件角度看,计算机经历了五代变化。但从系统结构看,至今绝大多数计算机仍属于()计算机。A.并行B.冯诺依曼C.智能D.串行2.某机字长32位,其中1位表示符号位。若用定点整数表示,则最小负整数为()A.-(231-1)B.-(230-1)C.-(231+1)D.-(230+1)3.以下有关运算器的描述,()是正确的。A.只做加法运算B.只做算术运算C.算术运算与逻辑运算D.只做逻辑运算4.EEPROM是指()。A.读写存储器B.只读存储器C.闪速存储器D.电擦除可编程只读存储器5.当前的CPU由()组成。A.控制器B.控制器、运算器、cacheC.运算器、主存D.控制器、ALU

2、、主存6.在集中式总线仲裁中,()方式响应时间最快。A.独立请求B.计数器定时查询C.菊花链7.CPU中跟踪指令后继地址的寄存器是()。A.地址寄存器B.指令计数器C.程序计数器D.指令寄存器8.从信息流的传输速度来看,()系统工作效率最低。A.单总线B.双总线C.三总线D.多总线9.冯诺依曼机工作的基本方式的特点是()。A.多指令流单数据流B.按地址访问并顺序执行指令C.堆栈操作D.存贮器按内容选择地址10.在机器数()中,零的表示形式是唯一的。A.原码B.补码C.移码D.反码11.在定点二进制运算器中,减法运算一般通过()来实现。A.原码运算的二进制减法器B.补码运算的二进制减法器C.原码

3、运算的十进制加法器D.补码运算的二进制加法器12.某计算机字长32位,其存储容量为256MB,若按单字编址,它的寻址范围是()。A.064MB B.032MB C.032M D.064M13.主存贮器和CPU之间增加cache的目的是()。A解决CPU和主存之间的速度匹配问题B扩大主存贮器容量C扩大CPU中通用寄存器的数量D既扩大主存贮器容量,又扩大CPU中通用寄存器的数量14.单地址指令中为了完成两个数的算术运算,除地址码指明的一个操作数外,另一个常需采用(C)。A堆栈寻址方式B立即寻址方式C隐含寻址方式D间接寻址方式15.描述PCI总线中基本概念不正确的句子是()。A.PCI总线是一个与处

4、理器无关的高速外围设备B.PCI总线的基本传输机制是猝发式传送C.PCI设备一定是主设备D.系统中只允许有一条PCI总线16.若某机器数为10000000,它代表-127,则它是()A.原码B.反码C.补码D.原码或反码17.下列数中最小的数是(C)。A.(101001)2B.(52)8C.(101001)BCD D.(233)1618.某DRAM芯片,其存储容量为512K8位,该芯片的地址线和数据线的数目是()。A.8,512 B.512,8 C.18,8 D.19,819.交叉存储器实质上是一种多模块存储器,它用()方式执行多个独立的读写操作。A.流水B.资源重复C.顺序D.资源共享20.

5、寄存器间接寻址方式中,操作数在()A.通用寄存器(寄存器寻址)B.主存单元C.程序计数器D.堆栈21.机器指令与微指令之间的关系是()。A.用若干条微指令实现一条机器指令B.用若干条机器指令实现一条微指令C.用一条微指令实现一条机器指令D.用一条机器指令实现一条微指令22.在集中式总线仲裁中,()方式对电路故障最敏感。A.菊花链B.独立请求(响应时间快)C.计数器定时查询23.磁盘存储器的等待时间是指()。A磁盘旋转一周所需的时间B磁盘旋转半周所需的时间C磁盘旋转2/3周所需的时间D磁盘旋转1/3周所需的时间24.运算器由()等部件组成。AALU与主存BALU、累加器与主存CALU、通用寄存器

6、和主存DALU、累加器与通用寄存器25.运算器的核心功能部件是(B)。A.数据总线B. ALU C.状态条件寄存器D.通用寄存器26.某单片机字长32位,其存储容量为4MB。若按字编址,它的寻址范围是(A)。A.1M B.4MB C.4M D.1MB27.某SRAM芯片,其容量为1M8位,除电源和接地端外,控制端有E和R/W#,该芯片的管脚引出线数目是(应改为C)。(20根地址线,8根数据线,一根读写线,一根芯片选择线)A.20 B.28 C.30 D.3228.双端口存储器所以能进行高速读/写操作,是因为采用(D)。P86A.高速芯片B.新型器件C.流水技术D.两套相互独立的读写电路29.为

7、确定下一条微指令的地址,通常采用断定方式,其基本思想是(改为C)。A.用程序计数器PC来产生后继微指令地址B.用微程序计数器PC来产生后继微指令地址C.通过微指令顺序控制字段由设计者指定或由设计者指定的判别字段控制产生后继微指令地址D.通过指令中指定一个专门字段来控制产生后继微指令地址30.微程序控制器中,机器指令与微指令的关系是(B)。A.每一条机器指令由一条微指令来执行B.每一条机器指令由一段用微指令编成的微程序来解释执行C.一段机器指令组成的程序可由一条微指令来执行D.一条微指令由若干条机器指令组成31.CPU中跟踪指令后继地址的寄存器是(B)。A.地址寄存器B.程序计数器C.指令寄存器

8、D.通用寄存器32.某寄存器中的数值为指令码,只有CPU的(A)才能识别它。A.指令译码器B.判断程序C.微指令D.时序信号33.某机字长64位,1位符号位,63位表示尾数,若用定点整数表示,则最大正整数位(A)A.+(263-1)B.+(264-1)C.-(263-1)D.(264-1)34.从下面浮点运算器中的描述中选出两个描述正确的句子(改为AC)。A.浮点运算器可用两个松散连接的定点运算部件一阶码和尾数部件来实现。B.阶码部件可实现加,减,乘,除四种运算。(尾数部件才是可实现加、减、乘、除)C.阶码部件只进行阶码相加,相减和比较操作。D.尾数部件只进行乘法和除法运算。35.存储单元是指

9、(改为B)。A.存放1个二进制信息位的存储元B.存放1个机器字的所有存储元集合C.存放1个字节的所有存储元集合D.存放2个字节的所有存储元集合36.某机字长32位,存储容量1MB,若按字编址,它的寻址范围是(D)A.01M B.0512KB C.056K D.0256KB37.用于对某个寄存器中操作数的寻址方式为(C)A.直接B.间接C.寄存器直接D.寄存器间接38.指令周期是指(C)A.CPU从主存取出一条指令的时间B.CPU执行一条指令的时间C.CPU从主存取出一条指令加上执行一条指令的时间D.时钟周期时间39.描述当代流行总线结构中基本概念不正确的句子是(AC)。A.当代流行的总线不是标

10、准总线B.当代总线结构中,CPU和它私有的cache一起作为一个模块与总线相C.系统中允许有一个这样的CPU模块40.栈指针SP的内容是()。 A.栈顶单元内容 B.栈顶单元地址 C.栈底单元内容 D.栈底单元地址 41.下面关于Cache的叙述,错误的是()A.高速缓冲存储器简称CacheB.Cache处于主存与CPU之间C.程序访问的局部性为Cache的引入提供了理论依据D.Cache的速度远比CPU的速度慢42.EPROM是指()A.随机读写存储器B.只读存储器C.可编程只读存储器D.紫外光可擦除可编程只读存储器43.微程序控制器中,机器指令与微指令的关系是()A.每条机器指令由一段用微

11、指令编成的微程序来解释执行B.一条微指令由若干条机器指令组成C.每条机器指令由一条微指令来执行D.一段机器指令组成的程序可由一条微指令来执行二、填空题1.软件系统包括:系统软件、支撑软件和应用软件。 2.按IEEE754标准,一个32位浮点数由符号位S1位、阶码E8位、尾数M23位三个域组成。其中阶码E的值等于指数的真值e加上一个固定的偏移值127。3.双端口存储器和多模块交叉存储器属于并行存储器结构,其中前者采用空间并行技术,后者采用时间并行技术。4.衡量总线性能的重要指标是总线带宽,它定义为总线本身所能达到的最高传输速率,单位是MB/s。5.在计算机术语中,将ALU、控制器和存储器合在一起

12、称为CPU6.数的真值变成机器码可采用原码表示法,反码表示法,补码表示法,移码表示法。7.广泛使用的SRAM和DRAM都是半导体随机读写存储器。前者的速度比后者快,但集成度不如后者高。8.反映主存速度指标的三个术语是存取时间、存储周期和存储器带宽9.形成指令地址的方法称为指令寻址,通常是顺序寻址,遇到转移指令时跳跃寻址。10.CPU从主存中取出一条指令并执行这条指令的时间和称为指令周期11.定点32位字长的字,采用2的补码形式表示时,一个字所能表示的整数范围是-231到(231-1)12.IEEE754标准规定的64位浮点数格式中,符号位为1位,阶码为11位,尾数为52位,则它能表示的最大规格

13、化正数为(+1+(1-)。13.浮点加、减法运算的步骤是0操作处理、比较阶码大小并完成对阶、尾数进行加或减运算、结果规格化并进行舍入处理、溢出处理14.某计算机字长32位,其存储容量为64MB,若按字编址,它的存储系统的地址线至少需要14条 【KB=2048KB(寻址范围)=20482】15.一个组相联映射的Cache,有128块,每组4块,主存共有16384块,每块64个字,则主存地址共20位,其中主存字块标记应为8位,组地址应为6位,Cache地址共7位【=16384字2=2=2=128 】16.CPU存取出一条指令并执行该指令的时间叫指令周期,它通常包含若干个CPU周期,而后者又包含若干

14、个时钟周期。P13117.计算机系统的层次结构从下至上可分为五级,即微程序设计级(或逻辑电路级)、一般机器级、操作系统级、汇编语言级、高级语言级。P1318.十进制数在计算机内有两种表示形式:字符串形式和压缩的十进制数串形式。前者主要用在非数值计算的应用领域,后者用于直接完成十进制数的算术运算。19.一个定点数由符号位和数值域两部分组成。按小数点位置不同,定点数有纯小数和纯整数两种表示方法。20.对存储器的要求是容量大、速度快、成本低,为了解决这三方面的矛盾,计算机采用多级存储体系结构,即高速缓冲存储器、主存储器、外存储器21.高级的DRAM芯片增强了基本DRAM的功能,存取周期缩短至20ns

15、以下。举出三种高级DRAM芯片,它们是FPM-DRAM、CDRAM、SDRAM。P7522.一个较完善的指令系统,应当有(数据处理)、(数据存储)、(数据传送)、(程序控制)四大类指令。23.机器指令对四种类型的数据进行操作。这四种数据类型包括(地址)型数据、(数值)型数据、(字符)型数据、(逻辑)型数据。24. CPU中保存当前正在执行的指令的寄存器是(指令寄存器),指示下一条指令地址的寄存器是(程序寄存器),保存算术逻辑运算结果的寄存器是(数据缓冲寄冲器)和(状态字寄存器)。25.数的真值变成机器码时有四种表示方法,即原码表示法,补码表示法,移码表示法,反码表示法。26.主存储器的技术指标有存储容量、存取时间、存储周期、存储器带宽。27. cache和主存构成了内存储器,全由CPU来实现。31接使用西文键盘输入汉字,进行处理,并显示打印汉字,要解决汉字的输入编码、汉字内码和字模码三种不同用途的编码

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 建筑/环境 > 施工组织

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号