2《计算机组成原理A》判断题

上传人:汽*** 文档编号:563418509 上传时间:2023-04-19 格式:DOCX 页数:2 大小:10.43KB
返回 下载 相关 举报
2《计算机组成原理A》判断题_第1页
第1页 / 共2页
2《计算机组成原理A》判断题_第2页
第2页 / 共2页
亲,该文档总共2页,全部预览完了,如果喜欢就下载吧!
资源描述

《2《计算机组成原理A》判断题》由会员分享,可在线阅读,更多相关《2《计算机组成原理A》判断题(2页珍藏版)》请在金锄头文库上搜索。

1、Cache的地址映射中,直接映射的地址变换速度快,硬件容易实现,但命中率略低。(J)Cache的地址映像中,直接映像的地址变换速度快,硬件容易实现,但命中率略低。(J )CPU访问存储器的时间是由存储器的容量决定的,存储器容量越大,访问存储器所需的时间越长。XDMA控制器通过中断向CPU发DMA请求信号。VMIPS计算机的运算器部件,主要由128个寄存器组成的寄存器堆和一个执行数据运算的ALU组成。“ 按数据传送方式的不同,计算机的外部接口可分为串行接口和并行接口两大类。 ( V )按主机与接口间的数据传送方式,输入/输出接口可分为串行接口和并行接口。 半导体ROM信息可读可写,且断电后仍能保

2、持记忆。(X )变址寻址方式中,操作数的有效地址等于变址寄存器内容加上形式地址。(V )变址寻址需要在指令中提供一个寄存器编号和一个数值。”补码加减法中,操作数用补码表示,两数相加减,符号位单独处理,减法用加法代替(X)釆用变形补码进行加减法运算可以避免溢出。(X )程序计数器PC主要用于解决指令的执行次序。(V )程序计数器的位数取决于存储器的容量,指令寄存器的位数取决于指令字长。(V )存储芯片中包括存储体、读写电路、地址译码电路和控制电路。(V )存取时间是指连续两次读操作所需间隔的最小时间。X定点补码运算时,其符号位不参加运算。X定点数的表示范围有限,如果运算结果超出表示范围,称为溢出

3、。V定点小数表示中,只有补码能表示-1 (V )定点小数表示中,只有补码能表示-1o(V )浮点加减法运算时釆用的V阶原则是大阶向小阶看齐。X浮点数数的表示范围取决于尾数的位数,精度取决于阶码的位数。(X )浮点运算指令V用于科学计算的计算机是很必要的,可以提高机器的运算速度。V海明校验码是V多个数据位使用多个校验位的一种检错纠错编码方案,不仅可以发现是否出错,还能发现是哪 一位出错。(V )基地址寻址方式中,操作数的有效地址等于基址寄存器内容加上形式地址V计算机“运算速度”指标的含义是指每秒钟能执行多少条操作系统的命令。X 计算机的流水线中,每个阶段只完成一条指令的一部分功能,不同阶段并行完

4、成流水线中不同指令的不同功能(V)计算机的指令越多,功能越强越好。X 计算机中的流水线是把若干个子过程合成为一个过程,使每个子过程实现串行运行。 ( X ) 计算机中的流水线是把一个重复的过程分解为若干个子过程,每个子过程与其他子过程并行运行。( V ) 两补码相加,釆用1位符号位,当最高位有进位时表示结果产生溢出(X)每个指令执行步骤,控制器都将为计算机的各部件产生一个控制信号。(X)奇偶校验可以校验奇数个位的出错,并能确定出错的位置(X)奇偶校验码不能发现多位数据错)误X奇偶校验码可以检测出奇数个位的错误,但不能确定出错的位置oV奇偶校验码可以校验奇数个位的出错,并能确定出错的位置。(X

5、)闪存中保存的信息必须不断刷新,否则将会丢失。X使用高速缓存是为了提高主存的容量。( X )是否出错,还能发现是哪一位出错。(“)随机访问存储器包括静态存储器SRAM、动态存储器DRAM和只读存储器ROM。(X)随着CPU速度的不断提升,程序查询方式很少被采用的原因是CPU与外设串行工作。(7)同步通信方式下,所有设备都从同一个时钟信号中获得定时信息。(7)微程序控制器的运行速度一般要比硬连线控制器更快。X 微程序控制器中,每一条机器指令由一段用微指令编成的微程序来解释执行(7 ) 相对寻址方式中,操作数的有效地址等于程序计数器内容与偏移量之和。(7 ) 选择运算结果并输出的功能。 (7 )压

6、缩十进制表示方式在一个字节中存放两个十进制数,称为BCD码。7一个指令周期通常包含读取指令、指令译码、ALU执行、内存读写和数据写回5个步骤。(X) 溢出是指所要表示的数超出了机器所能表示的范围。7引入虚拟存储系统的目的,是为了加快外存的存取速度(X)硬连线控制器中,每条指令不同的执行步骤是通过控制信号形成部件的不同编码状态来区分的。(X) 运算器内部寄存器的个数与系统运行的速度无关。 (X) 运算器内部寄存器的个数与系统运行的速度无关。( X)运算器芯片Am2901包含三组三位控制信号,分别用来控制8种运算功能,8个数据来源和选择运算结果并输出 的功能。7在Cache的地址映射中,全相联映射

7、是指主存中的任意一字块均可映射到Cache内任意一字块位置的一种映射 方式。( 7)在采用DMA方式高速传输数据时,数据传送是通过为DMA专设的数据总钱传输的。(X )在程序的执行过程中,Cache与主存的地址映像是由操作系统来管理的(X)在多周期CPU系统中,不是所有指令使用相同的执行时间,而是指令需要几个周期就为其分配几个周期。(7 )在三总线计算机系统中,外设和主存单元统一编制,可以不使用1/ 0指令(X)在三总线计算机系统中,外设和主存单元统一编制,可以不使用I/O指令。(X ) 在原码、反码和补码三种机器码中补码的表示范围最大。7 长度相同但格式不同的2种浮点数,前者尾数长、阶码短,后者尾数短、阶码长,其他规定均相同,则前者可 表示的数的范围大但精度低。(X )正数相加变成负数,负数相加变成正数,产生这种错误的原因是溢出。7 只要运算器具有加法器和移位功能,再增加一些控制逻辑,计算机就能实现各种算术运算。7 只有定点数运算才可能溢出,浮点数运算不会产生溢出。( X ) 直接寻址是在指令字中直接给出操作数本身而不再是操作数地址。( X ) 指令系统中采用不同寻址方式的目的主要是缩短指令长度,扩大寻址空间,提高编程灵活性。(7 ) 中断服务程序的最后一条指令是中断返回指令(7 )组相联映像可以转化为直接映象或全相联映象,所以说,它是直接映象租金相联映象的普遍形式。 (7 )

展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 学术论文 > 其它学术论文

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号