常见组合逻辑电路

上传人:汽*** 文档编号:563024737 上传时间:2023-11-03 格式:DOCX 页数:4 大小:72.09KB
返回 下载 相关 举报
常见组合逻辑电路_第1页
第1页 / 共4页
常见组合逻辑电路_第2页
第2页 / 共4页
常见组合逻辑电路_第3页
第3页 / 共4页
常见组合逻辑电路_第4页
第4页 / 共4页
亲,该文档总共4页,全部预览完了,如果喜欢就下载吧!
资源描述

《常见组合逻辑电路》由会员分享,可在线阅读,更多相关《常见组合逻辑电路(4页珍藏版)》请在金锄头文库上搜索。

1、 脉 冲 与 数 字 电 路 课 程 教 案序号:12 教学内容:第十章 组合逻辑电路第一节 常见的组合逻辑电路目的与要求:掌握简单组合逻辑门电路符号和输入输出关系; 理解加法器、比较器、编码器和译码器的输入输出关系。 重点与难点:与非、或非、与或非及异或门电路符号及对应的逻辑函数关系 其它组合逻辑电路的分析方法课型: 讲解教学方法:用图示法表现组合逻辑门电路同基本逻辑门电路之间的联系;用真值表说明 组合逻辑电路的功能。教具: 组合逻辑电路教学挂图时间分配:导入5分,组合逻辑门电路30分,其它组合逻辑电路50分(其中,加法器 10分,比较器15分,编码器10分,译码器15分),小结与作业布置5

2、分。教学进程:V导入复习:(提问)1、什么是门电路?常用的基本逻辑门电路有哪几种?2、什么是正逻辑和负逻辑? (引言)用门电路可以组成各种复杂的逻辑电路来模拟不同的逻辑函数关系,这些逻辑电 路分成两大类:组合逻辑电路和时序逻辑电路。V正课第十章 组合逻辑电路概述:什么是组合逻辑电路? 电路的输出只与该时刻的输入信号有关,而与电路原来的状态无关; 组合逻辑电路由逻辑门电路组成,且不含任何形式的信号回授(即反馈) 基本逻辑门电路就是最基本的组合逻辑电路。第一节 常见的组合逻辑电路一、简单组合逻辑门电路概述:有与非门、或非门、与或非门和异或门等。1与非门电路电路符号:逻辑函数:F=AB真值表:(略)

3、2或非门电路电路符号:逻辑函数:F=A+B真值表:(略)3与或非门电路电路符号:FFF逻辑函数:F=AB+CD4异或门电路电路符号:=1逻辑函数:F=AB+AB=AB (推导逻辑关系)真值表:(略,强调其异或的含义)二、其它组合逻辑电路1加法器 加法器的基础是一位加法器,一位加法器有半加和全加两种。(1)半加器 只实现本位相加(不计算低位向本位的进位,也不向 高位进位)由真值表可知,异或门就能完成半加器功能。(2)全加器 实现本位和低位进位三者相加,并向高位进位(即有0 000 111 011 10半加器真值表A B S三个输入端,两个输出端)全加器真值表:全加器本位和si和进位q的逻辑表达式

4、: S=C BJC.=A.B.+C. ,(A.B.)i i i i1 i i电路实现:S.由两个异或门组成,C.由一个异或门、一个与 或非门和一个非门组成。(学生练习)全加器的逻辑符号CiFAA. B. .IS.CC. , A.B.S.C.ill10 0 00 00 0 11 00 1 01 00 1 10 11 0 01 01 0 10 11 1 00 11 1 11 1全加器真值表2比较器1)一位同比较器 只判断两个一位二进制数是否相等的逻辑电路,它是多位比较器的基础。一位同比较器的真值表:相等时为1,不等时为0。正好同异或门相 反。一位同比较器的逻辑表达式:9=冬B匚或q=AB+AB 一

5、位同比较器的电路实现:可以用异或门和非门实现,或称为异或 非门。也可用同或门电路来实现。A BG0 010 101 001 11同比较器真值表=1异或非门符号ABF(2)一位大小比较器 与同比较器相比,大小比较器有两 个输出端,分别表示AB或AVB。一位大小比较器的真值表:AiBi时Li为1,叫为0; AiBi 时 Li为 0, Mi为 1; Ai=Bi 时 Li和 Mi 均为 0。一位大小比较器的逻辑表达式:Li=AiBi, 一位大小比较器的电路实现:M=ABi i iA BiiLi(Bi 小)Mi(Bi 大0 0000 1011 0101 100大小比较器真值表相当于在异或门中去掉了右面的

6、或门。3编码器作用是把要传送的信息编制成二进制码信一种多输入端和多输出端的组合逻辑电路 号。其电路根据编码的要求不同而不同。B1B0A00B01C10D11举例:将A、B、C、D四个人编成两位二进制码,即用“00”表示A, “01 ”表示B, “10”表示C, “11 ”表示D。其编码真值表可以表示成:由此得到编码器的逻辑表达式:(注意B0和B1取“1”值项的 和)B0=BDB1=CDBBA B CD由于 A、 B、 C、 D 中只有一个且必有一个取值为“1”,得到的 就是取值为“1”项的编码。有关的编码电路如右图所示。4译码器 译码是编码的逆过程。进制译码器和显示译码常用的译码器有二进制译码

7、器器等。按二进制数的大小把二进制码译成有序的对应状态,称为二进制译码。如上例中将二 进制编码B1B0译成对应的A、B、C、D的取值状态,就属于二进制译码。上例中的译码真值表:A=B1B0B=BiBoC=B1B0D=BiB0有关的译码电路: 学生练习:当 B1B0=OO, B1B0=O1, B1B0=1O 和 B1B0=11时,A、B、C、D端的输出分别为什么电平?ABCDBOO1O1B1OO11A小结:组合逻辑电路是一种输出只与该时刻的输入信号有关,而与电路原来状态无关的逻 辑电路。最简单的组合逻辑电路就是各种逻辑门电路。除基本逻辑门电路外,还有与非 门、或非门、与或非门和异或门。常见的组合逻辑电路有加法器、比较器、编码器和译码器。可以由真值表推出其表 达式,再得到逻辑电路图。课外作业:P178 97, 98追记:

展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 学术论文 > 其它学术论文

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号