实验一、单级放大电路实验一、实验目的1、 学习设置和调整放大电路的静态工作点2、 掌握放大电路放大倍数、输入阻抗和输出阻抗的测量方法3、 观察 Rb、RL 的变化对输出波形和放大倍数的影响bL二、实验内容1、静态工作点的调试与测量2、放大倍数 AV 的测量3、观察并分析静态工作点对放大器输出波形的影响4、观察 Rb 和 RL 的变化输出波形和放大倍数的影响bL三、预习要求1、复习单级放大电路的原理2、弄清放大电路的调试步骤和测试方法3、思考:⑴当电路输出波形出现饱和失真和截止失真时,电路应如何调整?⑵对电路而言如果输入信号 Ui 加大,输出波形将出现何种失真?⑶在测量放大电路的放大倍数时,使用的是晶体管毫伏表,而不是用万用表的交流档四、实验步骤1、按照图 1-1 所示原理图,在“三极管放大电路”区找出相应元件,连接电路图 1-1 单极放大电路2、静态工作点的调试与测试检查连线无误后接通+12V直流电源,在无输入信号的情况下,调节R ,使P1U =6V,即可认为工作 点调好,然后用直流电压表和直流电流表分别测量静态工作点QCE静态工作点测试测试条件测试值计算值UBUEUCTT TUCETrbeU =6VCEIcBEIc3、基本放大电路的放大倍数测试在B点输入端加1KHz、5mV的正弦交流信号,用示波器观察输出波形u 0(必须不 失真)。
用晶体管毫伏表测试u0、从的值,并记录即可求得Au 电压放大倍数和输出阻抗的测试值测试条件测试数据由测试值计算理论计算UoRcRlUiUoAuRoAu4、输入电阻 Ri 的测试i在A点输入端加入输入信号,在u0不失真的情况下,测出us和气的值,则根据下 式可计算 出 Ri U输入电阻的测试值: R = 一六帀i (U — U )/Rs i s测试条件测试值由测试值计算理论值u0不失真UsUi5、 输出阻抗 Ro 的测试电路输出阻抗是指从集电极输入阻抗,分别测出接Rl时的u0与不接Rl时的u0 '根 据下式可求 RUo'Ro = (了 — I" RUo L6、 工作点对波形失真的影响调整 RP1 ,增大时,观察输出波形为截止失真,减小时,则为饱和失真,记录示波器 的波形五、实验报告要求1、 报告应包括实验目的、实验内容、实验步骤等2、 简述该实验的原理,画出电路图3、 列出各测量的数据表格,进行计算,画出波形图,分析所测量的数据与理论值相比较分析误差原理实验二、比例运算电路实验一、实验目的1、掌握用集成运算放大器组成比例电路的性能及特点2、学会上述电路的测试和分析方法二、 预习要求1、预习集成运放在理想状态下的分析计算。
2、预习负反馈电路的基本原理三、实验内容1、电压跟随器1)实验电路按图 6-1 所示接线,检查无误后,接通± 12V 电源2)按表 6-1 要求进行实验,观察现象并总结电压跟随器的主要特点图 6-1电压跟随器表 6-1u(V)-2-1.50+1.5+2U(V)R=»R=5. 1K2、反相比例放大器1)假设运算放大器为理想的,理论计算此电路的电压放大倍数2)实验电路按图 6-2 所示接线,检查无误后,接通± 12V 电源图 6-2 反相比例放大器3)在电路输入端加入 f =100Hz 交流信号电压,,调节 ui 的大小,测量输出电压 uo, 填入表 6-2 中,计算其电压放大倍数,并与理论值比较用双踪示波器观察输入 输出波形是否反相表 6-2直流输入电压u;(V)输出电压理论估算(V)实测值(V)误差3、同相比例放大器1)实验电路按图6-3所示计算其电压放大倍数2)接图 6-3 接线,检查无误后,接通± 12V 电源图 6-3 同相比例放大器3) 同样在电路输入端加入 f =100Hz 交流信号电压,调节 ui 的大小,测量输出电压 uo,填入表 6-3 中, 计算其电压放大倍数,并与理论值比较。
用双踪示波器观察输入、输出波形是否同相表6-3直流输j入电压u. (V)输出电压i ' “理论估算(V)实测值(V)误差四、实验报告:1、总结本实验中3种运算电路的特点及性能2、分析理论计算与实验结果误差的原因实验三 数字试验箱实验及门电路测试一、实验目的1、熟悉数字电路实验箱的使用方法;2、掌握门电路逻辑功能测试方法二、实验原理门电路的静态特性1、四2输入与非门74LS00引脚及功能Vcc 4B 4A 4Y 3B 3A 3Y148D74LS00171A 1B 1Y 2A 2B 2Y GND1A —1B —2A —2B —3A —3B —4A —4B一1Y2Y3Y4YA— &一 YB 一A— &—YB 一三、实验设备与器件设备: 1、2、器件: 1、2、数字电路实验箱 一台万用表 一只74LS00 一片(四2输入与非门)导线 若干四、实验内容和步骤1、测试与非门的逻辑功能测量74LS00二输入与非门的真值表:将测量结果填 入表1中表1 74LS00逻辑测试输入输出逻辑功能ABY电压(V)LLLHHLHH2、基本RS触发器的逻辑功能按图用与非门74L00构成基本RS触发器输入端/R、/S接电平开关,输出端Q、 /Q接电平指示器。
按功能表的要求测试逻辑功能记录之五、预习要求1、阅读实验指导书,了解数字电路试验箱的结构;2、 了解器件74LS00的引脚结构以及基本RS触发器的功能;3、 TTL电路的使用注意事项实验四 计数器及其应用一、实验目的了解集成计数器的种类、学会计数器的测试方法及功能扩展二、实验设备及器件1、数电实验箱2、 十进制同步计数器74LS160 (异步清除、同步置数)3、 四2输入与非门74LS00三、实验原理及步骤(一)十进制同步计数器74LS16 0功能测试1、集成电路外引线图、逻辑符号及功能图CLRCLKABCDEP GNDE匸匸EU74LS160VccRCOEP —ET 一 CLK —CTRDIV10CT=0M1M2 3CT=9G3G4 £C5/2,3,4+RCOCLR 一:LD t:ETLDA 一 B 一 C 一 D ―15D[1] [2] [4] [8]—Qa—Qb—Qc-QdEP —ET 一 CLK——A 二 C 一D 一—RCO—Qa—Qb—Qc—Qd2、功能说明十进制同步计数器74LS160是一种通用型中规模集成芯片,时钟信号上升沿有 效,异步清除,同步置数设有四个数据输入端D、C、B、A,逻辑输入端为时钟输 入CLK、清除端CLR、使能输入端EP、ET、置数端LD。
计数结果以BCD码从QD、QC、QB、 QA输出,RCO为进位信号输出端CLR异步清零端(也可用RD或Cr表示),低电平有效当CLR=“”时QD = QC = QB = QA=0 LD:置数端,配合输入数据D、C、B、A预置计数器初态当LD=“0”, 时钟信号上升沿到达时置数有效EP、ET:使能输入端(也可用ENP、ENT或S1、S2表示)当EP=“0”或 ET=“0”、EP = ET=“0”时,计数静止,计数器处于暂停状态计数状态:CIR=lD^ep = et=“1”四、实验内容1、计数功能测试K3EPBIN/7-SEG 1译码、数显单元iK1ETK2-^D1 0 JQb QaRCO [Qd|Qc【(「 Id Ic Ib Ia CLK K7 K6 K5 K4CLRDCBAa —g2、实现6进制计数~c CLR Qd qc qb qa—— ACLK提示:去掉KI开关,按图连 接清零支路,K2、K3掷于高电平, K4、K5、K6、K7任意状态五、预习要求1、 阅读实验指导书,了解数字电路试验箱的结构2、 了解器件74LS16 0的引脚结构;3、 使能端的使用注意事项。