数电实验报告最终版.docx

上传人:cn****1 文档编号:562192775 上传时间:2023-10-26 格式:DOCX 页数:16 大小:440.92KB
返回 下载 相关 举报
数电实验报告最终版.docx_第1页
第1页 / 共16页
数电实验报告最终版.docx_第2页
第2页 / 共16页
数电实验报告最终版.docx_第3页
第3页 / 共16页
数电实验报告最终版.docx_第4页
第4页 / 共16页
数电实验报告最终版.docx_第5页
第5页 / 共16页
点击查看更多>>
资源描述

《数电实验报告最终版.docx》由会员分享,可在线阅读,更多相关《数电实验报告最终版.docx(16页珍藏版)》请在金锄头文库上搜索。

1、-nip小-蚩 寄习olrno - 8 您朴一姬朴编译,进行波形仿真得到如下波形:实验四 时序电路设计(一)一. 实验目的掌握RS触发器、D触发器、JK触发器的工作原理。1. 学会正确使用RS触发器、D触发器、JK触发器。二. 实验内容自循环寄存器(1)用D触发器DFF (或74LS74)构成一个四位自循环寄存器。方法是第一级的Q端接第二级的D端,依次类推,最后第四级的Q端接第一级 的D端。四个D触发器的CLK端连接在一起,然后接单脉冲时钟。(2)对设计的电路建立相应的波形仿真文件,进行波形仿真。将触发器QoS 1 (即PRNO输入一个负脉冲),Ch、Q八Q,清0 (即CLR1、CLR2、 C

2、LR3输入一个负脉冲)。(3)进行器件编程(定义自循环寄存器的输入/输出引脚号)。(4)连线验证所设计电路的正确性预置初始状态(与波形仿真相同),自循环寄存器的PRN,和CLR,端连接到开关的 电平输出插空,输入端CLK引脚连接到实验系统的单脉冲输出插孔,输出端Q。、 Qi、Q:、Q3连接到LED显示灯。由时钟CLK输入端输入单脉冲,观察并记录Q。、 Qi、Q2、Q3的状态变化。”8”8实验五 时序电路设计(二)一.实验目的1. 掌握RS触发器、D触发器、JK触发器的工作原理。2. 学会正确使用RS触发器、D触发器、JK触发器。二.实验内容3、用D触发器(或74LS74)构成4位的二进制(同步

3、或异步)计数器(分频 器)QQQQQLWQLQ广Z000000010000100100001000110001101000010001010010101100011001110011110000函数:100010010100110100101010110101111000110011010110111100111011110111100001Z= Q1Q2Q3Q4QJ+1 = DOQ?+1 = DIQ?+1 = D2Q?+1 = D3三. 电路连接:四. 波形图如下in cm冲cm18 Cm5洞Cm63 Gm 703 Bn7洞 Cm实验六数字系统设计综合实验一. 实验目的通过实验室学生掌握数字

4、系统电路的设计、调试及系统组装的方法,提高学 生的数字系统电路的综合设计能力和实验技能。二. 实验内容充分利用数字电路实验系统提供的硬件资源,用YHDL语言或(VHDL语言与 组合逻辑图元结合)设计所需电路,完成数字电路设计与设计电路的功能检测。(六)数字钟设计充分利用CPLD实验系统提供的硬件资源,用VHDL语言(或VHDL语言与组 合逻辑图形结合)设计一个显示小时(两位)、分(两位)、秒(两位)的计时器。1、计时器功能要求计时器具有时(两位)、分(两位)、秒(两位)时间显示,具有时间设置, 清零(复位),计时启动,计时停止的功能。利用实验系统的资源,对设计的电 路进行组装和功能检测。2、计

5、时器逻辑原理图(参考)计时器可由卜面的逻辑部件构成。3、计时器设计步骤分频器设计数字显示器设计计数器设计数据选择器及四选一逻辑电路设计 数字钟组合设计Ref: 0.0nsEE0.0nsName:1-PRNOi-CP8-CLR123寻 Q3.O数字钟波形图Time: 7.2nsInterval: |7.2nsJu00_r0H 11JL2JL4JL8JL120.0ns40 0ns60.0ns80 0ns100.0nsValue:实验一基本逻辑门电路实验一、实验目的1. 掌握TTL与非门,与或非门和异或门输入与输出之间的逻辑关系。2. 熟悉TTL中,小规模集成电路的外形,管脚和使用方法。二、实验所用

6、器件二输入四与非门74LS00 1片1. 二输入四或非门74LS02 1片三、实验内容1. 测试二输入四与非门74LS00 一个与非门的输入和输出之间的逻辑关系。2. 测试二输入四异或门74LS86 一个异或门的输入和输出之间的逻辑关系。四、实验接线图及实验测试测试74LS00逻辑关系K1K2YftK:_r顶臾t.匚Q iETI_ LEDOI7 VCC -1 1输入输出引脚1引脚2引脚3LL1LH1IIL1HH0结论:一个与非门当两个输入为高电平时输出为低电平,其它输入时输出为高电 平。1. 测试74LS86逻辑关系K2K2丫妫:云羸汇和叮LEDO输入输出引脚1引脚2引脚3LL0LH1HL1H

7、H0结论:一个异或门当有两输入不同时,输出为高电平,当两输入相同时,输出 为低电平。实验二组合逻辑电路部件试验一.实验目的:1、掌握逻辑电路设计的基本方法;2、掌握EDA软件工具MAXPlusII的原理图输入方法;3、掌握MAX-PlusII的逻辑电路编译、波形仿真的方法 二.实验内容:1、内容:3-8译码器(74LS138)的波形仿真 器件:38译码器74138G2B7AIMPOT vcc 峋gr . .ucci 迎 gT . . uuc INPUT .vcc i迎gr TCC i迎yTJCCYONAY1NBY2NCY3NG1Y4NG2ANY5NG2BNY6NY7N3:8 DECODER。c

8、 CgUTPUTgUTPUT OlfTPirr TO gUTPUTQUTPUTUTPl/T QUTPUT 办PUT YO Y132 Y3 Y4 Y5 Y6 Y73-8译码器原理图 |,| End: 1,0usStart: 0.0nsInterval:1.0us3-8译码器波形图 2、设计一个2-4译码器(功能要求见真值表) 2-4译码器真值表输入输出EA1A2QOQIQ2Q3Iff11110000111011011101101111110表中E为允许使能输入端,Al、A2为译码器输入,QO、QI、Q2、Q3分别为输出, 争是任意状态。2-4译码器原理图2-4译码器波形图 3、设计并实现一个4位

9、二进制全加器(1)二进制全加器原理:两个n位二进制数相加的加法运算电路是由一个半加器和(nT)个全加器 组成。它把两个n位二进制数(A,B)分别作为输入信号。产生一个(n+1)位二进 制数作它的和数(CnT,S)。一个n位二进制加法器的方框图如下图所示。图中 A和B是用来相加的两个n位输入信号,Cn-1, Sn-1, Sn2,S2, SI, SO是它们 的和数。在该电路中对A0和B0相加用一个半加器,对其它位都用全加器。如果 需要,串接这些电路以扩充相加的为数,那么它的第一级也必须是全加器。下图 表示用全加器实现的加法器电路。S2 Si SOCn-1 Sn-1 Sn-2二进制加 法器原理图申申

10、-1 Bl BOB输入信号下面是全加器的n位二进制加法原理图:Cn-1 Sn-1Cn2 Sn2CO SOCl SIBn-1Bn-2Bl AlBO AO(2)实验步骤:设计1位二进制全加器,其逻辑表达式如下:Sn=AnBnCn-lCn=AnB04-Cn-l(AnBn)An是被加数,Bn是加数,Sn是和数,Cn是向高位的进位,Cn-1是低位的进位。 利用1位二进制全加器构成一个4位二进制全加器,进行仿真。设计的原理图如下:编译,进行波形仿真,得到如下波形:实验三组合逻辑电路部件实验实验目的1. 掌握逻辑电路设计的基本方法;2. 掌握EDA软件工具MAXPlusII的原理图输入方.法3掌握MAX-P

11、lusII的逻辑电路编译、波形仿真的方法二.实验内容:1.设计一个四选一的单元(数据选择器)电路数据选择器又称输入多路选择器、多路开关。它的功能是在选择信号 Cl-Cm的控制下,从若干输入数据发(DlDn)中选择一路输入数据传送到唯 一的公共数据通道上(输出)。四选一数据选择器功能表选通选择信号四路数据输出EA1A0DF15f0000DOD3DO001DOD3DI010DOD3D2011DOD3D3表中E是电路选通使能端,Al、A0分别是选择信号端,DO、DI、D2、D3分别是 四路数据,F是数据输出端。夕为任意状态。编译,进行波形仿真,得到如下波形:600m 100 0m 1$0200 0m

12、 Om 300/ht )50 Om 400 Om 4$0 Ont 600 Qm S6tG000njiniumfmmruumrmruiwuumnnn qi 0|00。丫1Y?-O Y30-O Y20ruuinnnr-O YI0nmnjuuuiar1juuuuuumrin2.设计一个1: 4的数据分配器数据分配器的功能是在选通信号(G)和选择信号(Cn)线的控制下讲一路输入数 据(D)线的控制下将一路输入数据(D)分别分配给相应的输出端(Yn)。1: 4数据分配器功能表如下:输入端输出端GClcoDYOY1Y2Y31f1111000DD111001D1D11010D11D1011D111D表中G是选通使能端,Cl、CO分别是选择端,D是一路输入数据,YO、Yl、Y2、 Y3分别是选择的输出端。

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 办公文档 > 解决方案

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号