计算机组成原理考研试题及答案

上传人:公**** 文档编号:561927995 上传时间:2022-09-23 格式:DOCX 页数:11 大小:74.05KB
返回 下载 相关 举报
计算机组成原理考研试题及答案_第1页
第1页 / 共11页
计算机组成原理考研试题及答案_第2页
第2页 / 共11页
计算机组成原理考研试题及答案_第3页
第3页 / 共11页
计算机组成原理考研试题及答案_第4页
第4页 / 共11页
计算机组成原理考研试题及答案_第5页
第5页 / 共11页
点击查看更多>>
资源描述

《计算机组成原理考研试题及答案》由会员分享,可在线阅读,更多相关《计算机组成原理考研试题及答案(11页珍藏版)》请在金锄头文库上搜索。

1、计算机组成原理考研试题(六)及答案一、选择题(共 5 分,每题1 分)1.某机字长8 位,采用补码形式(其中 1 位为符号位),则机器数所能表示的范围是 。A. -127 127;B. -128 +128;C. -128 +127;D. -128 +128。2在的计算机系统中,外设可以和主存储器单元统一编址,因此可以不使用I/O指令。A. 单总线;B. 双总线;C. 三总线;D. 以上三种总线。3某计算机字长是32位,它的存储容量是64KB按字编址,它的寻址范围是。A. 16KB;B. 16K;C. 32K;D. 32KB。4. 中断向量可提供。A. 被选中设备的地址;B. 传送数据的起始地址

2、;C. 中断服务程序入口地址;D. 主程序的断点地址。5. Cache 的地址映象中比较多的采用“按内容寻址”的相联存储器来实现。A. 直接映象;B. 全相联映象;C. 组相联映象;D. 以上都有。6. 总线的异步通信方式。A. 不采用时钟信号,只采用握手信号;B. 既采用时钟信号,又采用握手信号;C. 既不采用时钟信号,又不采用握手信号;D. 采用时钟信号,不采用握手信号。7. 在磁盘存储器中,查找时间是。A. 使磁头移动到要找的柱面上所需的时间;B. 在磁道上找到要找的扇区所需的时间;C. 在扇区中找到要找的数据所需的时间。D. 以上都不对。8. 在控制器的控制信号中,相容的信号是的信号A

3、. 可以相互替代;B. 可以相继出现;C. 可以同时出现;D. 不可以同时出现。9. 计算机操作的最小单位时间是。A. 时钟周期;B. 指令周期;C. CPU 周期;D. 执行周期。10.CPU 不包括 。A. 地址寄存器;B. 指令寄存器IR;C. 地址译码器;D. 通用寄存器。11.寻址便于处理数组问题。A. 间接寻址;B. 变址寻址;C. 相对寻址;D. 立即寻址。12.设寄存器内容为 10000000,若它等于 0,则为 。A. 原码;B. 补码;C. 反码;D. 移码。13.若一个 8 比特组成的字符至少需10 个比特来传送,这是传送方式A. 同步;B. 异步;C. 并联;D. 混合

4、。14设机器字长为32位,存储容量为16MB,若按双字编址,其寻址范围是(存储器 4)A. 8MB;B. 2M;C. 4M;D.16M。15. 寻址对于实现程序浮动提供了较好的支持。A. 间接寻址;B. 变址寻址;C. 相对寻址;D. 直接寻址。16. 超标量技术是。A. 缩短原来流水线的处理器周期;B. 在每个时钟周期内同时并发多条指令;C. 把多条能并行操作的指令组合成一条具有多个操作码字段的指令D. 以上都不对。17. 在控制器的控制方式中,机器周期内的时钟周期个数可以不相同,这属于A. 同步控制;B. 异步控制;C. 联合控制;D. 局部控制。18交换信息的方式中,中断方式的特点是 。

5、A. CPU 与设备串行工作,传送与主程序串行工作;B. CPU 与设备并行工作,传送与主程序串行工作;C. CPU 与设备并行工作,传送与主程序并行工作;D. CPU 与设备串行工作,传送与主程序并行工作。19. 当定点运算发生溢出时,应 。A. 向左规格化;B. 向右规格化;C. 发出出错信息;D.舍入处理。20. 在一地址格式的指令中,下列 是正确的。A. 仅有一个操作数,其地址由指令的地址码提供;B. 可能有一个操作数,也可能有两个操作数;C. 一定有两个操作数,另一个是隐含的;D. 指令的地址码字段存放的一定是操作码。二、填空题(共 20 分,每空 1 分)1. 设浮点数阶码为8 位

6、(含1 位阶符),尾数为24 位(含1 位数符),则32 位二进制补码浮点规格化数对应的十进制真值范围是:最大正数为A,最小正数为B,最大负数为 C ,最小负数为 D 。2. 在总线复用的 CPU 中, A 和 B 共用一组总线,必须采用 C 控制的方法,先给 D 信号,并用 E 信号将其保存。3. 微指令格式可分为 A 型和 B 型两类,其中 C 型微指令用较长的微程序结构换取较短的微指令结构。4. 如果Cache的容量为128块,在直接映象下,主存中第i块映象到缓存第A块。5.I/0和CPU之间不论是采用串行传送还是并行传送,它们之间的联络方式(定时方式) 可分为 A 、 B 、 C 三种

7、。6.设 n = 4 位(不包括符号位在内),原码两位乘需做 A 次移位,最多做 B 次加法;补码 Booth 算法需做 C 次移位,最多做 D 次加法。三、名词解释(共 10 分,每题 2 分)1. 异步控制方式2. 向量地址3. 直接寻址4. 字段直接编码5. 多重中断四、计算题(5 分)设浮点数字长为32 位,欲表示6 万的十进制数,在保证数的最大精度条件下,除阶 符、数符各取 1 位外,阶码和尾数各取几位?按这样分配,该浮点数溢出的条件是什么?五、简答题(15 分)1某机主存容量为4MX16位,且存储字长等于指令字长,若该机的指令系统具备85 种操作。操作码位数固定,且具有直接、间接、

8、立即、相对、基址、变址六种寻址方式。(5 分)(1)画出一地址指令格式并指出各字段的作用;(2)该指令直接寻址的最大范围(十进制表示);一次间址的寻址范围(十进制表示);(4丿相对寻址的位移量(丨进制0 1 211表示)。2程序查询方式和程序中断方式都要由程序实现外围设备的输入/输出,它们有何不 同?(5分)LI$中断源的屏蔽字。(5分)3某机有五个由断源,按中断响应的优先顺序由高到低为L0,L1,L2,L3,L4,现要求优先 顺序改为L4,L3,L2,L1,L0,写出六、问答题(20 分)(1)画出主机框图(要求画到寄存器级);(2)若存储器容量为64KX32位,指出图中各寄存器的位数;(3

9、)写出组合逻辑控制器完成ADD X (X为主存地址)指令发出的全部微操作命令及节 拍安排。(4 )若采用微程序控制,还需增加哪些微操作?七、设计题(10 分)设C一作读_位RAM,2KX8位ROM,以及74138译码器和各种门电路,如图所示。画出CPU与存储 器连接图,要求:共有16 根地址线,8根数据线,并用丹生忡作访存控I 諦M言号(高电平为读,低电平为写。现有下列存储芯片:作访存控制信号(低电平有效)用:1Kx4 位 RAM,4Kx8要求:(1)主地址空间分二 丫Y*気输山喘配:AOOOHA7FFH为系统程序区;A800HAFFFH为用户程序区。(2)合理,选用上述存储芯片,说明各选几片

10、,并写出每片存储芯片的二进制地址范围。详细画出存储芯片的J片选逻辑。 o一、选择题(共 20 分,每题1 分)1.C 2.C 3.B 4.C 5.B 6.A 7.A8.C 9.A 10.C 11.B 12.D 13.B 14.B15.C 16.B 17.A 18.B 19.C 20.B二、填空题(共20分,每空1分)1 2il-2-B. 2一C.严迪T-旷巧D 尹2. A.地址线B.数据线C.分时D.地址E. 地址锁存3. A.垂直B.水平C.垂直4 & i hkkJ1285. A.立即响应B.异步定时C.同步定时6. A.2 B.3 C.4 D.5三、名词解释(共10 每题2 分)1. 异步

11、控制方式答:异步控制不存在基准时标信号,微操作的时序是由专用的应答线路控制的,即控制 器发出某一个微操作控制信号后,等待执行部件完成该操作时所发回的“回答”或“终了”信 号,再开始下一个微操作。2. 向量地址答:向量地址是存放服务程序入口地址的存储单元地址,它由硬件形成3. 双重分组跳跃进位答:n位全加器分成若干大组,大组内又分成若干小组,大组中小组的最高进位同时产 生,大组与大组间的进位串行传送。4. 字段直接编码答:字段直接编码就是将微指令的操作控制字段分成若干段,将一组互斥的微命令放在 一个字段内,通过对这个字段译码,便可对应每一个微命令,这种方式因靠字段直接译码发 出微命令,故又有显式

12、编码之称。5. 多重中断答:多重中断即指CPU在处理中断的过程中,又出现了新的中断请求,此时若CPU暂 停现行的中断处理,转去处理新的中断请求,即多重中断。四、计算题(共 5 分)答: 【解】因为2 的 16 次方 = 65536则6 万的十进制数需 16 位二进制数表示。对于尾数为16位的浮点数,因16需用5位二进制数表示,即故除阶符外,阶码至少取5 位。为了保证数的最大精度,最终阶码取5 位,尾数取32 -1- 1 -5 = 25 位。按这样分配,当阶码大于+31 时,浮点数溢出,需中断处理。五、简答题(共 15 分)1.(5 分)答:A(1)一地址指令格式为(1分)OP 操作码字段,共7

13、 位,可反映 85 种操作;M 寻址方式特征字段,共3 位,可反映 6 种寻址方式;A形式地址字段,共16-7 -3 = 6位(1分)(2)直接寻址的最大范围为2的6次方=64 (1 分)(3)由于存储字长为32 位,故一次间址的寻址范围为2的16次方 = 65536 (1 分)(4 )相对寻址的位移量为-32 + 31 (1 分)2. (5分)答:程序查询方式是用户在程序中安排一段输入输出程序,它由I/O指令、测 试指令和转移指令等组成。CPU 一旦启动I/O后,就进入这段程序,时刻查询I/O准备的 情况,若未准备就绪就踏步等待;若准备就绪就实现传送。在输入输出的全部过程中, CPU 停止自

14、身的操作。程序中断方式虽也要用程序实现外部设备的输入、输出,但它只是以中断服务程序的形 式插入到用户现行程序中。即CPU启动I/O后,继续自身的工作,不必查询I/O的状态。而I/O被启动后,便进入自身的准备阶段,当其准备就绪时,向CPU提出中断请求, 此时若满足条件, CPU 暂停现行程序,转入该设备的中断服务程序,在服务程序中实现数 据的传送。3.(5 分)答: (每写对一个屏蔽字 1 分)(3)(5 分)TO PCMAR RT1 M(MAR)MDR (PC)+1PCT2 MDRIR OP(IR)IDTO Ad(IR)MAR 1RT1 M(MAR)MDRT2 (AC)+(MDR)AC(4) (5 分)取指 Ad(CMDR)CMAROP(IR)微地址形成部件CMAR执行Ad(CM七、设计题7共T0主存地址空间分配为:(2分)(3(2)选出丿对应A0所用芯片类型及数量00HA7FFH系统程序区,选用对应搜8IK 4垃RAM一片 2K x800HAFFFH予|户 程序区,选用4CPU与存储芯片旳连接图如图所示(6分)片 1Kx4

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 学术论文 > 其它学术论文

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号