数电复习资料

上传人:pu****.1 文档编号:561543024 上传时间:2024-01-11 格式:DOC 页数:12 大小:6.08MB
返回 下载 相关 举报
数电复习资料_第1页
第1页 / 共12页
数电复习资料_第2页
第2页 / 共12页
数电复习资料_第3页
第3页 / 共12页
数电复习资料_第4页
第4页 / 共12页
数电复习资料_第5页
第5页 / 共12页
点击查看更多>>
资源描述

《数电复习资料》由会员分享,可在线阅读,更多相关《数电复习资料(12页珍藏版)》请在金锄头文库上搜索。

1、数字电子技术典型题选一、填空题 (基础型)1在数字电路中,逻辑变量的值只有 2 个。 2在逻辑函数的化简中,合并最小项的个数必须是 2n 个。 3化简逻辑函数的方法,常用的有 公式 和 卡诺图 。 4逻辑函数A、B的同或表达式为AB= /A/B+AB 。 T触发器的特性方程Qn+1= T/Qn+/TQn。5.已知函数,反函数= (A+/B)*/(/A+C),对偶式Y = (/A+B)*/(A+/C) 。64线10线译码器又叫做 2-10 进制译码器,它有 4 个输入端和 个输出端, 6 个不用的状态。 7组合逻辑电路的输出仅取决于该电路当前的输入信号,与电路原来的状态 有关 。 8TTL三态门

2、的输出有三种状态:高电平、低电平和 高阻态 状态。 9组成计数器的各个触发器的状态,能在时钟信号到达时同时翻转,它属于 同步 计数器。 10四位双向移位寄存器74LS194A的功能表如表所示。由功能表可知,要实现保持功能, 应使 ,当 RD=1;S1=1,S0=0时 ,电路实现 功能。74LS194A的功能表如下: S1 S0工作状态01111 0 0 0 1 1 0 1 1置 零 保 持右 移左 移并行输入11若要构成七进制计数器,最少用 个触发器,它有 个无效状态。 12根据触发器结构的不同,边沿型触发器状态的变化发生在CP 边沿 时,其它时刻触发器保持原态不变。 13用中规模集成计数器构

3、成任意进制计数器的方法通常有三种,它们是级连法, 和 。 14由555定时器构成的单稳态触发器,若已知电阻R=500K,电容C=10F,则该单稳态触发器的脉冲宽度tw 。 15在555定时器组成的施密特触发器、单稳态触发器和多谐振荡器三种电路中, 电路能自动产生脉冲信号,其脉冲周期T 。 16. 用555定时器组成的三种应用电路如图所示,其中图(a)、(b)、(c)分别对应的电路名称是(a) ,(b) ,(c) 17. A/D转换器的转换过程包括 , , , 四个步骤。一、填空题 (综合提高型)1施密特触发器有 2 个稳定状态.,单稳态触发器有 1 个稳定状态.,多谐振荡器有 0 个稳定状态。

4、2欲对160个符号进行二进制编码,至少需要 位二进制数;16路数据分配器,其地址输入端有 个;2n选1的MUX,其地址端有_个,其数据输入端有_个3欲构成可将1kHZ的脉冲转化为50HZ的脉冲的分频器,该电路至少需要用 5 个触发器;该电路共有 20 个有效状态。某计数器的状态转换图如图所示,该计数器为 进制 法计数,它有 个有效状态,该电路 (有或无) 自启动能力?4随机存储器RAM的电路结构主要由 、 和 三部分组成。为构成40968的RAM,需要 片10244的RAM芯片,并需要用 位地址码以完成寻址操作。5. 8位移位寄存器,串行输入时经 个CP脉冲后,将得到8位数据的并行输出;欲将其

5、串行输出,需经 个CP脉冲后,数码才能全部输出。6分别写出图1(a)、(b)、(c)、(d)所示电路中的输出函数表达式:Y1= Y2= /(AB) ;Y3= /(AB) ; Y4= /(AB)*/(BC) ; 7如图所示电路的逻辑表达式, F=1时的全部输入变量取值组合有 12 个8如图2所示的组合逻辑电路中的74138为3线-8线译码器,写出图2所示电路中各输出函数的最简与或表达式:F1= Y0+Y1+Y2= F2= Y4+Y7= 9.图3是某ROM存储阵列的点阵图,A3、A2、A1、A0为地址线,D3、D2、D1、D0为数据线。试分别写出D3、D2、D1关于A3、A2、A1、A0的逻辑表达

6、式。图中的点表示在行线和列线交叉处连接了存储元件。图310. 由四位并行进位加法器74LS283如图所示,当A=0时,X3X2X1X0=0111,Y3Y2Y1Y0=0100,Z3Z2Z1Z0=_,W=_ 。电路功能为有符号数求和运算(加减运算):; A0时: ZXY1011; WCo0; 二、选择题:请将正确答案的序号填在横线上。 1下列一组数中, 是等值的。 (A7)16 ()2 (166)10 A 和 B. 和 C. 和 2.在逻辑函数中的卡诺图化简中,若被合并的最小项数越多(画的圈越大),则说明化简后 。 A乘积项个数越少 B. 实现该功能的门电路少 C该乘积项含因子少 3指出下列各式中

7、哪个是四变量、的最小项( )A、;B、;C、;D、 4 的最小项之和的形式是 。 A. B. C. 5. 在下列各种电路中,属于组合电路的有 。 A编码器 B. 触发器 C. 寄存器 674LS138是3线-8线译码器,译码输出为低电平有效,若输入A2A1A0=100时,输出 =。 .00010000, B. 11101111 C. 11110111 78线3线优先编码器74LS148的优先权顺序是I7,I6,I1,I0 ,输出 Y2 Y1 Y0 ,输入低电平有效,输出为三位二进制反码输出。当 I7I6,I1I0 为时,输出 Y2 Y1 Y0为 。 A011 B.100 C. 110 8在以下

8、各种电路中,属于时序电路的有 。 A反相器 B. 编码器 C. 寄存器 D.数据选择器 9RS触发器当R=S=0时,Qn+1= 。 A0 B.1 C.Qn D. Q 10施密特触发器常用于对脉冲波形的 。 A延时和定时 B. 计数与寄存 C整形与变换 11. CPLD是基于,FGPA是基于A 乘积项,查找表 B查找表,乘积项C乘积项,乘积项D查找表,查找表12.以下单元电路中,具有“记忆”功能的单元电路是 A、加法器; B、触发器;C、TTL门电路; D、译码器;13.对于CMOS与门集成电路,多余的输入端应该 A 接高电平 B接低电平C 悬空 D 接时钟信号如果TTL电路的输入端开路,相当于

9、接入 A 逻辑1 B逻辑0C 无法预测 D 有可能是逻辑1,也有可能是逻辑0。14.摩根定律(反演律)的正确表达式是: A、 B、C、 D、15.JK触发器实现T触发器的功能时,J,K应该怎样连接AJ=K=T BJ=K=D.CJ=0,K=1 DJ=D,K=16.同步时序电路和异步时序电路比较,其差异在于后者 。A.没有触发器 B.没有统一的时钟脉冲控制C.没有稳定状态 D.输出只与内部状态有关17. 要使JK触发器的输出Q从1变成0,它的输入信号JK应为( )。A. 00 B. 01 C. 10 D. 无法确定18对于T触发器,若原态Qn=1,欲使新态Qn+1=1,应使输入T= 。A.0 B.

10、1 C.Q D.19. 下列触发器中,没有约束条件的是 。A.基本RS触发器 B.主从RS触发器 C.同步RS触发器 D.边沿D触发器20. 逻辑函数的表示方法中具有唯一性的是 。A .真值表 B.表达式 C.逻辑图 D.卡诺图21.83线优先编码器(74LS148)中,8条输入线同时有效时,优先级最高为I7线,则输出是( ) A. 000 B. 010 C. 101 D. 11122. 七段显示译码器是指( )的电路。A. 将二进制代码转换成09个数字 B. 将BCD码转换成七段显示字形信号C. 将09个数转换成BCD码 D. 将七段显示字形信号转换成BCD码23. 逻辑数F=A+A+B,当

11、变量的取值为( )时,将出现冒险现象。A. B=C=1 B. B=C=0 C. A=1,C=0 D. A=0,B=024.用n个触发器构成计数器,可得到最大计数模值是( ) A. n B. 2n-1 C . 2n D. 2n-1 三、逻辑函数化简与变换:1. 试求逻辑函数F的反函数的最简与或式, 并用与或非门实现电路解: 2证明下列各逻辑函数式:左式= =右式 原式成立3. 将下列逻辑函数化简成最简与或和与非-与非表达式(答案略)四 组合逻辑电路的分析与设计 1、4选1数据选择器74LS153的功能表达式为:试写出下图电路输出z的逻辑函数式。/A/B+/AC+A/C 2、设计一位8421BCD码的判奇电路,当输入码中,1的个数为奇数时,输出为1,否则为0。(1)画出卡诺图,并写出最简“与或表达式”;(2)用一片8选1数据选择器74LS151(功能符号见图)加若干门电路实现,画出电路图。解:(1)卡

展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 中学教育 > 试题/考题 > 初中试题/考题

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号