数电基本知识点总结面试

上传人:壹****1 文档编号:561237056 上传时间:2022-10-05 格式:DOCX 页数:7 大小:20.83KB
返回 下载 相关 举报
数电基本知识点总结面试_第1页
第1页 / 共7页
数电基本知识点总结面试_第2页
第2页 / 共7页
数电基本知识点总结面试_第3页
第3页 / 共7页
数电基本知识点总结面试_第4页
第4页 / 共7页
数电基本知识点总结面试_第5页
第5页 / 共7页
点击查看更多>>
资源描述

《数电基本知识点总结面试》由会员分享,可在线阅读,更多相关《数电基本知识点总结面试(7页珍藏版)》请在金锄头文库上搜索。

1、数电基本知识点总结面试1、同步电路和异步电路的区别是什么?2、什么是同步逻辑和异步逻辑?同步逻辑是时钟之间有固定的因果关系。异步逻辑是各时钟之间没有固定的因果关系。電路設計可分類為同步電路和非同步電路設計。同步電路利用時鐘脈衝使其子系統同步運作,而非 同步電路不使用時鐘脈衝做同步,其子系統是使用特殊的開始”和完成”信號使之同步。由於非同步 電路具有下列優點-無時鐘歪斜問題、低電源消耗、平均效能而非最差效能、模組性、可組合和可複 用性-因此近年來對非同步電路研究增加快速,論文發表數以倍增,而In tel Pen tium 4處理器設計, 也開始採用非同步電路設計。异步电路主要是组合逻辑电路,用于

2、产生地址译码器、FIFO或RAM的读写控制信号脉冲,其 逻辑输出与任何时钟信号都没有关系,译码输出产生的毛刺通常是可以监控的。同步电路是由时序电 路(寄存器和各种触发器)和组合逻辑电路构成的电路,其所有操作都是在严格的时钟控制下完成的。 这些时序电路共享同一个时钟CLK,而所有的状态变化都是在时钟的上升沿(或下降沿)完成的。3、什么是线与逻辑,要实现它,在硬件特性上有什么具体要求?线与逻辑是两个输出信号相连可以实现与的功能。在硬件上,要用0C门来实现(漏极或者集电极开 路),由于不用0C门可能使灌电流过大,而烧坏逻辑门,同时在输出端口应加一个上拉电阻。(线 或则是下拉电阻)4、什么是Setup

3、和Holdup时间?5、setup和holdup时间,区别.6、解释setup time和hold time的定义和在时钟信号延迟时的变化。7、解释setup和hold time violation,画图说明,并说明解决办法。Setup/hold time是测试芯片对输入信号和时钟信号之间的时间要求。建立时间是指触发器的时钟信 号上升沿到来以前,数据稳定不变的时间。输入信号应提前时钟上升沿(如上升沿有效)T时间到达 芯片,这个T就是建立时间-Setuptime .如不满足setup time,这个数据就不能被这一时钟打入触发器, 只有在下一个时钟上升沿,数据才能被打入触发器。保持时间是指触发器

4、的时钟信号上升沿到来以后, 数据稳定不变的时间。如果hold time不够,数据同样不能被打入触发器。建立时间(Setup Time)和 保持时间(H old time)。建立时间是指在时钟边沿前,数据信号需要保持不变的时间。保持时间是 指时钟跳变边沿后数据信号需要保持不变的时间。如果不满足建立和保持时间的话,那么DFF将不 能正确地采样到数据,将会出现stability的情况。如果数据信号在时钟沿触发前后持续的时间均超过 建立和保持时间,那么超过量就分别被称为建立时间裕量和保持时间裕量。&说说对数字逻辑中的竞争和冒险的理解,并举例说明竞争和冒险怎样消除。9、什么是竞争与冒险现象?怎样判断?如

5、何消除?在组合逻辑中,由于门的输入信号通路中经过了不同的延时,导致到达该门的时间不一致叫竞争。产 生毛刺叫冒险。如果布尔式中有相反的信号则可能产生竞争和冒险现象。解决方法:一是添加布尔式 的消去项,二是在芯片外部加电容。10、你知道那些常用逻辑电平? TTL与COMS电平可以直接互连吗?常用逻辑电平:12V, 5V, 3.3V; TTL和CMOS不可以直接互连,由于TTL是在0.3-3.6V之间,而CMOS则是有在12V的有在5V的。CMOS输出接到TTL是可以直接互连。TTL接到CMOS需要在输出端口加一上拉电阻接到5V或者12V。emos的高低电平分别为:Vih=0.7VDD,Vil=0.

6、9VDD,Vol=2.0v,Vil=2.4v,Vol=0.4v.用 cmos 可直接驱动 ttl;加上拉电阻后,ttl 可驱动 cmos.11、如何解决亚稳态。亚稳态是指触发器无法在某个规定时间段内达到一个可确认的状态。当一个触发器进入亚稳态时,既 无法预测该单元的输出电平,也无法预测何时输出才能稳定在某个正确的电平上。在这个稳定期间, 触发器输出一些中间级电平,或者可能处于振荡状态,并且这种无用的输出电平可以沿信号通道上的 各个触发器级联式传播下去。解决方法:1降低系统时钟频率;2用反应更快的FF; 3引入同步机制,防止亚稳态传播;4改善 时钟质量,用边沿变化快速的时钟信号,关键是器件使用比

7、较好的工艺和时钟周期的裕量要大。12、IC设计中同步复位与异步复位的区别。同步复位在时钟沿采复位信号,完成复位动作。异步复位不管时钟,只要复位信号满足条件,就完 成复位动作。异步复位对复位信号要求比较高,不能有毛刺,如果其与时钟关系不确定,也可能出现 亚稳态。13、MOORE与MEELEY状态机的特征。Moore状态机的输出仅与当前状态值有关,且只在时钟边沿到来时才会有状态变化.Mealy状态 机的输出不仅与当前状态值有关,而且与当前输入值有关,这14、多时域设计中,如何处理信号跨时域。不同的时钟域之间信号通信时需要进行同步处理,这样可以防止新时钟域中第一级触发器的亚稳态 信号对下级逻辑造成影

8、响,其中对于单个控制信号可以用两级同步器,如电平、边沿检测和脉冲,对 多位信号可以用FIFO,双口 RAM,握手信号等。跨时域的信号要经过同步器同步,防止亚稳态传播。例如:时钟域1中的一个信号,要送到时钟域2, 那么在这个信号送到时钟域2之前,要先经过时钟域2的同步器同步后,才能进入时钟域2。这个同 步器就是两级d触发器,其时钟为时钟域2的时钟。这样做是怕时钟域1中的这个信号,可能不满足 时钟域2中触发器的建立保持时间,而产生亚稳态,因为它们之间没有必然关系,是异步的。这样做 只能防止亚稳态传播,但不能保证采进来的数据的正确性。所以通常只同步很少位数的信号。比如控 制信号,或地址。当同步的是地

9、址时,一般该地址应采用格雷码,因为格雷码每次只变一位,相当于 每次只有一个同步器在起作用,这样可以降低出错概率,象异步FIFO的设计中,比较读写地址的大 小时,就是用这种方法。如果两个时钟域之间传送大量的数据,可以用异步FIFO来解决问题。15、给了 reg的setup,hold时间,求中间组合逻辑的delay范围。Delay T+T2max,T3holdT1mi n+T2mi n17、给出某个一般时序电路的图,有Tsetup,Tdelay,Tck-q,还有clock的delay,写出决定最大时钟的 因素,同时给出表达式。T+TclkdealyTsetup+Tco+Tdelay;TholdTc

10、lkdelay+Tco+Tdelay;18、说说静态、动态时序模拟的优缺点。静态时序分析是采用穷尽分析方法来提取出整个电路存在的所有时序路径,计算信号在这些路径上的 传播延时,检查信号的建立和保持时间是否满足时序要求,通过对最大路径延时和最小路径延时的分 析,找出违背时序约束的错误。它不需要输入向量就能穷尽所有的路径,且运行速度很快、占用内存 较少,不仅可以对芯片设计进行全面的时序功能检查,而且还可利用时序分析的结果来优化设计,因 此静态时序分析已经越来越多地被用到数字集成电路设计的验证中。动态时序模拟就是通常的仿真,因为不可能产生完备的测试向量,覆盖门级网表中的每一条路径。因 此在动态时序分

11、析中,无法暴露一些路径上可能存在的时序问题;19、一个四级的Mux,其中第二级信号为关键信号如何改善timing。关键:将第二级信号放到最后输出一级输出,同时注意修改片选信号,保证其优先级未被修改。20、给出一个门级的图,又给了各个门的传输延时,问关键路径是什么,还问给出输入,使得输出依 赖于关键路径。21、逻辑方面数字电路的卡诺图化简,时序(同步异步差异),触发器有几种(区别,优点),全 加器等等。22、卡诺图写出逻辑表达使。23、化简 F(A,B,C,D)= m(1,3,4,5,10,11,12,13,14,15)的和。卡诺图化简:一般是四输入,记住00 01 11 10顺序,0 13 2

12、4 5 7 612 13 15 148 9 11 1024、please show the CMOS in verter schmatic,layout and itscross secti on with P-well process.Plot itstransfer curve (Vout-Vin) And alsoexplain the operation region of PMOS and NMOS for each segme nt of thetra nsfer curve?25、To desig n a CMOS in vertor with bala nce rise and

13、 falltime,please defi ne the rati on of cha nnel width of PMOS and NMOS and explai n?26、为什么一个标准的倒相器中P管的宽长比要比N管的宽长比大?和载流子有关,P管是空穴导电,N管电子导电,电子的迁移率大于空穴,同样的电场下,N管的电 流大于P管,因此要增大P管的宽长比,使之对称,这样才能使得两者上升时间下降时间相等、高 低电平的噪声容限一样、充电放电的时间相等27、用mos管搭出一个二输入与非门。(扬智电子笔试)28、please draw the tra nsistor level schematic o

14、f a cmos 2in put AND gate and explai n which in puthas faster response for output risingedge.(less delay time)。(威盛笔试题 circuitdesig n-beiji ng-03.11.09)29、画出NOT,NAND,NOR的符号,真值表,还有transistorlevel的电路。(1 nfineon笔30、画出CMOS的图,画出tow-to-one mux gate(威盛VIA 2003.11.06上海笔试试题)31、用一个二选一 mux和一个inv实现异或。(飞利浦一大唐笔试)i

15、n put a,b;output c;assig n c=a?(b):(b);32、画出Y=A*B+C的cmos电路图。(科广试题)33、用逻辑们和cmos电路实现ab+cd。(飞利浦一大唐笔试)34、画出CMOS电路的晶体管级电路图,实现Y=A*B+C(D+E)。(仕兰微电子)以上均为画COMS电路图,实现一给定的逻辑表达式,35、利用 4 选 1 实现 F(x,y,z)=xz+yz(未知)x,y作为4选1的数据选择输入,四个数据输入端分别是z或者z的反相,0, 136、给一个表达式f=xxxx+xxxx+xxxxx+xxxx用最少数量的与非门实现(实际上就是化 简)。化成最小项之和的形式后根据(A*B)*( (C*D) )=AB+CD37、给出一个简单的由多个NOT,NAND,NOR组成的原理图,根据输入波形画出各点波形。(Infineon 笔试)思路:得出逻辑表达式,然后根据输入计算输出38、为了实现逻辑(A XOR B) OR (C

展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 学术论文 > 其它学术论文

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号