微计算机原理理论基础复习资料

上传人:s9****2 文档编号:559840101 上传时间:2023-02-21 格式:DOC 页数:16 大小:51KB
返回 下载 相关 举报
微计算机原理理论基础复习资料_第1页
第1页 / 共16页
微计算机原理理论基础复习资料_第2页
第2页 / 共16页
微计算机原理理论基础复习资料_第3页
第3页 / 共16页
微计算机原理理论基础复习资料_第4页
第4页 / 共16页
微计算机原理理论基础复习资料_第5页
第5页 / 共16页
点击查看更多>>
资源描述

《微计算机原理理论基础复习资料》由会员分享,可在线阅读,更多相关《微计算机原理理论基础复习资料(16页珍藏版)》请在金锄头文库上搜索。

1、文档供参考,可复制、编制,期待您的好评与关注! 第一章:概述l 英文字符的编码为一字节编码( )。 l 汉字字符的编码为一字节编码( )。l 汉字的国标码和机内码是相同的( )。l 8位二进制无符号数的表值范围为1 256( )。 l 8位二进制符号数原码表数范围为-127 +127( )。 l 8位二进制符号数反码表数范围为-127 +127( )。 l 8位二进制符号数补码表数范围为-127 +127( )。l 正数的原码、补码、反码表示相同( )。l 负数的原码、补码、反码表示相同( )。 l 符号数00101110B的补码为00101110B( )。 l 符号数10101110B的补码

2、为11010010B( )。 l 正数的补码为它的反码加1( )。 l 负数的补码为它的反码加1( )。 l 8位二进制符号数为正数, 则它的b7位为0( )。l 用4位二进制数表示1位十进制数的编码叫BCD码( )。l 高级语言中实型数是浮点类型的数( )。l CPU的寻址空间与它的数据线宽度有关( )。l CPU的数据线宽度越宽,它的相对运行速度越快( )。l 寄存器和存储器都是CPU内部的存储单元( )。l 程序设计中寄存器和存储器均用名寻址( )。l 若存储器、I/O统一编址可用相同指令寻址( )。第二章:微处理器与体系结构l 8086CPU和8088CPU都是16位微处理芯片( )。

3、l 8086CPU和8088CPU的片内数据线均为16位( )。l 8086CPU和8088CPU的片外数据线均为16位( )。l 8086CPU和8088CPU的字长均为16位( )。l 8086CPU中一个字数据可存放在一个存储单元( )。l 8086CPU和8088CPU的地址线均为20位( )。l 8086CPU中,数据线D0D15和地址线A0A15为复用引脚( )。l 8088CPU中,数据线D0D15和地址线A0A15为复用引脚( )。l 若CPU的地址线为N条,则可寻址2N个存储器单元( )。l 当计算机主频确定后,数据线条数愈多则处理数据的能力愈强( )。l 当计算机主频确定后

4、,地址线条数愈多则处理数据的能力愈强( )。l 8086CPU和8088CPU的指令队列长度均一样( )。l 执行转移指令时,指令队列中的原内容不变( )。l 8086CPU中的通用寄存器仅能16位操作( )。l 8086CPU的16位标志寄存器中每位均有确定含义( )。l 8086CPU的EU单元中,ALU为16位加法器( )。l 8086CPU的BIU单元中,地址加法器为16位加法器( )。l 8086CPU的EU单元直接经外部总线读取数据( )。l 8086CPU的BIU单元直接经外部总线读取数据( )。l 与堆栈操作有关的寄存器有SS、SP和BP( )。l 8086CPU的堆栈操作应满

5、足先进后出的原则( )。l 8086CPU的指令队列操作应满足先进后出的原则( )。l 堆栈指针寄存器SP总是指向堆栈的栈顶( )。l 堆栈基址寄存器BP总是指向堆栈的栈底( )。l 与程序操作有关的寄存器有CS和IP( )。l 与源数据块操作有关的寄存器有DS和SI( )。l 与目的数据块操作有关的寄存器有ES和DI( )。l 寄存器BX可8位操作也可16位操作( )。l 寄存器BP可8位操作也可16位操作( )。l 寄存器ES可8位操作也可16位操作( )。l 从CPU的地址/数据复用线中分离地址线需用缓冲器( )。l 8086CPU允许在一个存储单元中存入8位数据或者16位数据( )。l

6、 计算机的内存储系统中,每个存储单元仅能存放8位二进制数( )。l 物理地址确定后,逻辑地址具有唯一性( )。l 由于8086CPU有20条地址线,所以有一个20位的地址寄存器( )。l 由于8086CPU有20条地址线,所以可寻址1MB的存储空间( )。l 由于8086CPU有20条地址线,所以可寻址1MB的I/O端口( )。l 8086CPU可寻址64K个字节数据的I/O端口( )。l 8086CPU可寻址64K个字数据的I/O端口( )。l 8086CPU对存储器单元和I/O端口进行统一编址( )。l 8086CPU的1MB存储空间可分为若干个逻辑段( )。l 8086CPU的每个逻辑段

7、的存储容量不能超过64KB( )。l 8086CPU不允许多个逻辑段重叠或交叉( )。l 8086CPU允许代码段和数据段重叠( )。l 规则字即存放字节数据的存储单元地址必顺为偶地址( )。l 规则字即存放字数据的存储单元地址必顺为偶地址( )。l 规则字、非规则字的读写周期数均一样( )。l 8086CPU为了完成16位数据的读取,将内存储系统分为奇库和偶库( )。l 8088CPU为了完成16位数据的读取,将内存储系统分为奇库和偶库( )。l 奇库的8位数据线接16位数据总线的低8位( )。l 偶库的8位数据线接16位数据总线的低8位( )。l 当控制线/BHE输出高电平时,可完成16位

8、数据传送( )。l 8086系统中,存储器偶库的片选有效控制信号由地址线A0提供( )。l 8086系统中,存储器奇库的片选有效控制信号由控制线/BHE提供( )。l 8088系统中有控制线/BHE( )。l 8088CPU将1MB的存储空间分为奇库和偶库( )。l 8086CPU的字存储中,低地址存字的高8位,高地址存字的低8位( )。l 8086CPU的字存储中,低地址存字的低8位,高地址存字的高8位( )。 l 寄存器寻址比存储器寻址的运算速度快( )。l 执行转移指令时,指令队列中的原内容不变( )。l 若指令中源、目的操作数均为寄存器操作数,则总线操作无效( )。 l 在8086CP

9、U的引脚中,地址线引脚和数据线引脚是复用的( )。l 在8086CPU的引脚中,控制线引脚和数据线引脚是复用的( )。l 8086CPU在总线周期的T1时刻从地址/数据复用线中分离出地址信息( )。l 8086CPU在总线周期的T1时刻从地址/数据复用线中分离出数据信息( )。l 在总线周期的T1时刻分离出的地址信息应在整在总线周期内保持( )。l 从CPU的地址/数据复用线中分离地址线需地址锁存器( )。l 8086CPU的控制线ALE在总线周期的T1时刻输出高电平( )。l 当控制线READY输出高电平时,应在周期T3、T4间插入等待周期( )。l 控制线/DEL输出低电平时,双向缓冲器片

10、选有效( )。l 控制线DT/R输出低电平时,CPU写数据有效( )。l 控制线DT/R控制存储器芯片读写有效端( )。l 控制线/RD控制存储器芯片读有效端( )。l 控制线RESET输入高电平复位后,段寄存器CS中的值为全0( )。l 8086CPU上电复位后,执行第一条指令的实际地址为FFFF0H( )。l 8086CPU上电复位后,数据段寄存器DS中的值为全0( )。l 8086CPU的中断向量表由128个字节构成,可提供32个中断向量( )。l PC/XT机的中断向量表由128个字节构成,可提供32个中断向量( )。l 执行INT 10H时,中服程序的入口地址在00040H开始存放(

11、 )。l 每一个中服程序的入口地址占用中断向量表的4个地址( )。 l 当可屏蔽中断INTR获得高电平时有可屏蔽中断请求发生( )。l 当非屏蔽中断NMI获得高电平时有非屏蔽中断请求发生( )。l 响应可屏蔽中断INTR的条件是控制标志位IF必须清0( )。l 响应非屏蔽中断NMI的条件是控制标志位IF必须置1( )。l 8086CPU响应中断后应将标志位IF和TF置1( )。l 8086CPU工作于最小工作模式时,控制线由8086CPU提供( )。l 8086CPU工作于最大工作模式时,控制线由8086CPU提供( )。 l 80486CPU的数据总线和地址总线都是32位( )。第三章:80X86指令系统l 串操作中,标志位DF控制地址指针自动增量的大小( )。 l 执行指令CALL或INT时,推入堆栈的内容相同( )。 l 执行指令SHL AL,CL后AL中的值为原数的4倍,CL中的值应为2( )。 l 指令SHL AL,CL和指

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 行业资料 > 国内外标准规范

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号