数电第四章习题答案.doc

上传人:新** 文档编号:559623416 上传时间:2023-07-13 格式:DOC 页数:11 大小:245.51KB
返回 下载 相关 举报
数电第四章习题答案.doc_第1页
第1页 / 共11页
数电第四章习题答案.doc_第2页
第2页 / 共11页
数电第四章习题答案.doc_第3页
第3页 / 共11页
数电第四章习题答案.doc_第4页
第4页 / 共11页
数电第四章习题答案.doc_第5页
第5页 / 共11页
点击查看更多>>
资源描述

《数电第四章习题答案.doc》由会员分享,可在线阅读,更多相关《数电第四章习题答案.doc(11页珍藏版)》请在金锄头文库上搜索。

1、第四章习题答案.doc第四章 习题答案4.1 分析图4.1电路的逻辑功能解:(1)推导输出表达式Y2=X2;Y1=X1X2;Y0=(MY1+X1M)X0(2) 列真值表M X2 X1 X0Y2 Y1 Y00000000100100011010001010110011110001001101010111100110111101111000001011010110111101100000001011010111110100101(3)逻辑功能:当M=0时,实现3位自然二进制码转换成3位循环码。 当M=1时,实现3位循环码转换成3位自然二进制码。4.2 分析图P4.2电路的逻辑功能。 解:(1)从输

2、入端开始,逐级推导出函数表达式。 F1 = ABC F2 = A(BC) + BC= ABC + ABC +ABC + ABC(2)列真值表。 ABCF1 F20000010100111001011101110011110110000011 (3)确定逻辑功能。假设变量A、B、C和函数F1、F2均表示一位二进制数,那么,由真值表可知,该电路实现了一位全减器的功能。A、B、C、F1、F2分别表示被减数、减数、来自低位的借位、本位差、本位向高位的借位。 4.3分析图4.3电路的逻辑功能解:(1)F1=ABC;F2=(AB)C+AB(2)真值表:ABCF2 F10000010100111001011

3、101110001011001101011(3)逻辑功能:实现1位全加器。4.4 设ABCD是一个8421BCD码,试用最少与非门设计一个能判断该8421BCD码是否大于等于5的电路,该数大于等于5,F= 1;否则为0。解:(1)列真值表(2)写最简表达式 CD AB 00 01 11 10000111111ffff1011ffF = A + BD + BC=A BD BC(3)画逻辑电路,如下图所示: 4.5 试设计一个2位二进制数乘法器电路。解:(1)设被乘数AB,乘数CD,乘积结果为F4F3F2F1。真值表为:ABCDF4 F3 F2 F1000000010010001101000101

4、01100111100010011010101111001101111011110000000000000000000000010010001100000010010001100000001101101001 根据真值表可直接得到:F4=ABCD CD AB 00 01 11 10 CD AB 00 01 11 100000010111111111110111011 F3=ACABCD F2=ADABCD+BCABCD CD AB 00 01 11 10000111111110 F1=BD为了使电路尽量简单,希望门数越少越好,本电路是四输出函数,圈卡诺圈时要尽量选择共有的卡诺圈以减少逻辑门的数

5、量。电路图略。4.6 试设计一个将8421BCD码转换成余3码的电路。解:(1)列真值表ABCDF4 F3 F2 F100000001001000110100010101100111100010010011010001010110011110001001101010111100(2)化简输出表达式 CD AB 00 01 11 10 CD AB 00 01 11 100111101111FFFF11FFFF1011FF101FF F4=A+BD+BC F3=BD+BC+BCD CD AB 00 01 11 10 CD AB 00 01 11 10001100110111011111FFFF11

6、FFFF101FF101FF F2=CD+CD F1=D电路图略。4.7 在双轨输入条件下用最少与非门设计下列组合电路: (1) F(ABC)=m(1,3,4,6,7)解:F=AC+AC+BC BC A 00 01 11 100111111(2) F(ABCD)=m(0,2,6,7,8,10,12,14,15)解:F=BD+AD+BC CD AB 00 01 11 1000110111111111011解:函数的卡诺图如下所示:画逻辑电路,如下图所示: (4)F(ABC)=AB+BC+AC解:F(ABC)=AB+BC+AC BC A 00 01 11 10011111114.9 已知输入波形A

7、、B、C、D,如图P4.4所示。采用与非门设计产生输出波形如F的组合电路。解:直接画卡诺图为:&ACBCCDF CD AB 00 01 11 10001101111111101111 F=AC+BC+CD电路图如上。4.10 电话室对3种电话编码控制,按紧急次序排列优先权高低是:火警电话、急救电话、普通电话,分别编码为11,10,01。试设计该编码电路。解:设火警为A,急救为B,普通为C,列真值表为:ABCF1 F2000001010011100101110111FF01101011111111 4.11 试将2/4译码器扩展成4/16译码器解:A1 EN Y3A0 2/4 Y2 译码器 Y1

8、Y0 A3 A2ENA1 2/4(4)A0 Y0Y1Y2Y3ENA1 2/4(2)A0 Y0Y1Y2Y3ENA1 2/4(1)A0 Y0Y1Y2Y3 A1 A0ENA1 2/4(3)A0 Y0Y1Y2Y3 Y0Y1Y2Y3 Y4 Y5Y6Y7 Y8Y9Y10Y11 Y12Y13Y14Y154.12 试用74138设计一个多输出组合网络,它的输入是4位二进制码ABCD,输出为: F1 :ABCD是4的倍数。 F2 :ABCD比2大。 F3 :ABCD在811之间。 F4 :ABCD不等于0。解:由题意,各函数是4变量函数,故须将74138扩展为4-16线译码器,让A、B、C、D分别接4-16线译

9、码器的地址端 A3 、A2 、A1 、A0 ,可写出各函数的表达式如下: 实现电路如下图所示: 4.14 试用74151实现下列函数: 解:(1) 函数有4个输入变量 ,而74151的地址端只有3个,即A2 、A1 、A0 ,故须对函数的卡诺图进行降维,即降为3维。 令A=A2 、B=A1 、C=A0 则:D0 = D3 = D, D1 = D2 = D, D4 = D5 = D6 = D7 = 0 相应的电路图如下所示: 解: 函数有4个输入变量 ,而74151的地址端只有3个,即A2 、A1 、A0 ,故须对函数的卡诺图进行降维,即降为3 维。 令A=A2 、B=A1 、C=A0 则:D0 = D7 =D, D1 = D, D6 = 1, D2 = D3 = D4 = D5 = 0。 相应的电路图如下图所示: 4.15 用74153实现下列函数: 解:(1) 函数有4个输入变量 ,而74153的地址端只有2个,即 A1 、A0 ,故须对函数的卡诺图进行降维,即降为 2 维。 电路图如下:4.18 用74283将8421B

展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 生活休闲 > 社会民生

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号