集成电路工艺项目实训报告任务书

上传人:M****1 文档编号:558454088 上传时间:2022-11-04 格式:DOC 页数:20 大小:354.51KB
返回 下载 相关 举报
集成电路工艺项目实训报告任务书_第1页
第1页 / 共20页
集成电路工艺项目实训报告任务书_第2页
第2页 / 共20页
集成电路工艺项目实训报告任务书_第3页
第3页 / 共20页
集成电路工艺项目实训报告任务书_第4页
第4页 / 共20页
集成电路工艺项目实训报告任务书_第5页
第5页 / 共20页
点击查看更多>>
资源描述

《集成电路工艺项目实训报告任务书》由会员分享,可在线阅读,更多相关《集成电路工艺项目实训报告任务书(20页珍藏版)》请在金锄头文库上搜索。

1、目录第一章 Silvaco TCAD软件的基本知识与使用21.1 Silvaco TCAD软件的基本知识21.2 Silvaco TCAD软件的使用21.3 Silvaco TCAD软件的主要组件3第二章 NMOS基本结构、工艺流程及工作原理42.1 NMOS的基本结构42.2 NMOS的工艺流程42.3 NMOS的工作原理5第三章 NMOS工艺、器件仿真流程73.1 工艺仿真流程73.2 参数不同时工艺和器件结果分析7第四章 实训总结11参考文献:12附录:原程序13 第一章 Silvaco TCAD软件的基本知识与使用1.1 Silvaco TCAD软件的基本知识TCAD就是Technol

2、ogy Computer Aided Design,指半导体工艺模拟以及器件模拟工具,世界上商用的TGAD工具有Silvaco公司的Athena和Atlas,Synopsys公司的TSupprem和Medici以及ISE公司(已经被Synopsys公司收购)的Dios和Dessis。Synopsys公司最新发布的TCAD工具命名为Sentaurus。Silvaco名称是由三部分组成的,即“Sil”,“va”和“co”,从字面上不难理解到时“硅”,“谷”和“公司”英文单词的前几个字母的组合。Silvaco的中文名称叫矽谷科技公司。来自美国的矽谷科技公司经过20多年来的成长与发展,现已成为众多领域

3、卓有建树的EDA公司,包括TCAD工艺和器件模拟、Spice参数提取、高速精确电路仿真、全定制IC设计与验证等。Silvaco拥有包括芯片厂、晶圆厂、IC设计企业、IC材料业者、ASIC业者、大学和研究中心等在内的庞大的国内外客户群。现今,Silvaco已在全球设立了12间分公司以提供更好的客户服务和合作机会。Silvaco是现今市场上唯一能够提供给Foundry最完整的解决方案和IC软件厂商。提供TCAD,Modelling以及EDA前端和后端的支持,也能提供完整的Analog DesignFlow给IC设计业者。产品SmartSpice是当今公认的模拟软件的黄金标准,因为支持多集成CPU

4、的SmartSpice的仿真速度比起同类型软件更好,它是国外模拟设计师的最爱:SmartSpice的收敛性也被公认为仿真器最好的。1.2 Silvaco TCAD软件的使用Silvaco TCAD用来模拟半导体器件电学性能,进行半导体工艺流程仿真,还可以与其它EDA工具组合起来使用(比如spice),进行系统级电学模拟。SivacoTCAD为图形用户界面,直接从界面选择输入程序语句,非常易于操作。其例子教程直接调用装载并运行,是例子库最丰富的TCAD软件之一。SilvacoTCAD平台包括:工艺仿真(ATHENA) 器件仿真(ATLAS) 快速器件仿真(Mercury)1.3 Silvaco

5、TCAD软件的主要组件(1).DeckBuild(2).TonyPlot可视化工具(3).ATHENA(4).ATLAS(5).DevEdit2D/3D结构和Mesh编辑器(6).掩膜输出编辑器 第二章 NMOS基本结构、工艺流程及工作原理2.1 NMOS的基本结构NMOS(Negative channel-Metal-Oxide-Semiconductor,N型金属氧化物半导体)。在一块掺杂浓度较低的P型硅衬底(提供大量可以动空穴)上,制作两个高掺杂浓度的N+区(N+区域中有大量为电流流动提供自由电子的电子源),并用金属铝引出两个电极,分别作漏极D和源极S。然后在半导体表面覆盖一层很薄的二氧

6、化硅(SiO2)绝缘层,在漏源极间的绝缘层上再装上一个铝电极(通常是多晶硅),作为栅极G。在衬底上也引出一个电极B,这就构成了一个N沟道增强型MOS管。MOS管的源极和衬底通常是接在一起的(大多数管子在出厂前已连接好)。它的栅极与其它电极间是绝缘的。NMOS集成电路是N沟道MOS电路,NMOS集成电路的输入阻抗很高,基本上不需要吸收电流,因此,CMOS与NMOS集成电路连接时不必考虑电流的负载问题。NMOS集成电路大多采用单组正电源供电,并且以5V为多。CMOS集成电路只要选用与NMOS集成电路相同的电源,就可与NMOS集成电路直接连接。不过,从NMOS到CMOS直接连接时,由于NMOS输出的

7、高电平低于CMOS集成电路的输入高电平,因而需要使用一个(电位)上拉电阻R,R的取值一般选用2100K。2.2 NMOS的工艺流程a.衬底硅氧化:在衬底表面产生一层相对较厚的SiO2有选择地刻蚀氧化区,暴露出将来用来生成MOS晶体管的硅表面;b.用一高质量的氧化物薄膜覆盖在Si表面,这层氧化物最终将形成MOS晶体管的栅极氧化物;c.在薄氧化层顶部淀积一层多晶硅。多晶硅可以用做MOS晶体管的栅电极材料,也可以用做硅集成电路中的互连线;d.成型和刻蚀多晶硅层,形成互连线和MOS管的栅极,刻蚀未覆盖多晶硅的那层薄栅极氧化物,裸露出硅表层,这样就可以在其上面形成源区和漏区了;e.通过扩散或离子注入的方

8、式,整个硅表层就会被高浓度的杂质所掺杂,形成源区和漏区;f.用一层SiO2绝缘层覆盖整个表面对绝缘的氧化层成型得到源极和漏极的接触孔,表层蒸发覆盖一层铝,形成互连线,将金属层成型并刻蚀,其表层形成MOS管的互连。2.3 NMOS的工作原理(1)vGS对iD及沟道的控制作用 vGS=0 的情况增强型MOS管的漏极d和源极s之间有两个背靠背的PN结。当栅源电压vGS=0时,即使加上漏源电压vDS,而且不论vDS的极性如何,总有一个PN结处于反偏状态,漏源极间没有导电沟道,所以这时漏极电流iD0。 vGS0 的情况若vGS0,则栅极和衬底之间的SiO2绝缘层中便产生一个电场。电场方向垂直于半导体表面

9、的由栅极指向衬底的电场。这个电场能排斥空穴而吸引电子。排斥空穴:使栅极附近的P型衬底中的空穴被排斥,剩下不能移动的受主离子(负离子),形成耗尽层。吸引电子:将 P型衬底中的电子(少子)被吸引到衬底表面。(2)导电沟道的形成当vGS数值较小,吸引电子的能力不强时,漏源极之间仍无导电沟道出现,。vGS增加时,吸引到P衬底表面层的电子就增多,当vGS达到某一数值时,这些电子在栅极附近的P衬底表面便形成一个N型薄层,且与两个N+区相连通,在漏源极间形成N型导电沟道,其导电类型与P衬底相反,故又称为反型层,如图1(c)所示。vGS越大,作用于半导体表面的电场就越强,吸引到P衬底表面的电子就越多,导电沟道

10、越厚,沟道电阻越小。开始形成沟道时的栅源极电压称为开启电压,用VT表示。上面讨论的N沟道MOS管在vGSVT且为一确定值时,漏源电压vDS对导电沟道及电流iD的影响与结型场效应管相似。漏极电流iD沿沟道产生的电压降使沟道内各点与栅极间的电压不再相等,靠近源极一端的电压最大,这里沟道最厚,而漏极一端电压最小,其值为VGD=vGSvDS,因而这里沟道最薄。但当vDS较小(vDSvGSVT)时,它对沟道的影响不大,这时只要vGS一定,沟道电阻几乎也是一定的,所以iD随vDS近似呈线性变化。随着vDS的增大,靠近漏极的沟道越来越薄,当vDS增加到使VGD=vGSvDS=VT(或vDS=vGSVT)时,

11、沟道在漏极一端出现预夹断,如图2(b)所示。再继续增大vDS,夹断点将向源极方向移动,如图2(c)所示。由于vDS的增加部分几乎全部降落在夹断区,故iD几乎不随vDS增大而增加,管子进入饱和区,iD几乎仅由vGS决定。 第三章 NMOS工艺、器件仿真流程3.1 工艺仿真流程(1)创建一个初始结构(2)定义初始衬底参数(3)运行ATHENA(4)工艺步骤(5)抽取特性(6)结构操作(7)Tonyplot显示3.2 参数不同时工艺和器件结果分析1.分析不同阱浓度时方块电阻、结深等的变化阱的浓度分别为8e10cm-2、8e12cm-2、8e14cm-2#p-well implantimplant b

12、oron dose=8e12 energy=100 pears2.改变阱浓度所得器件结构及曲线 3.21图 改变阱浓度所得器件结构及曲线参数条件器件剖面图栅极特性曲线输出IV特性8e10cm-28e12cm-28e14cm-2 提取的参数参数条件结深Xj/(um)N+区方块电阻1dd区方块电阻沟道表面浓度Vth8e10cm-20.47024128.68441694.312.35675e180.3380918e12cm-20.17535828.88512161.123.96014e180.5942628e14cm-20.09102929.8586106561.94421e182.85095 3.

13、22 表 提取的参数根据图表3.21 、3.22得,当阱浓度增加时结深而越来越小,N+区方块电阻缓慢增加,LDD区方块电阻快速增加,沟道表面浓度先增加后减小,阈值电压增加。8e10cm-2到8e12cm-2栅极特性曲线,I-V特性曲线变化不大,缓慢增加,而增加到8e14cm-2是变化很大。3.改变栅氧化层厚度对阈值电压的影响#gate oxide grown here:-diffus time=11 temp=925 dryo2 press=1.00 hcl=3Time分别改为6 11 12 提取参数 参数条件time结深Xj/(um)N+区方块电阻1dd区方块电阻沟道表面浓度Vth 60.18140529.31662044.893.96374e160.390134 110.17535828.88512161.123.96014e160.594262 120.17425928.78792175.063.98136e160.630866 3.31 表 提取参数参数条件器件剖面图栅极特性曲线输出的I-V特性Time6Time11Time12 3.32 图 改变源/漏浓度所得的器件结构及曲线 根据图表3.31、3.32得:结深、1dd区方块电阻、Vth、沟道表面浓度都随着时

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 办公文档 > PPT模板库 > 总结/计划/报告

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号