数字电子技术基础试题.docx

上传人:夏** 文档编号:555134719 上传时间:2023-04-07 格式:DOCX 页数:4 大小:125.80KB
返回 下载 相关 举报
数字电子技术基础试题.docx_第1页
第1页 / 共4页
数字电子技术基础试题.docx_第2页
第2页 / 共4页
数字电子技术基础试题.docx_第3页
第3页 / 共4页
数字电子技术基础试题.docx_第4页
第4页 / 共4页
亲,该文档总共4页,全部预览完了,如果喜欢就下载吧!
资源描述

《数字电子技术基础试题.docx》由会员分享,可在线阅读,更多相关《数字电子技术基础试题.docx(4页珍藏版)》请在金锄头文库上搜索。

1、数字电子技术基础试题一、填空题:(每空3分,共15分)1逻辑函数有四种表示方法,它们分别是(真值表)、(逻辑图)、(逻辑表达式)和(卡诺图)。2将2004个“1”异或起来获取的结果是(0)。3由555准时器构成的三种电路中,(施密特触发器)和(单稳态触发器)是脉冲的整形电路。4TTL器件输入脚悬空相当于输入(高)电平。5基本逻辑运算有:(与)、(或)和(非)运算。6采纳四位比较器对两个四位数比较时,先比较(最高)位。7触发器按动作特色可分为基本型、(同步型)、(主从型)和边缘型;8假如要把一宽脉冲变换为窄脉冲应采纳(积分型单稳态)触发器9目前我们所学的双极型集成电路和单极型集成电路的典型电路分

2、别是(TTL)电路和(CMOS)电路。10施密特触发器有(两个)个稳固状态.,多谐振荡器有(0)个稳固状态。11数字系统按构成方式可分为功能扩展电路、功能综合电路两种;12两二进制数相加时,不考虑低位的进位信号是(半)加器。13不但考虑两个_本位_相加,并且还考虑来自_低位进位_相加的运算电路,称为全加器。14时序逻辑电路的输出不但和_该时刻输入变量的取值_有关,并且还与_该时刻电路所处的状态_有关。15计数器按CP脉冲的输入方式可分为_同步计数器_和_异步计数器_。16触发器依据逻辑功能的不一样,可分为_RS触发器_、_T触发器_、_JK触发器_、_T触发器_、_D触发器_等。17依据不一样

3、需要,在集成计数器芯片的基础上,经过采纳_反响归零_、_预置数法_、_进位输出置最小数法_等方法可以实现任意进制的技术器。184.一个JK触发器有2个稳态,它可储存1位二进制数。19若将一个正弦波电压信号变换成同一频率的矩形波,应采纳多谐振荡器电路。20把JK触发器改成T触发器的方法是J=K=T。21N个触发器构成的计数器最多可以构成2的n次方进制的计数器。22基本RS触发器的拘束条件是RS=0。JK,则可完23对于JK触发器,若JK,则可完成T触发器的逻辑功能;若成D触发器的逻辑功能。四画图题:(5分)1试画出以下触发器的输出波形(设触发器的初态为0)。(12分)1.2.3.2已知输入信号X

4、,Y,Z的波形如图3所示,试画出FXYZXYZXYZXYZ的波形。图3波形图五解析题(30分)1、解析以以下图组合逻辑电路的功能。2试解析如图3所示的组合逻辑电路。(15分)1).写出输出逻辑表达式;2).化为最简与或式;3).列出真值表;4).说明逻辑功能。3. 七、解析以下时序电路的逻辑功能,写出电路的驱动方程、状态方程和输出方程,画出电路的状态变换图。()图4474161构成的电路如题37图所示,解析电路,并回答以下问题(1)画出电路的状态转换图(Q3Q2Q1Q0);(2)说出电路的功能。(74161的功能见表)六设计题:(30分)1要求用与非门设计一个三人表决用的组合逻辑电路图,只要有

5、2票或3票赞同,表决就经过(要求有真值表等)。?2.试用JK触发器和门电路设计一个十三进制的计数器,并检查设计的电路能否自启动。(14分)七(10分)试说明如图5所示的用555准时器构成的电路功能,求出UT+、UT-和UT,并画出其输出波形。(10分)图5三化简题:1、利用摩根定律证明公式反演律(摩根定律):ABABABAB2、画出卡诺图:/化得YACAD四画:2五解析20分)11、写出表达式Y1ABY2BCY3CAYABBCCA2、画出真表3、当入A、B、C中有2个或3个1,出Y1,否出Y0。因此个路上是一种3人表决用的合路:只要有2票或3票赞同,表决就通。2(1)表达式( 2)最与或式:(

6、 3)真表ABCY1Y20000000110010100110110010101011100111111(4)功能:全加器。3.)据写出路的方程:T01T1Q0T2Q0Q1T3Q0Q1Q2)求出状方程:)写出出方程:CQ0Q1Q2Q3)列出状表或状或序:5)从以上看出,每16个信号今后路的状循化一次;同,每16个脉冲作用后出端C出一个脉冲,因此,是一个十六制数器,C端的出就是位。CPQ3Q2Q1Q0等效十制数C00000001000110200102015111115016000000解:(1)状表:Qn3Qn2Qn1Qn0Qn+13Qn+12Qn+11Qn+10000000010001001

7、000100011001101000100010101010110011001110111100010001001100110101010101110110000状:QQQQ3210000000010010001101001011101010011000011101100101A&(2)功能:11制数器。从0000开始数,当Q3Q2Q1Q0B&Y1011,&通与非异步清零,完成一个数周期。六:C&1、画出真表2写出表达式3画出2.解:依据意,得状以下:因此:能自启动。由于:七,,波形如图所示复习题填空题4已知Intel2114是1K*4位的RAM集成电路芯片,它有地址线条,数据线条。5逻辑函数

8、YABC的两种标准形式分别为、。6由555准时器构成的三种电路中,和是脉冲的整形电路。7.RAM的扩展可分为、扩展两种;9.有一数码10010011,作为自然二进制数时,它相当于十进制数,作为8421BCD码时,它相当于十进制数。,该函数的反函数F=10.已知某函数FBACDABCD11.一个10位地址码、8位输出的ROM,其储存容量为。12.可以实现“线与”的TTL门电路叫,可以实现“线与”的CMOS门电路叫。14、半导体储存器的构造主要包括三个部分,分别是、。15、组合逻辑电路产生竞争冒险的内因是逻辑器件的传输延时。16、n个变量的逻辑函数其全体最小项的个数为。最小项的性质有三条,此中任意

9、两个最小项之积为,全体最小项之和。17保持堵塞D触发器在CP脉冲的输入有效;同步RS触发器在CP脉冲的输入有效;主从JK触发器假如在CP为高电平时期J、K不变,那么这类触发器在CP脉冲的输入有效;主从JK触发器假如在CP为高电平时期J、K变化,这类触发器存在问题。18计数器按电路中各触发器翻转的次序分为和计数器;按计数过程受骗数器数字的增减分为和计数器。20、三位二进制减法计数器的初始状态为101,四个CP脉冲后它的状态为二、选择题1电路以以下图,此中74LS161为异步清零同步预置四位二进制加法计数器,则电路实现的是:()(1) 十一进制加法计数器。(2) 十进制加法计数器。(3) 十六进制

10、加法计数器。(4)十二进制加法计数器。2、逻辑函数为Y(A,B,C)=ABAC。使Y为1的变量取值组合ABC为()(1) ABC=111,ABC=100,ABC=110,ABC=011(2) ABC=111,ABC=110,ABC=001,ABC=101(3) ABC=000,ABC=010,ABC=100,ABC=101(4) ABC=111,ABC=110,ABC=011,ABC=001324译码器电路以以下图,则输出表达式为:()( 1)Y3=BA,Y2=BA,Y1=BA,Y0=BA( 2)Y3=BA,Y2=BA,Y1=BA,Y0=BA( 3)Y3=BA,Y2=BA,Y1=BA,Y0=BA( 4)Y3=BA,Y2=BA,Y1=BA,Y0=BA4数据选择器的逻辑电路如图,在选通端S为高电平的状况下,当选择A1A0=10时,输出端Z为:()(1)Z=D0,(2)Z=D1(3)Z=D2,(4)Z=D35施密特触发器的符号以以下图(a)所示,它的电压传输特征为:()6已知TTL与非门的参数以下:Vcc5V,V

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 大杂烩/其它

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号