数字电子技术课程设计四人抢答器电路设计

上传人:工**** 文档编号:555029181 上传时间:2023-10-14 格式:DOC 页数:16 大小:284.17KB
返回 下载 相关 举报
数字电子技术课程设计四人抢答器电路设计_第1页
第1页 / 共16页
数字电子技术课程设计四人抢答器电路设计_第2页
第2页 / 共16页
数字电子技术课程设计四人抢答器电路设计_第3页
第3页 / 共16页
数字电子技术课程设计四人抢答器电路设计_第4页
第4页 / 共16页
数字电子技术课程设计四人抢答器电路设计_第5页
第5页 / 共16页
点击查看更多>>
资源描述

《数字电子技术课程设计四人抢答器电路设计》由会员分享,可在线阅读,更多相关《数字电子技术课程设计四人抢答器电路设计(16页珍藏版)》请在金锄头文库上搜索。

1、广东石油化工学院课程设计说明书课程名称: 数字电子技术课程设计 题 目: 抢答器电路设计 学生姓名: 专 业: 班 级: 学 号: 指导教师: 李新超 日 期: 2010 年 6 月 30日 茂 名 学 院课 程 设 计 任 务 书一、 设计题目抢答器电路设计二、 主要内容及要求(1)可容纳四组参赛的数字式抢答器。(2)当某台参赛者按下抢答开关时,由数码管显示该台编号并伴有声响。此时,抢答器不再接收其他输入信号。(3)电路具有定时功能。要求回答问题的时间60秒(显示为0059),时间显示采用倒计时方式。当达到限定时间时,发出声响提示。(4)具有计分功能。要求能设定初始分值,能进行加减分。(5)

2、在复位状态下台号数码管不作任何显示(灭灯)。三、 进度安排十七周星期一接收任务书。十七周星期二开始上网收集资料。十七周星期三开始进行设计,先分段把各个重要部分用protuse仿真软件。十八周星期六进行整体设计,将设计好的各个部分连接起来进行整体电路的仿真。十八周星期日对仿真好的电路进行整理写实验报告。十九周星期一进行答辩和交报告。四、 总评成绩 指导教师 学生签名 题目:抢答器电路设计一、设计任务与要求(1)可容纳四组参赛的数字式抢答器。(2)当某台参赛者按下抢答开关时,由数码管显示该台编号并伴有声响。此时,抢答器不再接收其他输入信号。(3)电路具有定时功能。要求回答问题的时间60秒(显示为0

3、059),时间显示采用倒计时方式。当达到限定时间时,发出声响提示。(4)具有计分功能。要求能设定初始分值,能进行加减分。(5)在复位状态下台号数码管不作任何显示(灭灯)。二、方案设计与论证抢答器的基本工作原理:1、 当主持人按下“开关”按钮后,选手可以通过按按钮的快慢来决定由谁来回答,按得快的选手的编号显示在电子显示管上并伴有响声。2、 此后选手输入被锁住,如果主持人按下复位键则编号显示处不作任何显示。3、 然后主持人就按下计时开关,选手开始作答,作答的时间少于60秒,以倒数的方式进行,而且通过显示屏把时间显示出来。4、 当选手作答仅剩10秒时,开始通过喇叭响来做提示。如果到了显示“00”时,

4、计时器不再进行倒数而停留在“00”状态。5、 此时选手仍没有作答成功,则主持人会对该选手进行减分处理,如果在“00”之前作答成功则加分,分数也是通过计分器显示出来。6、 之后主持人按下开关,所有的显示及工作状态回到初始状态以便进行下一次答题。原理框架图(图1)主持人选手抢答声音提示记分器控制电路定时电路显示时间封锁电路编码器台号显示图1.原理框架图方案一、对照上面原理框架图,各个主要的部分选用对应功能的芯片进行设计,如果在仿真时没能找到相应的芯片则用相近的。比如在选手抢答时的输入用74148优先编码器进行编码让一个输入有效,并用七段显示译码器显示出台号。方案二、对照框架图,选用各种逻辑站以及相

5、关的逻辑函数进行设计,编号进直接把锁存器的输出转化8421BCD码,并通过逻辑函数表达式的方式输入到显示译码器中让其显示出来。通过比较可以得出方案一更可行,理由在于芯片组上集成的功能要强大些,且用的元器件的数目会相对少一些这样会更美观而且不容易出错。三、单元电路设计与参数计算1、封锁电路封锁电路的主要功能是分辨选手按键的先后,并能把第一个抢答者的编号锁存起来,并使其他选手的按键操作无效。实现该电路的功能的主要芯片是74175(图1为功能表,图2为逻辑功能图,图3为锁存器电路)表1图2工作原理:当主持人控制开关处于“清零”位置时该电路清零即当RD接低电平时,全为低电平,各显示灯均熄灭,即此时封锁

6、器电路不工作,当主持人将开关拨到“开始”后即RD为高电平时,此时锁存器处于工作状态,即抢答器电路处于等待工作状态。这时当有选手将按键按下时(如按下SW2)。此时=1,由D触发器的功能可知,此时=1,=0。当=0时,经过与非门变为1再经过非门变为0,再和4个选手组成的或门逻辑器再与,选手就可以通过开关来抢答,而且只有一次输入变化,因此CP只接收到一次的电平变化,因此那就后就保持了第一次的输出所以就封锁了CP的输入,此时74175不再工作,从而实现了封锁其他选手的作答。只有在第一个人答完以后,由主持人操作清零开关使抢答器电路复位,才能进行下一步的抢答。图32.显示编号的电路 当有选手按下了开关后,

7、快的那个选手的编号可以被输出并记忆起来送到74148和7448组成的编码器和七段显示器组成的显示台号电路中去显示出选手编号。74148是低电平有效的优先编码器,其功能表表2所示: 输入 输出 EI 0 1 2 3 4 5 6 7A2 A1 A0 GS EOH L H H H H H H H H L LL L H L L H HL L H H HL L H H H HL L H H H H HL L H H H H H H L L H H H H H H H H H H HH H H H LL L L L HL L H L HL H L L HL H H L HH L L L HH L H L

8、HH H L L HH H H L H (L 低电平 H 高电平 任意电平)表2图4图4为74148的逻辑图十进制或功能 输 入BI/RBO 输 出字形LTRBID C B Aa b c d e f g 0123456789101112131415HHHHHHHHHHHHHHHHHL L L LL L L HL L H LL L H HL H L LL H L HL H H LL H H HH L L L H L L HH L H LH L H HH H L LH H L HH H H LH H H HHHHHHHHHHHHHHHHHH H H H H H HLHHLLLLHHLHHLHHHH

9、HLLHLHHLLHHHLHHLHHLLHHHHHHHHLLLLHHHHHHHHHHLLHHLLLHHLHLLHHLLHLHLLLHHHLLHLHHLLLHHHHLLLLLLL0123456789乱码消 隐脉冲消隐灯测试HL LLLLLLLHLLLLLLLLLLLLLLHHHHHH8 ( L 低电平 H 高电平 任意电平) 表3.七段LED译码驱动器7448功能表 图5图5是封锁电路和台号显示电路合在一起的电路图,只有两个合在一起才能很好的在一次答题中只显示一个选手号。由于74175是低电平有效,可以将从74175输出端,分别接到其1,2,3,4端,其余的5,6,7端均接高电平,这样就可以形成

10、,最高输出4而不会出现显示大于4的可能出现。由于其输出以为低电平有效,正常情况下每个输出经过一个非门后就可进行显示编号。 在复位状态下台号数码管不作任何显示(灭灯),所以必须要接7448。7448的功能表与电路分别如表3所示3.抢答器定时电路 在比赛规则里,要求选手的答题时间不能超到60秒,因此必须要有一个定时电路,这个电路可以设计成60进制加法器,但是更多的情况下,为了直观的原因我们采用的是60进制减法计数器。如果选手能在60秒里答对,则算答题成功,否则为失败。而且在最后的10秒钟伴有响声做为提示,当时最后到达00时,响声也会停止。为了实现60进制减法计数器,采用了74192芯片,它具有加减

11、法功能,是同步10进制的。74LS192(54/74194)两个引脚图管脚及功能表如下:74LS192是同步十进制可逆计数器,它具有双时钟输入,并具有清除和置数等功能,其引脚排列及逻辑符号如下所示: (a)引脚排列 (b) 逻辑符号图中:为置数端,为加计数端,为减计数端,为非同步进位输出端, 为非同步借位输出端,P0、P1、P2、P3为计数器输入端,为清除端,Q0、Q1、Q2、Q3为数据输出端。其功能表如下: 输入 输出MRP3P2P1P0Q3Q2Q1Q01000000dcbadcba011 加计数011 减计数图6定时器电路如上(图6)上图用两块74192来组成60进制减法计数器,通过置数法让一有电源输入到该电路上,就直接把输出置为59,差通过数码管显示出来,如图左边的74192,它的一个D1、D3接到地(图中没法看到)D0D1D2D3=0101,所以当有电源接入时,左边的数码管能即时显示出“5”。左边的74192芯片代表十位数字,右边的代表个位数,只有个位上发生从0变到9的状态,才能促使十位上减1,因此把右边芯片的减法进位端作为脉冲信号送到左

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 学术论文 > 其它学术论文

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号