北京理工大学21秋《数字电子技术》基础离线作业2答案第38期

上传人:汽*** 文档编号:552662572 上传时间:2024-02-23 格式:DOCX 页数:11 大小:12.35KB
返回 下载 相关 举报
北京理工大学21秋《数字电子技术》基础离线作业2答案第38期_第1页
第1页 / 共11页
北京理工大学21秋《数字电子技术》基础离线作业2答案第38期_第2页
第2页 / 共11页
北京理工大学21秋《数字电子技术》基础离线作业2答案第38期_第3页
第3页 / 共11页
北京理工大学21秋《数字电子技术》基础离线作业2答案第38期_第4页
第4页 / 共11页
北京理工大学21秋《数字电子技术》基础离线作业2答案第38期_第5页
第5页 / 共11页
点击查看更多>>
资源描述

《北京理工大学21秋《数字电子技术》基础离线作业2答案第38期》由会员分享,可在线阅读,更多相关《北京理工大学21秋《数字电子技术》基础离线作业2答案第38期(11页珍藏版)》请在金锄头文库上搜索。

1、北京理工大学21秋数字电子技术基础离线作业2-001答案1. 在下列逻辑部件中,不属于组合逻辑部件的是( )A.译码器B.编码器C.全加器D.寄存器参考答案:D2. 和十六进制数5A.5等值的二进制数是( )A、1010010.0101B、1011010.101C、1011010.0101D、1010101.0101参考答案:C3. 由n位寄存器组成的扭环移位寄存器构成的计数器的进制是( )。A.nB.2nC.4nD.无法确定参考答案:B4. 优先编码器的编码信号是相互排斥的,不允许多个编码信号同时有效。( )A.错误B.正确参考答案:A5. 从电路分类来看,计数器是属于组合逻辑电路。( )A

2、.正确B.错误参考答案:B6. 设计同步时序逻辑电路的一般步骤包括( )和确定激励方程组、输出方程组、画出逻辑图、检查自启功能。A.建立原始状态图和原始状态表B.状态化简C.状态分配D.选择触发器类型参考答案:ABCD7. 74LS139为4路数据分配器。( )A.错误B.正确参考答案:B8. 与CT4000系列相对应的国际通用标准型号为( )。A.CT74S肖特基系列B.CT74LS低功耗肖特基系列C.CT74L低功耗系列D.CT74H高速系列参考答案:B9. 和二进制数110101.01等值的十六进制数是( )A、35.4B、35.1C、D1.4D、65.2参考答案:A10. 组合逻辑电路

3、中产生竞争冒险的主要原因是输入信号受到尖峰干扰。( )A.错误B.正确参考答案:A11. 三态门的典型用途就是能够实现用总线传输几个不同的数据或控制信号。( )A.错误B.正确参考答案:A12. 在状态化简中,判断状态等效与状态相容时相同点是( )。A.传递性B.次态应满足的条件C.隐含表的作用D.最大等效类与最大相容类的确定参考答案:BCD13. 在何种输入情况下,“或非”运算的结果是逻辑1( )。A.全部输入是0B.全部输入是1C.任一输入为0,其他输入为1D.任一输入为1参考答案:A14. 下列电路中能够把串行数据变成并行数据的电路应该是( )A、JK触发器B、3/8线译码器C、移位寄存

4、器D、十进制计数器参考答案:C15. 实现一个全加器电路设计的方法有( )A.仅用门电路B.用数据选择器+门电路C.用二进制译码器+门电路D.以上三者都可以参考答案:D16. 和八进制数(166)8等值的十六进制数和十进制数分别为( )。A.76H,118DB.76H,142DC.E6H,230DD.74H,116D参考答案:A17. 主从触发器的触发方式是( )。A.CP=1B.CP上升沿C.CP下降沿D.分两次处理参考答案:D18. 三态寄存器的( )信号无效时,寄存器输出为高阻状态。A.异步清零B.输入使能C.输出使能D.CP参考答案:C19. 由555定时器构成的施密特触发器,改变控制

5、电压Vco时,则( )。A.改变输出Uo的幅值B.改变低电平的UOL数值C.改变高电平UOH的数值D.改变回差电压参考答案:D20. 卡诺图化简的步骤是( )。A.将逻辑函数写成最小项表达式B.按最小项表达式填写卡诺图C.合并最小项D.将包围圈对应的乘积项相加参考答案:ABCD21. 若AB=AC,一定是B=C。( )A、错误B、正确参考答案:A22. 欲对十个信息以二进制代码编码分别表示每个信息,最少需十位二进制代码。( )A、错误B、正确参考答案:A23. 若两个函数相等,则它们的真值表一定相同反之,若两个函数的真值表完全相同,则这两个函数未必相等。( )T.对F.错参考答案:F24. 任

6、何逻辑函数都可以表示成最简最小项之和的形式,而且对某一个逻辑函数来说,这种表示形式只有一个。( )A.正确B.错误参考答案:B25. 以下关于时序逻辑电路的说法正确的是( )。A.任一时刻的输出信号不仅和当时的输入信号有关,而且与电路原状态有关B.时序电路必须包含存储电路C.状态转换表、时序图等可以描述时序逻辑电路D.时序电路工作时始终在有限个状态间按一定规律转换参考答案:ABCD26. 将TTL与非门作非门使用,则多余输入端应做( )处理。A.全部接高电平B.部分接高电平,部分接地C.全部接地D.部分接地,部分悬空参考答案:A27. 同步触发器存在空翻现象,而边沿触发器和主从触发器克服了空翻

7、。( )A.正确B.错误参考答案:A28. 构成移位寄存器可以采用的触发器为( )。A.R-S型B.J-K型C.主从型D.同步型参考答案:ABC29. 若两个函数具有相同的真值表,则两个逻辑函数必然相等。( )A.错误B.正确参考答案:B30. 能将缓慢变化的波形转换成矩形波的电路是( )。A.单稳态触发器B.施密特触发器C.多谐振荡器D.双稳态振荡器参考答案:B31. 维持阻塞式触发器也存在一次性翻转问题。( )A.错误B.正确参考答案:A32. 若两个函数具有不同的逻辑函数式,则两个逻辑函数必然不相等。( )A.错误B.正确参考答案:A33. 当A和B都是1位数时,它们只能取( )和( )

8、两种值。A.0、0B.0、1C.1、1D.1、2参考答案:B34. MOS集成电路采用的是( )控制,其功率损耗比较小。A.电压B.电流C.灌电流D.拉电流参考答案:A35. 函数F=AB+BC,使F=1的输入ABC组合为( )。A.ABC=000B.ABC=010C.ABC=101D.ABC=110参考答案:D36. 555定时器可以组成( )。A.多谐振荡器B.单稳态触发器C.施密特触发器D.JK触发器参考答案:ABC37. 一个无符号4位权电阻DAC,最低位处的电阻为40K,则最高位处电阻为( )。A.4KB.5KC.10KD.20K参考答案:B38. 单稳态触发器输出脉冲的宽度,取决于

9、触发信号幅度的大小。( )A、错误B、正确参考答案:A39. 下列电路中不是时序电路的是( )A.计数器B.触发器C.寄存器D.译码器参考答案:D40. 题如图3所示A.F=BB.F=AC.F=ABD.F=图参考答案:A41. 两输入端四与非门器件74LS00与7400的逻辑功能完全相同。( )A.错误B.正确参考答案:B42. 电路的噪声容限越大,抗干扰能力愈强。( )A.错误B.正确参考答案:B43. 等效状态和相容状态均具有传递性。( )T、对F、错参考答案:F44. 二进制译码器是一种时序电路。( )A、错误B、正确参考答案:A45. 时序电路不含有记忆功能的器件。( )T.对F.错参

10、考答案:F46. 在下列触发器中,有约束条件的是( )。A.主从JK F/FB.主从D F/FC.同步RS F/FD.边沿D F/F参考答案:C47. 一个16选1的数据选择器,其地址输入端有( )A.1个B.2个C.4个D.8个E.16个参考答案:C48. 以下电路中常用于总线应用的有( )。A.TSL门B.OC门C.漏极开路门D.CMOS与非门参考答案:A49. 利用逻辑代数的基本公式,可把任一个逻辑函数化成若干个最小项之和的形式称为( )。A.最小项表达式B.综合表达式C.通用表达式D.逻辑表达式参考答案:A50. 8421BCD码1001比0001大。( )A.错误B.正确参考答案:B

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 高等教育 > 其它相关文档

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号