LCD原理及Design注意事項.DOC

上传人:cl****1 文档编号:551751679 上传时间:2022-11-28 格式:DOC 页数:9 大小:206.01KB
返回 下载 相关 举报
LCD原理及Design注意事項.DOC_第1页
第1页 / 共9页
LCD原理及Design注意事項.DOC_第2页
第2页 / 共9页
LCD原理及Design注意事項.DOC_第3页
第3页 / 共9页
LCD原理及Design注意事項.DOC_第4页
第4页 / 共9页
LCD原理及Design注意事項.DOC_第5页
第5页 / 共9页
点击查看更多>>
资源描述

《LCD原理及Design注意事項.DOC》由会员分享,可在线阅读,更多相关《LCD原理及Design注意事項.DOC(9页珍藏版)》请在金锄头文库上搜索。

1、3LCD原理及Design注意事項 授課人:盧副處一 Panel分類及工作原理1 Panel分類 :Conventional , SIP , LVDS , RSDSADCScalarMCUSource ICGate ICTiming ControllerDC-DC(產生四組電壓)Gammamain boardPanelR/G/B Data3.3VH/V SyncD_en/D-CLK 2. TFT LCD MODULE: 3. Conventional panel:a) 15 TTL b) 15LVDS c) 17 LVDS SIP panel(可控制液晶的顯示方式):a) 15SIP-RSDS

2、 b) 15 SIP-TTL c) 17 SIP-RSDS 備註:A)、Single pixel panel已經phase out現都用Double pixel panel B)、 把Conventional panel中的Timing controller移到main board即為SIP panel C)、RSDS & LVDS與EMI本身有關的因素 , the different between RSDS & LVDS is at頻率和電壓(1)、TTL PANEL: 15 1024*768 75Hz max pixel clock=79.8MHz(VESA Table),Scalar可

3、programing輸出Double pixel date可使頻率度為79.8/2 40MHz,使EMI容易通過,但其信號電壓較高,約35V,故EMI 較LVDS與RSDS PANEL稍微差一些。ScalarSource ICGate ICGAMMAT-conDC-DCmain boardRGBH-SyncV-SyncH/V-SyncR0-R7 oddG0-G7 oddB0-B7 oddR0-R7 evenB0-B7 evenG0-G7 evenConv. Panel備註:R.G.B有Odd.Even之分的原因; 以TTL 15”為例,分辨率為1024 * 76875Hz;MAX PIXEL

4、DCLK為79.8MHz,對於PANEL而言,此CLK頻率太高,為了降低頻率,採用隔點掃描的技術,將頻率降為39.9MHz,但對於640*48060Hz,DLK僅有25MHz,如在分頻則降為12.5MHz2frame),人眼感覺不到flick. 4、color filter: n個格,每一個格為R、G、B(各一dot) 透明電極:Source Gate dream上有一電晶體(提供正向電壓) 透明電極為panel提供電壓V_com.Glass color filter 透明電極 ( Vcom) 形成電場控制液晶開關角度(V液)Source IC Gate IC電晶體層 V+ Glass(1)、光全部通過(液晶全開)為全白畫面,V+=V_com;(2)、50%通過,為灰畫面;(3)、0%通過,為黑畫面, V液=Vhigh-V_com=最大;(4)、當DC給液晶電壓不變時,液晶不會動。二 Scalar工作原理.ADC 1).preamp Scalar2).ADC 1).Gain3).PLLCHIP SET (1)OSD的contrast 調scalar的gain

展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 生活休闲 > 科普知识

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号