《超前滞后型数字锁相环提取位同步信号的EDA实现.doc》由会员分享,可在线阅读,更多相关《超前滞后型数字锁相环提取位同步信号的EDA实现.doc(3页珍藏版)》请在金锄头文库上搜索。
课题二、超前滞后型数字锁相环提取位同步信号的EDA实现一、 课题任务与要求1 掌握数字锁相环的基本原理;2 设计数字锁相环的基本模型;3 根据模型进行程序设计;4 根据设计的程序进行仿真验证,须达到以下指标:可从任意给定的NRZ随机序列中提取位同步信号,可以防止相位抖动,并缩短相位调整时间。二、 数字锁相环的建模思想参考第11章11.5节内容。三、 具体设计步骤1、超前滞后型数字锁相环基本框图2、数字锁相抗干扰性能的改善 3、缩短相位调整时间 四、功能仿真与验证