2014.6.04高电题.docx

上传人:M****1 文档编号:548946418 上传时间:2023-11-28 格式:DOCX 页数:31 大小:428.84KB
返回 下载 相关 举报
2014.6.04高电题.docx_第1页
第1页 / 共31页
2014.6.04高电题.docx_第2页
第2页 / 共31页
2014.6.04高电题.docx_第3页
第3页 / 共31页
2014.6.04高电题.docx_第4页
第4页 / 共31页
2014.6.04高电题.docx_第5页
第5页 / 共31页
点击查看更多>>
资源描述

《2014.6.04高电题.docx》由会员分享,可在线阅读,更多相关《2014.6.04高电题.docx(31页珍藏版)》请在金锄头文库上搜索。

1、1、P型半导体在本征半导体中加入微量的(C)元素构成的 A、三价B、四价C、五价D、六价2、点接触型二极管可工作于( A)电路。A、高频 B、低频 C、中频 D、全频3、点接触型二极管应用于(A)。A、开关B、光敏C、稳压D、整流4、当二极管外加的正向电压超过死区电压时,电流随电压增加而迅速( A )。A、增加 B、减小 C、截止 D、饱和5、当二极管外加电压时,反向电流很小,且不随( D )变化。A、正向电流 B、正向电压 C、电压 D、反向电压6、稳压二极管的正常工作状态是(C)。 A、导通状态B、截止状态C、反向击穿状态D、任意状态7、三极管的功率大于等于( A )为大功率管。A、1 W

2、 B、0.5W C、2W D、1.5W8、三极管的f高于等于( C )为高频管。A、1MHz B、2MHz C、3MHz D、4MHz9、测得某电路板上晶体三极管3个电极对地的直流电位分别为VE3V,VB、3.7V,VC、3.3V,则该管工作在( B )。A、放大区 B、饱和区 C、截止区 D、击穿区10、处于截止状态的三极管,其工作状态为( B )。A、射结正偏,集电结反偏 B、射结反偏,集电结反偏C、射结正偏,集电结正偏 D、射结反偏,集电结正偏11、射极输出器的输出电阻小,说明该电路的(A)。 A、带负载能力强B、带负载能力差C、减轻前级或信号源负荷D、取信号能力强12、基极电流IB、的

3、数值较大时,易引起静态工作点Q接近(A)。 A、饱和区B、死区C、截止区D、交越失真13、基本放大电路中,经过晶体管的信号有( B )。A、直流成分 B、交流成分 C、交直流成分 D、高频成分14、分压式偏置的共发射极放大电路中,若VB、点电位过高,电路易出现( B )。A、截止失真 B、饱和失真 C、晶体管被烧损 D、双向失真15、下列不属于常用输入单元电路的功能有(D) A、取信号能力强B、抑制干扰能力强C、具有一定信号放大能力D、带负载能力强16、下列不属于常用中间电子单元电路的功能有(D)。A、传输信号能力强B、信号波形失真小C、电压放大能力强D、取信号能力强17、下列不属于常用输出电

4、子单元电路的功能有(D)。 A、输出电流较大B、具有功率较大 C、带负载能力强D、取信号能力强18、集成功放电路非线性应用要求(A) A、开环或加正反馈 B、负反馈 C、输入信号要大 D、输出要加限幅电路19、集成运放电路的(C)可外接二极管,防止其极性接反 A、输入端B、输出端C、电源端D、接地端20、集成运放电路(D),会损坏运放。A、两输入端电压过高B、输入电流过大C、两输入端短接D、两输入端接反21、集成运放电路的两输入端外接(B)防止输入信号过大而损坏器件。A、三极管B、反并联二极管C、场效应管D、稳压管22、微分集成运放电路反馈元件采用的是( B )元件。A、电感 B、电阻 C、电

5、容 D、三极管23、集成运放电路( A ),会损坏运放。A、两输入端电压过高 B、输入电流过大C、两输入端短接 D、两输入端接反24、集成运放电路的电源端可外接( B ),防止其极性接反。A、三极管 B、二极管 C、场效应管 D、稳压管25、( D )用来提供一定波形及数值的信号。A、数字万用表 B、电子毫伏表 C、示波器 D、信号发生器26、集成运放电路引脚如插反,会( A ),会损坏运放。A、将电源极性接反 B、输入接反C、输出接反 D、接地接反27、集成运放电路(A),会损坏运放.A、电源数值过大 B、输入接反C、输出端开路 D、输出端与输入端直接相连28、下列不属于集成运放电路线性应用

6、的是(B) A、积分电路B、过零比较器C、减法运算电路D、加法运算电路29、下列不属于集成运放电路非线性应用的是( A )。A、加法运算电路 B、滞回比较器 C、非过零比较器 D、过零比较器30、集成运放电路非线性应用要求(A)。A、开环或加正反馈 B、负反馈C、输入信号变大D、输出要加限幅电路31、过零比较器可将输入正弦波变换为(C)。 A、尖顶脉冲波B、锯齿波C、方波D、三角波32、滞回比较器的比较电压是(A)。 A、固定的B、随输出电压有变化C、输出电压可正可负D、与输出电压无关33、如图所示,该电路的反馈类型为(D) A、电流并联负反馈B、电流串联负反馈C、电压并联负反馈D、电压串联负

7、反馈34、如图所示,该电路的反馈类型为(C)。 A、 电流并联负反馈 B、 电流串联负反馈 C、电压并联负反馈 D、 电压串联负反馈35、如图所示,该电路的反馈类型为(A)。A、 电流并联负反馈 B、 电流串联负反馈 C、电压并联负反馈 D、 电压串联负反馈36、反向比例运放电路应加的反馈类型是(B)负反馈。A、电压串联 B、电压并联 C、电流并联 D、电流串联37、如图所示,C、2、RF2组成的反馈支路的反馈类型是( A )。A、电压串联负反馈 B、电压并联负反馈C、电流串联负反馈 D、电流并联负反馈38、常用的稳压电路有( D )等。A、稳压管并联型稳压电路 B、串联型稳压电路C、开关型稳

8、压电路 D、以上都是39、下列不属于常用稳压电源电子单元电路的功能有( D )。A、输出电压稳定 B、抗干扰能力强C、具有一定过载能力 D、波形失真小40、下列不属于组合逻辑电路的加法器为(A) A、计数器B、多位加法器C、全加器D、半加器41、下列不能用于构成组合逻辑电路的是(D)。A、与非门B、或非门C、异或门D、触发器42、组合逻辑电路的分析是(D) A、根据逻辑结果进行分析 B、画出对应的电路图 C、 画出对应的输出时序图 D、根据已有电路图进行分析43、组合逻辑电路的编码器功能为(D) A、用一位二进制数来表示 B、用多位二进制数来表示输入信号C、用十进制数表示输入信号 D、用十进制

9、数表示二进制信号44、组合逻辑电路常采用的分析方法有( D )。A、逻辑代数化简 B、真值表 C、逻辑表达式 D、以上都是45、组合逻辑电路的译码器功能有( D、 )。A、变量译码器 B、显示译码器 C、数码译码器 D、以上都是46、组合逻辑电路的设计是( C )。A、根据已有电路图进行分析 B、找出对应的输入条件 C、根据逻辑结果进行分析D、画出对应的输出时序图47、组合逻辑电路的比较器功能为( C )。A、只是逐位比较 B、只是最高位比较 C、高低比较有结果,低位可不比较D、只是最低位比较48、集成译码器与七段发光二极管构成(C)译码器A、变频B、逻辑状态C、数码显示D、数值49、集成与非

10、门的多余引脚(B)时,与非门被封锁 A、接高电平B、接低电平C、悬空D、并接50、集成与非门被封锁,应检查其多余引脚是否接了(B) A、并接B、低电平C、高电平D、悬空51、集成显示译码管是按(B)来显示的 A、高电平B、低电平C、字型D、低阻52、集成或非门的多余引脚( B )时,或非门被封锁。A、悬空 B、接高电平C、接低电平 D、并接53、集成或非门被封锁,应检查其多余引脚是否接了( B )。A、悬空 B、高电平 C、低电平 D、并接54、集成编码器的(D)状态不对时,编码器无法工作。A、输入端B、输出端C、清零端D、控制端55、集成编码器无法工作,首先应检查(D)的状态。A、输入端B、

11、输出端C、清零端D、控制端56、当集成译码器74LS138的3个使能端都满足要求时,其输出端为(B)有效。A、高电平 B、低电平 C、高阻 D、低阻57、集成译码器74LS138与适当门电路配合可构成(A)功能。A、全加法器B、计数器C、编码器D、存储器58、集成译码器与七段发光二极管构成( C )译码器。A、变量 B、逻辑状态 C、数码显示 D、数值59、集成译码器74LS42是( D )译码器。A、变量 B、显示 C、符号 D、二-十进制60、集成译码器74LS48可点亮 ( A )显示器。A、共阴七段 B、共阳七段 C、液晶 D、等离子61、集成译码器74LS138的3个使能端,只要有一

12、个不满足要求,其八个输出为( A )。A、高电平 B、低电平 C、高阻 D、低阻62、数码存储器的操作要分为( B )步进行。A、4 B、3 C、5 D、663、集成译码器74LS47可点亮(B)显示器。A、 共阴七段 B、共阳七段 C、液晶D、等离子64、由或非门组成的基本RS触发器,当RS为(D)时,触发器处于不定状态 A、 00 B、 01 C、 10 D、 1165、由与非门组成的可控RS触发器,当RS为(A)时,触发器处于不定状态。A、00 B、01 C、10 D、1166、JK触发器,当JK为(B)时,触发器处于置1状态。 A、 01 B、 10 C、 00 D、 1167、JK触

13、发器,当JK为(A)时,触发器处于保持状态。A、00 B、01 C、10 D、1168、JK触发器,当 JK为( D、 )时,触发器处于翻转状态。A、00 B、01 C、10 D、1169、时序逻辑电路的分析方法有(C) A、列写状态表B、列写驱动方程C、以上都是D、列写状态方程70、时序逻辑电路的状态表是由(C)。 A、驱动方程算出B、触发器的特性方程算出C、状态方程算出D、时钟脉冲表达式算出71、时序逻辑电路的波形图是(A)。A、各个触发器的输出随时钟脉冲变化的波形B、各个触发器的输入随时钟脉冲变化的波形C、各个门电路的输出随时钟脉冲变化的波形D、各个门电路的输入随时钟脉冲变化的波形72、时序逻辑电路的驱动方程是(C)。 A、各个触发器的输入表达式B、各个门电路的输入表达式C、各个触发器的输出表达式D、各个门电路的输出表达式73、时序逻辑电路的清零端有效,则电路为( D )状态。A、计数 B、保持 C、置

展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 生活休闲 > 社会民生

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号