《数字电子技术基础第五版期末各章重点复习》由会员分享,可在线阅读,更多相关《数字电子技术基础第五版期末各章重点复习(14页珍藏版)》请在金锄头文库上搜索。
1、数电课程各章重点第一、二章 逻辑代数基础知识要点各种进制间的转换,逻辑函数的化简。一、 二进制、十进制、十六进制数之间的转换;二进制数的原码、反码和补码 .8421码二、 逻辑代数的三种基本运算以及5种复合运算的图形符号、表达式和真值表:与、或、非三、 逻辑代数的基本公式和常用公式、基本规则逻辑代数的基本公式逻辑代数常用公式: 吸收律: 消去律: 多余项定律: 反演定律: 基本规则:反演规则和对偶规则,例1-5四、 逻辑函数的三种表示方法及其互相转换逻辑函数的三种表示方法为:真值表、函数式、逻辑图会从这三种中任一种推出其它二种,详见例1-7五、 逻辑函数的最小项表示法:最小项的性质;例1-8六
2、、 逻辑函数的化简:要求按步骤解答1、 利用公式法对逻辑函数进行化简 2、 利用卡诺图对逻辑函数化简3、 具有约束条件的逻辑函数化简例1.1 利用公式法化简 解: 例1.2 利用卡诺图化简逻辑函数 约束条件为解:函数Y的卡诺图如下: 第三章 门电路知识要点各种门的符号,逻辑功能。一、三极管开、关状态1、饱和、截止条件:截止:, 饱和:2、反相器饱和、截止判断二、基本门电路及其逻辑符号与门、或非门、非门、与非门、OC门、三态门、异或;传输门、OC/OD门及三态门的应用三、门电路的外特性1、输入端电阻特性:对TTL门电路而言,输入端通过电阻接地或低电平时,由于输入电流流过该电阻,会在电阻上产生压降
3、,当电阻大于开门电阻时,相当于逻辑高电平。习题2-75、输出低电平负载电流IOL6、扇出系数NO 一个门电路驱动同类门的最大数目第四章 组合逻辑电路知识要点组合逻辑电路的分析、设计,利用集成芯片实现逻辑函数。(74138,74151等)一、 组合逻辑电路:任意时刻的输出仅仅取决于该时刻的输入,与电路原来的状态无关二、 组合逻辑电路的分析方法(按步骤解题)三、 若干常用组合逻辑电路译码器(74LS138)全加器(真值表分析)数据选择器(74151和74153)四、 组合逻辑电路设计方法(按步骤解题)1、 用门电路设计 2、 用译码器、数据选择器实现例3.1 试设计一个三位多数表决电路1、 用与非
4、门实现2、 用译码器74LS138实现3、 用双4选1数据选择器74LS153解:1. 逻辑定义设A、B、C为三个输入变量,Y为输出变量。逻辑1表示同意,逻辑0表示不同意,输出变量Y=1表示事件成立,逻辑0表示事件不成立。2. 根据题意列出真值表如表3.1所示 表3.1 3. 经化简函数Y的最简与或式为:4. 用门电路与非门实现 函数Y的与非与非表达式为: 逻辑图如下: 5. 用38译码器74LS138实现由于74LS138为低电平译码,故有由真值表得出Y的最小项表示法为: 用74LS138实现的逻辑图如下:6. 用双4选1的数据选择器74LS153实现 74LS153内含二片双4选1数据选择
5、器,由于该函数Y是三变量函数,故只需用一个4选1即可,如果是4变量函数,则需将二个4选1级连后才能实现 74LS153输出Y1的逻辑函数表达式为: 三变量多数表决电路Y输出函数为: 令 A=A1,B=A0,C用D10D13表示,则 D10=0,D11=C,D12=C,D13=1 逻辑图如下:7.用151实现注:实验中1位二进制全加器设计:用138或153如何实现?1位二进制全减器呢?第五章 触发器知识要点考题类型:写特性方程,画波形图。一、 触发器:能储存一位二进制信号的单元二、 各类触发器框图、功能表和特性方程RS: SR=0JK: D: T: T: 三、 各类触发器动作特点及波形图画法基本
6、RS触发器:SD、RD每一变化对输出均产生影响时钟控制RS触发器:在CP高电平期间R、S变化对输出有影响 主从JK触发器:在CP=1期间,主触发器状态随R、S变化。CP下降沿,从触发器按主触发器状态翻转。在CP=1期间,JK状态应保持不变,否则会产生一次状态变化。 T触发器:Q是CP的二分频 边沿触发器:触发器的次态仅取决于CP(上升沿/下降沿)到达时输入信号状态。四、 触发器转换D触发器和JK触发器转换成T和T触发器第六章 时序逻辑电路知识要点考题类型:分析逻辑电路,设计N进制。一、时序逻辑电路的组成特点:任一时刻的输出信号不仅取决于该时刻的输入信号,还和电路原状态有关。 时序逻辑电路由组合
7、逻辑电路和存储电路组成。二、同步时序逻辑电路的分析方法(按步骤解题) 逻辑图写出驱动方程写出状态方程写出输出方程写出状态转换表画出状态转换图 说明逻辑功能,判断自启动。 (详见例5-1)三、 典型时序逻辑电路1. 移位寄存器及移位寄存器型计数器。2. 用T触发器构成二进制加法计数器构成方法。 T0=1 T1=Q0 Ti=Qi-1 Qi-2 Q1 Q0 3. 集成计数器框图及功能表的理解 4位同步二进制计数器74LS161:异步清0(低电平),同步置数,CP上升沿计数,功能表 4位同步十进制计数器74LS160:同74LS161 同步十六进制加/减计数器74LS191:无清0端,只有异步预置端,
8、功能表 双时钟同步十六进制加减计数器74LS193:有二个时钟CPU,CPD,异步置0(H),异步预置(L)四、 时序逻辑电路的设计 (按步骤解题)1用触发器组成同步计数器的设计方法及设计步骤(例5-3)逻辑抽象状态转换图画出次态 以及各输出的卡诺图利用卡诺图求状态方程和驱动方程、输出方程检查自启动(如不能自启动则应修改逻辑)画逻辑图2 用集成计数器组成任意进制计数器的方法 反馈置0法:如果集成计数器有清零端,则可控制清零端来改变计数长度。如果是异步清零端,则N进制计数器可用第N个状态译码产生控制信号控制清零端,如果是同步清零,则用第N-1个状态译码产生控制信号,产生控制信号时应注意清零端时高
9、电平还是低电平。 反馈置数法:控制预置端来改变计数长度。 如果异步预置,则用第N个状态译码产生控制信号 如果同步预置,则用第N-1个状态译码产生控制信号,也应注意预置端是高电平还是低电平。两片间进位信号产生:有串行进位和并行进位二种方法详见例5-5至5-8第七八章 可编程逻辑器件知识要点一、半导体存储器的分类及功能(了解)从功能上分 二、半导体存储器结构 (了解)ROM、RAM结构框图以及两者差异三、RAM存储器容量扩展存储容量的计算容量的扩展:位扩展:增加数据位;字扩展:增加存储单元第十章 脉冲波形产生和整形知识要点施密特触发器的,单稳态触发器,多谢振荡器的特点以及功能。重点:555电路及其
10、应用一、 用555组成多谐振荡器1. 电路组成如图6.5所示 图6.52. 电路参数:充电:(R1+R2)C 放电: R2C 周期:T=(R1+2R2)C ln2 占空比:二、 用555电路组成施密特触发器1. 电路如图6.1所示 2. 回差计算 , 回差 3. 对应Vi输入波形、输出波形如图6.2所示三、 用555电路组成单稳电路1. 电路如图6.3所示 稳态时 VO=0 。Vi2有负脉冲触发时VO=1 。 2. 脉宽参数计算3. 波形如图6.4所示第十二章 数模和模数转换知识要点一、 D/A 转换器D/A 转换器的一般形式为:VO=KDi,K为比例系数,Di为输入的二进制数,D/A 转换器
11、的电路结构主要看有权电阻、权电流、权电容以及开关树型D/A 转换器。权电阻及倒T型电阻网络D/A转换器输出电压和输入二进制数之间关系的推导过程。衡量转化器性能的两个主要标志。二、 A/D 转换器1. A/D 转换器基本原理 取样定理:为保证取样后的信号不失真恢复变量信号,设采样频率为,原信号最高频率为,则。A/D 转换器过程:采样、保持、量化、编码2. 典型A/D 转换器的工作原理逐次逼近型A/D 转换器原理计数型A/D 转换器原理典型例题:7. 请用74LS138设计一个三变量的多数表决电路。具体要求如下: (1)输入变量A、B、C为高电平时表示赞同提案 (2)当有多数赞同票时提案通过,输出
12、高电平 74LS138的引脚图如下,可以附加必要的门电路: A B CY0 0 00 0 10 1 00 1 11 0 01 0 11 1 01 1 100010111A VCCB Y0C Y1G2A Y2G2B Y3G1 Y4Y7 Y5GND Y6Vcc&YABC用一个3线8线译码器实现函数74138工作条件 : G1=1,G2A=G2B=0分析下图所示的时序逻辑电路,试画出其状态图和在CP脉冲作用下Q3、Q2、Q1、Q0的波形,并指出计数器的模是多少?分析下图所示电路的逻辑功能。(设初始状态为000) (1)驱动方程:(2)状态方程:(3)输出方程: (4)状态转换表:(5)状态转换图: (6)电路功能:(7)能否自启动(1). 驱动方程:(2).状态方程:(3).输出方程:(4).状态转换表: 0 0 00