Timer模块介绍.doc

上传人:cn****1 文档编号:544436978 上传时间:2023-06-26 格式:DOC 页数:15 大小:168.01KB
返回 下载 相关 举报
Timer模块介绍.doc_第1页
第1页 / 共15页
Timer模块介绍.doc_第2页
第2页 / 共15页
Timer模块介绍.doc_第3页
第3页 / 共15页
Timer模块介绍.doc_第4页
第4页 / 共15页
Timer模块介绍.doc_第5页
第5页 / 共15页
点击查看更多>>
资源描述

《Timer模块介绍.doc》由会员分享,可在线阅读,更多相关《Timer模块介绍.doc(15页珍藏版)》请在金锄头文库上搜索。

1、 手把手教你写S12XS128程序(17)-Timer模块介绍1时间:2009-12-29 11:51来源:电子设计吧 作者:dzsj8 点击: 380次1、简述 MC9S12XS128定时器模块与MC9S12DG128 ECT部分功能完全类似,以下均以ECT模块介绍xs128定时器模块。 HC12 增强型捕捉计时器模块在HCS12标准定时器的基础上增加了一些特点,用以扩展它的应用范围,特别是在汽车 ABS 方面。 基准计时器的核心仍然是一个 16 位的可编程计数器,其时钟源来自一个预分频器。该计时器可以被应用于多个方面,包括在对输入波形进行测量的同时产生一个输出波形。波形的脉宽可以在几微秒到

2、数秒的范围内变化。 增强型定时器模块(ECT)的结构框图如下,ECT功能相当于高速的I/O口,由一个4位预分频器、一个16位自由运行计数器,8个16位IC/OC通道,2个16位脉冲累加器以及一个16位模数递减计数器组成。 ECT实际上是一个16位的可编程计数器,它的基本时钟频率可以通过预分频器设置,用于产生波形输出,测量输入波形,统计脉冲个数,可以作为定时中断功能和独立时钟基准。2、运行模式 停止:由于时钟停止,计时器和计数器均关闭。冻结:计时器和计数器均保持运行,直到 TSCR($06)的 TSFRZ 位被置 1。 等待:计数器保持运行,直到 TSCR($06)的 TSWAI 位被置 1。正

3、常:计时器和计数器均保持运行,直到 TSCR($06)的 TEN 位和 MCCTL($26)的 MCEN 位被分别清 0。手把手教你写S12XS128程序(18)-Timer模块介绍2时间:2009-12-30 22:12来源:电子设计吧 作者:dzsj8 点击: 366次IC 通道组IC 通道组由四个标准的缓冲通道 IC0-IC3 和四个非缓冲通道 IC4-IC7 组成, 两部分的基本功能都是捕捉外部事件发生的时刻,但是缓冲通道除了 ICOC 寄存器 TCn 外,还设有保持寄存器 TCnH,此外还在入口设置了延迟计数器,用来提高抗干扰能力。非缓冲通道没有保持寄存器,入口也没有延迟计数器,但每

4、个通道入口设置了一个 2 输入端的多路器,事件触发信号可以是来自本通道的输入引脚 PORTn,也可以是来自其关联通道 PORT(n-4)的延迟计数器输出,使用更 加灵活。当延迟功能有效时,输入引脚检测到一个有效的边沿后,延迟计数器开 始对 P 时钟(模块时钟)进行计数,当到达设定的计数值后,延迟计数器在其输出 端有条件地产生一个脉冲,这个条件就是延迟前后的引脚电平相反。这样可以避免对窄输入脉冲做出反应。延迟计数结束后,计数器自动清除。输入信号两个有 效边沿之间的持续时间必须大于设定的延迟时间。 在 ECT 中,所有 IC 通道均设置了覆盖保护功能,可以通过寄存器 ICOVW设置是否允许某个通道

5、用新的捕捉结果覆盖上一个结果。 对于缓冲的 IC 通道 PT0-PT3,还具有锁存与队列两种工作方式。在锁存方 式下,每个有效的引脚事件只将自由定时器的值放入捕捉寄存器 TCn,而 TCn 到保持寄存器 TCnH 的传送必须依赖递减模数计数器回 0 或者其他强制锁存命令 才能实现,这时 IC 的工作情形与第 6 章的 TIM 模块相似。在队列方式下(图 7-2), TCn 与 TCnH 形成了一个类似先进先出的队列,每个捕捉结果从 TCn 进入,然 后随着下一个捕捉结果的到来移入 TCnH,程序可以从 TCnH 取得结果,然而这 个队列是开放的,即程序也可以直接从 TCn 取得捕捉结果。队列方

6、式为 CPU 提 供了充分的响应时间。 由于 PAC0-3 与 IC0-3 共享相同的引脚,而且共享入口的逻辑,因此在两种 方式下,PAI 与 IC 都可以同时工作,对同一引脚进行记录,前者记录脉冲或者 边沿的数量,后者记录具体的时刻。模数递减计数器 16 位递减模数计数器(MDC)可以用作时钟基准,产生周期性的中断请求, 也可用于将 IC 寄存器和脉冲累加器的值锁存到各自的保持寄存器中。锁存动作 可以通过程序设定为周期性的或一次性的。MDC 的时钟频率可通过独立的定标 器设定,内部设有定时常数寄存器,可以实现自动重装载,但 MDC 的常数寄存 器与 MDC 计数器使用相同的地址,加载时通过特

7、殊的时序实现。 每当 MDC 回 0 时,将在给定的时间段内控制贮和 PAI 寄存器的内容向各自 的缓冲寄存器传输。反映了 MDC 在 IC、PAI 系统中的作用。脉冲累加器脉冲累加器由 4 个 8 位的通道 PAC0-PAC3 组成,可以通过级联形成两个 16 位通道 PACA、PACB,它可以统计输入引脚上出现的有效边沿的数量,也可以统计有效电平出现的累计时间。各个通道的 8 位保持寄存器是与 4 个缓冲 IC 通 道相关联的,它们共享边沿检测与延迟电路。当 IC 工作在两种不同的队列方式 时, PAC 保持寄存器也处于不同的工作状态,在锁存方式下,PCnH 的加载依 靠 MDC 计数器或

8、者强制命令实现,而在队列方式下,则依靠 IC 通道的 TCnH 读命令。可见在 ECT 模块下, IC 与 PAI 的工作联系更加紧密。 此外,脉冲累加器还有饱和记忆功能,当 8 位的脉冲累加器计数超过$FF 后 记忆保持,而不回滚到 0,这时,计数值$FF 意味着计数已经达到或超过 255, 如不需要,该功能可以关闭。这可以用来监视某个通道的计数值是否已经达到预 定的目标值。 值得注意的是,PACl、PAC0 级联后,输入引脚为 PT0,而 PAC3、PAC2 级 联后,输入引脚并不是 PT2,而是 PT7,这样可以与那些无 ECT 的 MCU 保持一 致性。 手把手教你写S12XS128程

9、序(19)-Timer寄存器说明1时间:2009-12-31 23:42来源:电子设计吧 作者:dzsj8 点击: 435次1、定时器/计数器系统控制寄存器 1(TSCR1)寄存器偏移量:$0006Bit7Bit6Bit5Bit4Bit3Bit2Bit1Bit0TENTSWAITSFRZTFFCA0000可在任何时候读或写。TSCR1 寄存器是定时器模块的总开关,它决定模块是否启动以及在中断等待、BDM 方式下的行为,还包括标志的管理方式。其各位的意义如下:TEN:定时器使能位,此外它还控制定时器的时钟信号源。要使用定时器模块的 ICOC 功能,必须将 TEN 置位。如果因为某种原因定时器没有

10、使能,脉冲累加器也将得不到 ECLK64 时钟,因为 ECLK64 是由定时器的分频器产生的,这种情况下,脉冲累加器将不能进行引脚电平持续时间的累加。0:定时器/计数器被禁止,有利于降低功耗。1:定时器/计数器使能,正常工作。TSWAI:等待模式下计时器关闭控制位。【注意】定时器中断不能用于使 MCU 退出等待模式。0:在中断等待模式下允许 MCU 继续运行。1:当 MCU 进入中断等待模式时,禁止计时器。TSFRZ:在冻结模式下计时器和计数器停止位。0:在冻结模式下允许计时器和计数器继续运行。1:在冻结模式下禁止计时器和计数器,用于仿真调试。 【注意】TSFRZ 不能停止脉冲累加。 TFFC

11、A:定时器标志快速清除选择位。0:定时器标志普通清除方式。1:对于 TFLGl($0E)中的各位,读输入捕捉寄存器或者写输出比较寄存器会自动清除相应的标志位 CnF。对于 TFLG2($0F)中的各位,任何对 TCNT 寄存器($04、$05)的访问均会清除 TOF 标志;任何对 PACN3 和 PACN2 寄存器($22,$23)的访问都会清除 PAFLG 寄存器($21)中的 PAOVF 和 PAIF 位。任何对 PACN1 和 PACN0 寄存器($24,$25)的访问都会清除 PBFLG 寄存器($21)中的 PBOVF 位。【说明】这种方式的好处是削减了另外清除标志位的软件开销。此外

12、,必须特别注意避免对标志位的意外清除。2、计时器系统控制寄存器 2(TSCR2)寄存器偏移量:$000DBit7Bit6Bit5Bit4Bit3Bit2Bit1Bit0TOI000TCREPR2PR1PR0可在任何时候读或写。TOI:定时器/计时器溢出中断使能。0:中断被禁止。1:当 TOF 标志被置位时发出硬件中断请求。【注意】TOF标志位在TFLG中TCRE:定时器/计数器复位使能。该位在通道 7 成功输出比较之后允许时钟计数器复位。该操作模式类似于递增型计数器。0:计数器复位禁止,计数器自由计数。1:通道 7 成功输出比较后计数器将被复位。【说明】如果 TC7=$0000 并且 TCRE

13、=1,TCNT 将继续保持$0000。如果 TC7=$FFFF 并且 TCRE=1,当 TCNT 从$FFFF 到$0000 之间被复位后TOF 将永远不被置位。PR2,PR1,PR0:计数器预分频选择。 这三位所决定的分频因子如下表所示。分频因子选择PR2PR1PR0PrescaleFactor0001001201040118100161013211064111128【说明】新设定的分频因子不会立即起作用,直到下一个触发沿到来那里所有预分频计数器值均为零。 手把手教你写S12XS128程序(20)-Timer寄存器说明2时间:2010-01-07 13:03来源:电子设计吧 作者:dzsj8

14、 点击: 270次3、控制寄存器(TCTLl-TCTL4)TCTLl-TCTL4 分为两组,分别对 IC 和 OC 电路进行设定,每组 16 个二进制位,每两个二进制位管理一个通道。其中 TCTLl、TCTL2 设定各个 OC 通道 匹配时的动作,包括切断 OC 与输出引脚的联系,而 TCTL3、TCTL4 设定 IC 响 应引脚的何种动作,包括禁止 IC 的响应。TCTL1寄存器偏移量:$0008Bit7Bit6Bit5Bit4Bit3Bit2Bit1Bit0OM7OL7OM6OL6OM5OL5OM4OL4TCTL2寄存器偏移量:$0009Bit7Bit6Bit5Bit4Bit3Bit2Bit1Bit0OM3OL3OM2OL2OM1OL1OM0OL0可在任何时候读或写。OMn、OLn 分别设定输出方式和输出电平,这 8 对控制位(OM7、OL7-OMO、 OL0)编码后用于指定通道比较成功后的输出动作。如果每对当中至少有一个为 1,对应引脚就固定为相应通道的输出,而与 DDRT 中的对应位无关。 当二者同时为 0 时,OC 与输出引脚断开。输出比较动作设置OMnOLn动作00定时器与引

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 生活休闲 > 社会民生

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号