(完整word版)计算机组成原理期末复习范文.doc

上传人:m**** 文档编号:542482407 上传时间:2022-10-23 格式:DOC 页数:9 大小:363.52KB
返回 下载 相关 举报
(完整word版)计算机组成原理期末复习范文.doc_第1页
第1页 / 共9页
(完整word版)计算机组成原理期末复习范文.doc_第2页
第2页 / 共9页
(完整word版)计算机组成原理期末复习范文.doc_第3页
第3页 / 共9页
(完整word版)计算机组成原理期末复习范文.doc_第4页
第4页 / 共9页
(完整word版)计算机组成原理期末复习范文.doc_第5页
第5页 / 共9页
点击查看更多>>
资源描述

《(完整word版)计算机组成原理期末复习范文.doc》由会员分享,可在线阅读,更多相关《(完整word版)计算机组成原理期末复习范文.doc(9页珍藏版)》请在金锄头文库上搜索。

1、计算机组成原理复习大纲1. 计算机的硬件组成包含五大功能部件:存储器,运算器,控制器,输入设备,输出设备2. 定点数和浮点数的表示3. 数的原码、反码、补码表示。正数相同,负数取反加14. 定点加减运算、溢出检测方法 1. 双符号位2. 单符号位5. 逻辑运算 逻辑非,加,乘,异:例题: 某加法器进位链小组信号为C4C3C2C1,低位来的进位信号为C0,请分别按下述两种方式写出C4C3C2C1的逻辑表达式: 串行进位方式 并行进位方式解 : (1)串行进位方式:C1 = G1 + P1 C0 其中: G1 = A1 B1 ,P1 = A1B1C2 = G2 + P2 C1 G2 = A2 B2

2、 ,P2 = A2B2 C3 = G3 + P3 C2 G3 = A3 B3 , P3 = A3B3C4 = G4 + P4 C3 G4 = A4 B4 , P4 = A4B4 (2) 并行进位方式:C1 = G1 + P1 C0 C2 = G2 + P2 G1 + P2 P1 C0C3 = G3 + P3 G2 + P3 P2 G1 + P3 P2 P1 C0C4 = G4 + P4 G3 + P4 P3 G2 + P4P3 P2 G1 + P4 P3 P2 P1 C0其中 G1G4 ,P1P4 表达式与串行进位方式相同。6. 浮点加减运算,浮点数的溢出判别0操作数检查,对阶(小阶对大阶),

3、尾数进行加减运算,结果规格化并舍入处理舍入(直接删除),尾数溢出(尾数右移,阶码加1,最低位从最右端移除)7. 存储器容量的扩展:字扩展和位扩展。1. 计算需求(需多少片)2. 各芯片(组)的地址分配 *3. 画出各片(组)的地址、数据、片选、R/W信号线连接8. 随机存储器分为2种,其中哪一种需要动态刷新?静态读写存储器(SRAM) 快,容量小动态读写存储器(DRAM) 容量大,电容式(须刷新)集中式刷新(每个刷新周期都被刷新,周期间后半时间用于刷新,死区,无法读/写。),分散式刷新(刷新在每一次读写周期中,可能造成重复刷新),异步刷新(固定几次刷新)9. 主存的技术指标存储容量,存取时间,

4、存储周期,存储器带宽10. 主存储器和CPU之间增加高速缓冲存储器的主要目的是什么?为了解决cpu和主存直接速度不匹配 (工作原理:基于程序和数据访问的局部性cpu/cache间:字为单位 cache/主存:块为单位命中率h,访问效率e=tc/ta,平均访问时间:ta) 11. Cache与主存间的地址映像方式有3种:全相联映射(主存的每一块都能复制到cache的任何一块)、直接(一个主存块智能复制到cache的一个特殊行上)、组相连12. 在物理构成上,存储器系统通常分为3层:高速缓存-主存-辅存13. 一条指令由哪几部分构成?(指令格式)操作码字段(OP)+地址码字段(A)14. 指令的寻

5、址和操作数的寻址方式主要有哪些?指令寻址:顺序寻址和跳跃寻址操作数寻址:隐含寻址,立即寻址,直接寻址,间接寻址,寄存器寻址,寄存器间接寻址,偏移寻址(相对寻址,基址寻址,变址寻址),段寻址方式,堆栈寻址。15. 确定不同寻址方式下的有效地址。P11416. 中央处理器CPU的基本组成。运算器+cache+控制器17. CPU中的主要寄存器有哪些?作用?P128数据缓冲寄存器(DR):暂存ALU运算结果指令寄存器(IR):保存当前正在执行的一条指令程序计数器(PC):用来存放正在执行的指令的地址,或下一条指令的地址数据地址寄存器(AR):保存当前cpu所访问的数据cache存储器单元地址通用寄存

6、器(R0R3):为ALU提供工作区状态字寄存器(PSW):保存算数指令和逻辑指令运算或测试结果建立的各种条件代码18. CPU中用来存放现行指令的是什么寄存器?指令寄存器(IR)19. 控制器可分为两种:微程序控制器和组合逻辑控制器。P145微程序控制器:基本思想:仿照解题的方法,把操作控制信号编制成微指令,存放到控制存储器里,运行时,从控存中取出微指令,产生指令运行所需的操作控制信号。从上述可以看出,微程序设计技术是用软件方法来设计硬件的技术。简版:将微操作序列代码化,存放于控制存储器中执行指令时,依次读取微指令,产生控制信号硬连线控制器的基本思想是:某一微操作控制信号是指令操作码译码输出、

7、时序信号和状态条件信号的逻辑函数,即用布尔代数写出逻辑表达式,然后用门电路、触发器等器件实现20. 微程序控制器的组成原理框图。P14721. 什么是微指令?说明机器指令与微指令的区别。指令,即指机器指令,是计算机执行某种操作的命令。每一条指令可以完成一个独立的算术运算或逻辑运算操作。控制部件通过控制线向执行部件发出各种控制命令,通常把这种控制命令叫做微命令,而一组实现一定操作功能的微命令的组合,构成一条微指令。许多条微指令组成的序列构成了微程序,微程序则完成对指令的解释执行。微指令:把在同一CPU周期内并行执行的微操作控制信息,存储在控制存储器里,称为一条微指令(它是若干微命令的组合,存放在

8、一个控制存储器单元中。一条微指令通常至少包含两大部分信息:操作控制字段,又称微操作码字段,用以产生某一步操作所需的各个微操作控制信号。顺序控制字段,又称微地址码字段,用以控制产生下一条要执行的微指令地址。)微周期:读取一条微指令并执行所需的时间微命令:控制部件向执行部件发出的各种控制命令叫作微命令,它是构成控制序列的最小单位。微操作:微命令的操作过程,由微命令控制实现的最基本操作22. 什么是处理机字长?(机器字长是指计算机能直接处理的二进制数据的位数,决定了计算机的运算精度。通常与主存单元的位数一致)处理机运算器中一次能够完成二进制运算的位数。23. 双总线结构机器的数据通路。P14024.

9、 流水CPU、并行处理技术,流水线中的主要问题流水方式CPU:指令部件、指令队列、执行部件指令流水线指令队列:FIFO执行部件:可以有多个采用流水线方式构成的算术逻辑部件构成,可以将定点运算部件和浮点运算部件分开。并行处理技术(广义含义):只要在同一时刻(同时性)或在同一时间间隔内(并发性)完成两种或两种以上性质相同或不同的工作,他们在时间上相互重叠,都体现了并行性三种形式1、时间并行(重叠):让多个处理过程在时间上相互错开,轮流使用同一套硬件设备的各个部件,以加快硬件周转而赢得速度,实现方式就是采用流水处理部件2、空间并行(资源重复):以数量取胜,它能真正的体现同时性,LSI和VLSI为其提

10、供了技术保证。3、时间+空间并行,Pentium中采用了超标量流水线技术。流水线中的主要问题:l 资源相关:多条指令进入流水线后在同一时钟周期内争用同一功能部件。l 解决办法:后边指令拖一拍再推进;增设一个功能部件l 数据相关RAW(Read After Write)后面指令用到前面指令所写的数据WAW(Write After Write)两条指令写同一个单元在简单流水线中没有此类相关,因为不会乱序执行WAR(Write After Read)后面指令覆盖前面指令所读的单元在简单流水线中没有此类相关l 解决办法:可以推后后继指令对相关单元的读操作设置相关的直接通路(Forwarding)l 控

11、制相关l 引起原因:转移指令l 解决办法:延迟转移法,转移预测法25. 总线的特性、单总线结构、多总线结构总线是构成计算机系统的互联机构,是多个系统功能部件之间进行数据传送的公共通路。总线的特性可分为:物理特性、功能特性、电气特性、时间特性。l 物理特性:总线的物理连接方式(根数、插头、插座形状,引脚排列方式)l 功能特性:每根线的功能(数据线、地址线、控制线)l 电气特性:每根线上信号的传递方向及有效电平范围。l 时间特性:规定了每根总线在什么时间有效。单总线:使用一条单一的系统总线来连接CPU、内存和I/O设备。多总线:在CPU、主存、I/O之间互联采用多条总线 26. 总线的信息传送方式

12、串行传送:a) 使用一条传输线b) 主要优点是成本比较低廉c) 缺点就是速度慢并行传送:d) 每一数据位需要一条传输线分时传送:e) 总线复用(某传输线上既传地址信息,又传数据信息)或是共享总线的部件分时使用总线27. 总线的仲裁方式集中式仲裁:仲裁方式必有一个中央仲裁器,它受理所有功能模块的总线请求,按优先原则或公平原则。分布式仲裁:分布式仲裁不需要中央仲裁器,每个功能模块都有自己的仲裁号和仲裁器。集中式仲裁:每个功能模块有两条线连到总线控制器请求信号线BR授权信号线BGBS表示总线使用情况:1为使用中,0为空闲l 集中式仲裁有三种:1、 链式查询方式2、计数器定时查询方式3、独立请求方式链

13、式查询方式:BG串连l 离中央仲裁器最近的设备具有最高优先权,离总线控制器越远,优先权越低。l 优点:只用很少几根线就能按一定优先次序实现总线控制,并且这种链式结构很容易扩充设备。l 缺点:是对询问链的电路故障很敏感,优先级固定。计数器定时查询方式:l 通过BR线发出总线请求;l BS线为0时,计数器开始计数,计数值通过一组地址线发向各设备;l 当计数值与请求总线的设备地址一致时,BS置1,获得总线使用权;l 每次计数可以从“0”开始,也可以从中止点开发始。计数器的初值可用程序来设置,以方便地改变优先次序。在独立请求方式中:每个设备均有一对总线请求线BRi和总线授权线BGi。l 总线仲裁器中有

14、一个排队电路,它根据一定的优先次序决定首先响应哪个设备的请求,发出授权信号BGi。l 独立请求方式的优点是响应时间快,对优先次序的控制相当灵活。因此当代总线标准普遍采用该方式。分布式仲裁:不需要中央仲裁器,而是多个仲裁器竞争使用总线。l 当它们有总线请求时,把它们唯一的仲裁号发送到共享的仲裁总线上,每个仲裁器将仲裁总线上得到的号与自己的号进行比较。l 如果仲裁总线上的号大,则它的总线请求不予响应,并撤消它的仲裁号。l 最后,获胜者的仲裁号保留在仲裁总线上。显然,分布式仲裁是以优先级仲裁策略为基础。28. 什么是总线的定时?同步定时和异步定时总线定时l 总线的信息传送过程:请求总线、总线仲裁、寻址、信息传送、状态返回。 l 总线定时:是指事件出现在总线上的时序关系。 l 同步定时:l 异步定时:总线定时是总线系统的又一核心问题之一。为了同步主方、从方的操作,必须制订定时协议,通常采用同步定时与异步定时两种方式l 在同步定时协议中,事件出现在总线上的时刻由总线时钟信号来确定,总线周期的长度是固定的。l 在异步定时协议中,后一事件出现在总线上的时刻取决于前一事件的出现,即建立在应答式或互锁机制基础上,不需要统一的公共时钟信号。l 在异步定时中,总线周期的长度是可变的。当代的总线标准大都能支持以下数据传送模式:读/写操作;块传送操作;写后读、读修改写操作;广播、广集操作。

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 大杂烩/其它

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号