专科《数字电路与逻辑设计》.doc

上传人:re****.1 文档编号:523964646 上传时间:2022-10-29 格式:DOC 页数:17 大小:81.41KB
返回 下载 相关 举报
专科《数字电路与逻辑设计》.doc_第1页
第1页 / 共17页
专科《数字电路与逻辑设计》.doc_第2页
第2页 / 共17页
专科《数字电路与逻辑设计》.doc_第3页
第3页 / 共17页
专科《数字电路与逻辑设计》.doc_第4页
第4页 / 共17页
专科《数字电路与逻辑设计》.doc_第5页
第5页 / 共17页
点击查看更多>>
资源描述

《专科《数字电路与逻辑设计》.doc》由会员分享,可在线阅读,更多相关《专科《数字电路与逻辑设计》.doc(17页珍藏版)》请在金锄头文库上搜索。

1、试题分类:专科数字电路与逻辑设计_08007760题型:单选分数:21.多少个二进制数字可以组成一位十六进制数字? ( )A.2 B.3 C.4 D.5答案:C2.二进制数(1111101.0101)2转换为八进制为:( )A.037.25 B.175.24 C.125.3l25 D.761.2答案:B3.十进制数9的8421码为( )。A.1000 B.1011 C.1001 D.1010答案:C4.二进制数 0.1011的原码是( )。A.1.1011 B.0.1011 C.1.0100 D.1.0101答案:A5.逻辑函数=( )。A.A+ B+ C B. C.1 D. 0答案:C6.逻

2、辑函数的F(A,B,C)=的标准与或式为( )。A. B.C. D.答案:D7.与逻辑函数F相等的函数为( )。A.AB B. C. D.AB+C答案:D8.逻辑函数的反函数为( )A. B.C. D.答案:B9.在下列三个逻辑函数表达式中,哪一个是最小项表达式?( )A. B.C. D.答案:A10.逻辑函数式F等于( )。A.0 B.1 C.A D.答案:B11.下列几种TTL电路中,输出端可实现线与功能的电路是( )。A.或非门 B.与非门 C.异或门 D.OC门答案:D12.典型的TTL与非门电路使用的电源电压为( )。A.5 V B.3.6 V C.0.35 V D.318 V答案:

3、A13.基本RS触发器在正常工作时,它的约束条件是,则它不允许输入S和R的取值分别为( )。A.0,0 B.0,1 C.1,0 D.1,1答案:D14.若JK触发器的J0,K0,在CLK触发后,输出Q的状态为 ( )。A.0 B.1 C.不变 D.与前一状态Q反相答案:C15.主从型JK触发器的特性方程 ( ) 。A. B.C. D.答案:A16.用3个触发器最多可以表示多少个状态? ( )A.2 B.3 C.6 D.8答案:D17.同步时序电路设计中,状态化简的主要目的是 ( )。A.减少电路中的触发器 B.提高电路速度C.减少电路中的连线 D.减少电路中的逻辑门答案:A18.卡诺图上每个小

4、方格代表一个( )A.最大项 B.最小项 C.逻辑函数的取值 D.变量的取值答案:B19.一个数据选择器有3个地址输入端,最多可以有几个数据信号输出( )。A.3 B.6 C.8 D.16答案:C20.下列中规模通用逻辑电路中,属于时序逻辑电路的是: ( )A.74153多路选择器 B.74138译码器C.74194计数器 D.74148编码器答案:C试题分类:专科数字电路与逻辑设计_08007760题型:单选分数:21.十六进制数B,换算成十进制数为()A.11B.27C.29D.33答案:A2.二进制的110.110相当于十进制的()A.6.75B.6.65C.6.6D.3.3答案:A3.

5、十进制数8的余3码为()A.1000B.1011C.1110D.1101答案:B4.进制数0.1011的反码是()A.0.0100B.0.1011C.1.0100D.1.1011答案:B5.十进制数5的2421码为()A.0101B.1011C.1110D.1000答案:B6.以8位二进制补码计算6-8,其结果为()A.00000010B.11111101C.11111110D.11111100答案:C7.以下逻辑运算错误的是()A.1+11B.110C.1+A1D.AA=A答案:B8.逻辑函数可以表示为()A.B.C.D.答案:A9.根据反演规则,的反函数为()A.B.C.D.答案:A10.

6、使用对偶规则求函数的对偶式为:()A.(B.;C.D.答案:A11.n个变量构成的逻辑函数包含了多少个最小项?()A.nB.2n-1C.2n-1D.2n答案:D12.逻辑函数可以表示为()A.B.C.D.答案:B13.逻辑函数的最简与-或式为()A.B.C.D.A+B答案:C14.逻辑函数的最简与-或表达式是()A.B.C.D.答案:A15.当两输入端或非门的输入均为1时,则输出应该为()A.0B.1C.高阻态D.任意值答案:A16.如果与非门的输出为1,则其两个输入端必须()A.至少有一个为1B.至少有一个为0C.全为0D.全为1答案:B17.哪种逻辑门“只有在所有输入全部为0时,输出才是0

7、”?()A.与门B.与非门C.或门D.或非门答案:C18.哪种逻辑门“在输入只要有一个为0(并非全部为0)时,输出就是1”?()A.与门B.与非门C.或门D.或非门答案:B19.异或门的两个输入为下列哪种时,其输出为1?()A.1,lB.0,1C.0,0D.任意值答案:B20.下图为TTL逻辑门,其输出Y为()A.0B.1C. D.答案:C21.下列说法中错误的是()A.OC门(集电极开路门)输出端直接连接可以实现正逻辑的线与功能B.三态门输出端有可能出现三种状态(高阻态、高电平、低电平)C.利用三态门电路可实现双向传输,常用于计算机系统的总线控制中D.以上说法都不正确答案:D22.描述组合逻

8、辑电路的逻辑功能的方式是()A.流程表B.波形图C.状态表D.真值表答案:D23.D触发器的D1,当触发信号来的时,触发器的输出Q为()A.1B.0C.不变D.发生变化答案:A24.下列描述不正确的是()A.触发器具有两种状态,当Q=1时触发器处于1态B.时序电路必然存在状态循环C.异步时序电路的响应速度要比同步时序电路的响应速度慢D.边沿触发器具有两种触发方式,能有效克服同步触发器的空翻现象答案:A25.要使JK触发器在任何初始状态下当时钟脉冲作用时其次态与现态一样,则JK端的取值应为()A.JK=00B.JK=01C.JK=10D.JK=11答案:A26.由与非门构成的基本RS触发器的约束

9、方程(R、S端应满足的条件)为()A.R+S1B.R+S0C.RS1D.RS0答案:A27.如果JK触发器的J0,K0,则当时钟脉冲出现时,Qn+1为()A.0B.1C.QD.答案:C28.T触发器在时钟作用下其次态与现态相反时,则触发器的T端应该为()A.0B.1C.任意D.高阻态答案:B29.下列逻辑电路中,不是组合逻辑电路的是()A.译码器B.编码器C.数据比较器D.寄存器答案:D30.T触发器控制端T=1,当时钟脉冲出现时,触发器的状态为()A.置1B.置0C.计数D.保持答案:C31.以下哪个逻辑器件不能用在时序逻辑电路?()A.计数器B.寄存器C.译码器D.触发器答案:C32.下列

10、描述不正确的是()A.时序逻辑电路某一时刻的电路状态取决于电路进入该时刻前所处的状态。B.寄存器可以存储少量数据,计数器可用于脉冲计数。C.主从JK触发器可以克服空翻现象D.同步时序电路分为Mealy型和Moore型答案:A33.电平异步时序逻辑电路不允许两个或两个以上输入信号()A.同时为0B.同时为1C.交替变化D.同时改变答案:D34.以下有关组合逻辑集成电路的说法错误的是()A.数字比较器可以比较数值大小B.实现两个一位二进制数相加的电路叫全加器C.实现两个一位二进制数和来自低位的进位相加的电路叫全加器D.编码器可分为普通全加器和优先编码器答案:B35.欲将二进制代码翻译成输出信号需要

11、选用()A.编码器B.译码器C.多路选择器D.触发器答案:B36.四路选择器的输出端有()A.1个B.2个C.3个D.4个答案:A37.八路数据选择器的选择控制端(或地址位)有多少个?()A.1个B.2个C.3个D.8个答案:C38.通常LED共阴极七段显示器可由下列哪一种IC来推动较适宜?()A.74138B.7447C.7448D.74148答案:C39.只能按地址读出信息,而不能写入信息的存储器为()A.RAMB.ROMC.PROMD.EPROM答案:B40.通用型可编程逻辑阵列的简称是什么?()A.GALB.FPGAC.PALD.PLD答案:A试题分类:专科数字电路与逻辑设计_08007760题型:多选分数:21.常用的BCD码有( )。A.8421码 B.余3码 C.2421码 D.格雷码答案:A,B,C2.一个逻辑函数可以用如下哪些形式来表达?( )。A.状态图 B.逻辑表达式C.真值表 D.流程表答案:B,C3.双极型集成电路和单极型集成电路的典型电路分别是哪两种?( )A.CMOS B.FPGA C.TTL D.PLD答案:A,C4.时序逻辑电路中的存储元件可以采用( )。A.T触发器 B.D触发器C.M触发器

展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 金融/证券 > 综合/其它

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号