数字电子技术基础---数字频率计

上传人:桔**** 文档编号:522443298 上传时间:2023-06-24 格式:DOCX 页数:21 大小:844.48KB
返回 下载 相关 举报
数字电子技术基础---数字频率计_第1页
第1页 / 共21页
数字电子技术基础---数字频率计_第2页
第2页 / 共21页
数字电子技术基础---数字频率计_第3页
第3页 / 共21页
数字电子技术基础---数字频率计_第4页
第4页 / 共21页
数字电子技术基础---数字频率计_第5页
第5页 / 共21页
点击查看更多>>
资源描述

《数字电子技术基础---数字频率计》由会员分享,可在线阅读,更多相关《数字电子技术基础---数字频率计(21页珍藏版)》请在金锄头文库上搜索。

1、武汉理工大学数字电子技术基础课程设计学号0121409341721或修理7人挈课程设计数字电子技术基础题目-数字频率计学院信息工程学院专业电子信息工程班级电信1404姓名周成浩指导教师孟哲2016年 07月 01 日武汉理工大学数字电子技术基础课程设计摘要在电子技术中,频率是最基本的参数之一,同时频率计能够快速准确的捕捉到被测信号频率的变化,因此,频率计拥有非常广泛的应用范围。 在传统的生产制造企业中,在计量实验室中,在无线通讯测试中都需要用到频率计。本次实验的频率计是由NE555产生时基信号,计数器74LS90分频、计数,741s273触发 锁存数据,七段共阳数码管作为显示部分来显示频率。该

2、设计方案简单、实用、 经济,能够测量1-999Hz、1-9.99kHz幅度为0-10V的正弦波、三角波、方波信 号的频率,在测量0-999HZ范围幅度时精度为1Hz,在测量0-9.99kHz范围幅度 时精度为0.01kHz。关键词:multisim、时基信号、计数器、施密特触发器-# -武汉理工大学数字电子技术基础课程设计目 录1 .电路方案论证 31.1 系统基本方案 31.2 各模块方案论证与选择 31.2.1 输入电路设计41.2.2 时基产生电路设计 51.2.3 分频电路设计71.2.4 逻辑控制电路设计81.2.5 计数与显示电路模块 92 .电路仿真 112.1 Multsim

3、进行仿真 112.2 仿真数据113 .焊接与调试 123.1 焊接 123.2 调试 124 .参数测量与计算135 .心得体会 136 .元件清单 15参考文献 16附录一 17附录二 181电路方案论证1.1 系统基本原理所谓频率就是信号在单位时间内所产生的脉冲个数,其数学表达式为f=N/T , 其中f为被测信号的频率;N为T时间内所累积的脉冲个数;T为计数时间。计 数器单位时间内的计数结果,既为被测信号的频率。本系统就是按照频率的这一1.2 各模块方案论证本系统由输入电路、逻辑控制电路、计数显示电路、时基产生电路4大部分构成,其工作原理为:被测频率经过放大、整形之后,将其变换为频率与之

4、相等 的计数脉冲信号,作为闸门的一路输入信号,而时基产生电路方波信号,送给逻 辑控制电路,产生控制闸门开启和关闭的门控信号,作为闸门的另一路输入信号。 门控信号为高电平,闸门开启时,计数脉冲信号通过闸门进入十进制计数器进行 计数;门控信号为低电平时,闸门关闭,十进制计数器停止计数,计数的结果通 过译码器显示电路显示出来。本系统可实现1Hz-9.99kHz信号频率的测量,还可 以通过调节555定时电路的频率改变测量精度。1.2.1 输入电路设计实际测量中的输入信号种类繁多,可能是正弦波、三角波、方波或者其他形 式的波形,不能够满足后级的闸门或技术电路的要求, 所以在测量的时候需要将 被测信号经过

5、一个整形电路,将其变化成满足计数电路要求的脉冲信号。 并且在 整形之前由于不清楚被测信号的强弱的情况,所以还要考虑信号的放大衰减处 理。当输入信号电压幅度较大时,通过输入衰减电路将电压幅度降低。当输入信 号电压幅度较小时,则调节输入放大增益,使被测信号得以放大。如图 1-1-1 所示为放大整形电路。为保障测量精度,在整形电路的输入端加一前置电路, 对 幅值较低的被测信号经放大后在送入整形电路整形。模块电路由单级共射放大电路、74LS00与非门和基本RS触发器所构成,其中3DG10G&放大器,可对周期 信号进行放大后在传入整形器中对信号进行整形,实际操作时可用施密特触发器 代替此部分电路,如图1

6、-1-2所示。输入电路通过基于 multisim 仿真软件的电 路仿真,可实现正弦波、三角波到脉冲信号的转换,如图 1-1-3、1-1-4所示。图1-1-1放大电路VCC-5VVCCRST OUT pDISTHRTRICONGNDTimer555 VIRTUAL* 10nFCf图1-1-2整形电路图1-1-3三角波到脉冲信号的转换1.2.2 时基产生电路设计为获得较为稳定的时间基准信号,以便更准确地控制闸门的开启与关闭时间,本设计采用555定时器组成的多谐振荡器作为时基产生电路,要求其产生频率为1Hz的脉冲。振荡器的频率计算公式为:C _L43 _一 (R02RE因此,可确定各个参数,并通过仿

7、真得到了比较稳定的脉冲信号,这里取 R1=5.1kQ,R2=1kQ,C=100uF。为了提高测频精度以及显示稳定,这里加入了一 个10kQ电位器,可改变振荡器的输出频率,以改变闸门时间。时基产生电路, 如图1-2-1所示;所产生波形,如图1-2-2所示。图1-2-1时基产生电路图1-2-1时基产生波形1.2.3 分频电路设计分频器可采用十进制计数器实现,对时钟脉冲进行分频后取得不同量程所需 要的时间基准信号,实现量程控制。如图 1-3-1所示,1 Hz的时钟脉冲,对其 进行3次10分频,每个10分频器的输出信号频率分别为1 Hz, 0.1 Hz, 0.01 Hz 的3种时间基准信号。因为闸门时

8、间为定值(1s高电平),当选择未分频的一 路信号输入时,倍率为1。当选择十分频的一路信号输出时,倍率为10。同理,当选择十分频的一路信号输出时,倍率为 100。显然,闸门时间应该选择适当, 闸门时间过短则因计数有效值有效位数少而降低了测量精度,过长则会导致计数器溢出而得不到正确的结果。闸门时间应能自动选择在最佳点上: 如被测频率太高,致使计数器溢出,此时应自动将闸门锁住的信号分频后再输入。实现自动量程首先要解决的问题是计数值的检测,即如何知道计数值已大于该量程的上限,对于标准的4位BCM来说。在计数值大于999时,最高片计数器的QD#产生 一个下降沿。利用此特性便可实现自动升、降量程。其次要解

9、决的问题是如何实 现升降量程,本方案中是用数据选择器 74LS90实现的。自动切换量程的同时必须同时切换小数点,否则读数因无量程信息要很大程度上失去了意义。U3A 74LS08DVCC5VU114INAINBR01R02VCC QA QB QC QD5129-6710R91R92 GND74LS90DU2INAINBR01R02VCC QA QB QC QD5 rr-9- 8-6710R91R92GND74LS90D图1-3-1分频电路1.2.4 逻辑控制电路设计逻辑控制电路是本设计最为关键和难搞的模块,如图 1-4-1所示,主要是配 合分频计和控制闸门的开启和关闭,同时也控制整个系统的逻辑关

10、系,包括产生 74LS90的清零信号,74LS273的锁存信号以及译码显示电路的控制信号。这里我们是通过74LS153双4选一数据选择器来选择所要的脉冲信号即闸门信号,由 74LS153接换挡电路的A,B来对脉冲信号的选择进行控制。当 BA输入00时 74LS153输出的方波的频率是1Hz;当BA输入01时74LS153输出的方波的频率 是10Hz;当BA输入10时74LS153输出的方波的频率是100Hz,当BA输入11 时74LS153输出的方波的频率为1000Hz按要求只用到1Hz、1000Hz两个档位,然后将74LS153输出的方波作用到控 制信号产生电路74LS90,将74LS90的

11、QA QB输出的信号分别接到74LS153的A、 B相应端口,A,B所译码出00, 11分别完成清零,计数,锁存和换挡的功能。同 时,如同在换挡原理中所说,计数最高位的芯片74LS90的进位输出端有进位时, 应该使当前的档位提高一个档位。而只要三个显示器的最高位没有显示数字或者 说仅仅是显示0时,应该使当前的档位降低一个档位。 按照一个控制周期内,计 数,锁存,换挡,清零的顺序依次进行。-# -U2VCC5V65-4- k1011- 12 13142-1801C0 1C11C21C32C02C12C2 2C3A B1G 2G GND2YVCC 1Y23671014 r-o231141-C 2

12、I 匚I6 叫 !INA INBR01R02R91R92 GNDVCCQAQBQCQD5-9-8-U174LS153D1.2.5计数与显示电路设计74LS90DU367110、INAVCC:INBQAQBR01QCR02QDR91R92GND512-9-874LS90DU4INAVCC:INBQAQBR01QCR02QDR91R92GND115129-74LS90DU5 INAVCC INBQAQBR01QCR02QDR91R92CMC512911 .23一671074LS90D图1-4-1逻辑控制电路本模块电路如图1-5-1所示,由计数器、锁存器、译码器和 LED显示4部分组成。其中74LS

13、90是常用的二-五-十进制异步计数器。本设计要求采用 8421码的十进制计数,所以,当R01R02=0 S01S02=0 计数月冲从 CP1 输入,CP2接QA实现十进制功能。而R01R021接控制电路的输出,在控制信号为高电平时,闸门开启,计数器工作。74LS273是带有清除端的8D触发器,只有在清除端CLR为高电平,才具有锁存功能,锁存控制端为 11脚CLK采用上升沿锁存。这里如果不加74LS273锁存器,那么计数器的输出结果一直往数码管里送。由于在计数一直在工作,所以数码管上面一直显示数字,并且数字快速闪动,无法观 测数据,计数停止,数码管也停止显示。为解决这个问题,可通过锁存信号,实 现计数时数码管不显示,计数停止后,数码管再显示计数器的计数结果的功能。U7VCC5V1D2D3D4D5D6D7D8DCLRVCC1Q2Q3Q4Q5Q6Q7Q8Q20569=12151619U9A7400NV5C CVCLKGND7 12 674LS273N3548VCCAOABOBCOCDODOELTOFRBIOGBI/RBO GNDU1VCC5V74LS47DU5U2U871

展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 医学/心理学 > 烧伤科

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号