《国家开放大学-计算机组成原理-形考任务-2017全部答案.docx》由会员分享,可在线阅读,更多相关《国家开放大学-计算机组成原理-形考任务-2017全部答案.docx(51页珍藏版)》请在金锄头文库上搜索。
1、一、单项选择题(每小题6分,共36分)题目1、下列数中最小的数是 (B) 。选择一项:A. (1010011)2B. (42)8 正确C. (10011000)BCDD. (5A)16题目2、某计算机字长16位,采用补码定点小数表示,符号位为1位,数值位为15位,则可表示的最大正小数为_,最小负小数为_。(C)选择一项:题目3、两个补码数相加,在符号位相同时有可能产生溢出,符号位不同时 。选择一项:A. 会产生溢出B. 也有可能产生溢出C. 不一定会产生溢出D. 一定不会产生溢出 正确题目4、已知X原=010100,X反= 。选择一项:A. 010100 正确B. 001011C. 10101
2、1D. 101100题目5、已知X原=110100,X补= 。选择一项:A. 110100B. 001011C. 101011D. 101100 正确题目6、已知X原=110100,X移= 。选择一项:A. 101100B. 001100 正确C. 101011D. 011011 二、多项选择题(每小题9分,共36分)题目7、机器数中,零的表示形式不唯一的是_。选择一项或多项:A. 原码 正确B. 补码C. 移码 正确D. 反码 正确题目8、ASCII编码_。选择一项或多项:A. 是8位的编码B. 是7位的编码 正确C. 共有128个字符 正确D. 共有256个字符E. 有64个控制字符题目9
3、、相对补码而言,移码_。选择一项或多项:A. 仅用于表示小数B. 仅用于浮点数的阶码部分C. 仅用于浮点数的尾数部分D. 1表示正号,0表示负号 正确题目10、当码距d=4时,海明校验码具有_。选择一项或多项:A. 检错能力 正确B. 纠错能力 正确C. 只能发现1位错,但不能纠错D. 能发现1位错,并纠正1位错E. 能发现2位错,并纠正1位错F. 能发现2位错,并纠正2位错 正确三、判断题(每小题7分,共28分)题目11、定点数的表示范围有限,如果运算结果超出表示范围,称为溢出。选择一项:对 正确错题目12、浮点数数的表示范围取决于尾数的位数,精度取决于阶码的位数。选择一项:对错 正确题目1
4、3、奇偶校验码可以检测出奇数个位的错误,但不能确定出错的位置。选择一项:对 正确错题目14、两补码相加,采用1位符号位,当最高位有进位时表示结果产生溢出。选择一项:对错 正确B变址寻址方式中,操作数的有效地址等于( C )。 A. 基址寄存器内容加上形式地址(位移量)B. 堆栈指示器内容加上形式地址C. 变址寄存器内容加上形式地址D. 程序计数器内容加上形式地址CCPU正在处理优先级低的一个中断的过程中又可以响应更高优先级中断的解决中断优先级别问题的办法被称为( A )。A. 中断嵌套B. 中断请求 C. 中断响应D. 中断处理C采用虚拟存储器的目的是为了 ( B )。A. 给用户提供比主存容
5、量大得多的物理编程空间B. 给用户提供比主存容量大得多的逻辑编程空间C. 提高主存的速度D. 扩大辅存的存取空间C存取周期是指 ( D )。A存储器的写入时间B存储器的读出时间C. 存储器进行一次读操作和一次写操作之间所需要的最短时间 D存储器进行一次完整的读写操作所需要的全部时间C CPU通过指令访问Cache所用的程序地址叫做( A )。A. 逻辑地址B. 物理地址C. 虚拟地址D. 真实地址CCPU通过指令访问主存所用的程序地址叫做( A )。A. 逻辑地址B. 物理地址C. 虚拟地址D. 真实地址C程序计数器PC的位数取决于 ,指令寄存器IR的位数取决于 。( B )A. 机器字长,存
6、储器的容量B. 存储器的容量,指令字长C. 指令字长,机器字长D. 地址总线宽度,存储器的容量C长度相同但格式不同的2种浮点数,假设前者阶码长、尾数短,后者阶码短、尾数长,其他规定均相同,则它们可表示的数的范围和精度为( B )。 A两者可表示的数的范围和精度相同B. 前者可表示的数的范围大但精度低 C. 后者可表示的数的范围大但精度高D前者可表示的数的范围大且精度高C长度相同但格式不同的2种浮点数,假设前者阶码短、尾数长,后者阶码长、尾数短,其他规定均相同,则它们可表示的数的范围和精度为( C )。 A两者可表示的数的范围和精度相同B. 前者可表示的数的范围大但精度低 C. 后者可表示的数的
7、范围大但精度低D前者可表示的数的范围大且精度高CCPU中通用寄存器( C )。A只能存储数据,不能存储地址B只能存储地址,不能存储数据C. 可以存储数据和地址D不仅存储数据和地址,还可以代替指令寄存器CCPU输出数据的速度远远高于打印机的打印速度,为解决这一矛盾,可采用( C )。A. 并行技术B. 通信技术C. 缓冲技术D. 虚存技术D对磁盘进行格式化,在一个记录面上要将磁盘划分为若干 ,在这基础上,又要将 划分为若干 。( A ) A. 磁道,磁道,扇区B. 扇区,扇区,磁道 C. 扇区,磁道,扇区D. 磁道,扇区,磁道D当在采用( B )输入数据时,除非CPU等待否则无法传送数据给计算机
8、。A. 直接存储器访问方式B. 程序查询方式C. 程序中断方式D. I/O通道方式D定点数补码加法具有两个特点:一是符号位( B );二是相加后最高位上的进位要舍去。A. 与数值位分别进行运算B. 与数值位一起参与运算C. 要舍去D. 表示溢出D定点数补码加法具有两个特点:一是符号位与数值位一起参与运算;二是相加后最高位上的进位( C )。A. 与数值位分别进行运算B. 与数值位一起参与运算C. 要舍去D. 表示溢出D堆栈寻址的原则是( B )。A. 随意进出B. 后进先出C. 先进先出D. 后进后出D定点数补码减法可以直接用加法器完成,此时,符号位 参与运算;并把补码形式的减数诸位求反发送至
9、加法器,再向最低位给出进位信号 。( B )A. 与数值位分别进行运算,0B与数值位起参与运算,1C. 与数值位分别进行运算,1D与数值位起参与运算,0D在定点二进制运算器中,减法运算一般通过( D )来实现。A. 原码运算的二进制减法器B. 补码运算的二进制减法器C. 补码运算的十进制加法器D. 补码运算的二进制加法器F冯诺依曼机工作方式的基本特点是( B )。 A. 多指令流单数据流B. 按地址访问并执行指令 C. 堆栈操作D. 存贮器按内部选择地址G关于操作数的来源和去处,表述不正确的是( D )。 A. 第一个来源和去处是CPU寄存器B. 第二个来源和去处是外设中的寄存器C. 第三个来
10、源和去处是内存中的存贮器D. 第四个来源和去处是外存贮器H汇编语言要经过( C )的翻译才能在计算机中执行。 A. 编译程序B. 数据库管理程序 C. 汇编程序D. 文字处理程J计算机硬件能直接识别和运行的只能是( A )程序。 A. 机器语言B. 汇编语言 C. 高级语言D. VHDLJ计算机系统的输入输出接口是( B )之间的交接界面。A. CPU与存储器B. 主机与外围设备C. 存储器与外围设备D. CPU与系统总线J间接寻址是指( D )。A. 指令中直接给出操作数地址B. 指令中直接给出操作数C. 指令中间接给出操作数D. 指令中间接给出操作数地址J寄存器间接寻址方式中,操作数在(
11、C )中。A. 通用寄存器B. 堆栈C. 主存单元D. 外存储器J基址寻址方式中,操作数的有效地址等于( A )。 A. 基址寄存器内容加上形式地址B. 堆栈指示器内容加上形式地址 C. 变址寄存器内容加上形式地址D. 程序计数器内容加上形式地址J 加法器采用并行进位的目的是( A )。A. 提高加法器的速度B. 快速传递进位信号 C. 优化加法器结构D. 增强加法器功能J计算机系统中的存储器系统是指 ,没有外部存储器的计算机监控程序可以存放在 中( D )。 A. RAM,CPUBROM,RAMC. 主存储器,RAM和ROMD主存储器和外存储器,ROML两个补码数相加,只有在( A )时有可
12、能产生溢出。 A. 符号位相同B符号位不同C. 两个正数相加结果为正D数值位产生向符号位的进位,符号位也向更高位产生进位L两个补码数相加,只有在 时有可能产生溢出,在 时一定不会产生溢出。 ( A )A. 符号位相同,符号位不同B. 符号位不同,符号位相同C. 符号位都是0,符号位都是1D. 符号位都是1,符号位都是0L立即寻址是指( B )。A. 指令中直接给出操作数地址B. 指令中直接给出操作数C. 指令中间接给出操作数D. 指令中间接给出操作数地址L两个补码数相减,只有在 时有可能产生溢出,在 时一定不会产生溢出。( B )A. 符号位相同,符号位不同B. 符号位不同,符号位相同C. 符
13、号位都是0,符号位都是1D. 符号位都是1,符号位都是0L两个补码数相加,只有在最高位相同时会有可能产生溢出,在最高位不同时( C )。A. 有可能产生溢出B. 会产生溢出C. 一定不会产生溢出D. 不一定会产生溢出L两个补码数相减,在符号相同时不会产生溢出,符号不同时 ( A ) 产生溢出。A. 有可能B. 没有可能C. 一定会D.一定不会M某计算机的字长是8位,它的存储容量是64KB,若按字编址,那么它的寻址范围应该是( B )。 A0128KB. 064K C. 032KD016KM某计算机的字长是16位,它的存储容量是64KB,若按字编址,那么它的寻址范围应该是( B )。 A064KB. 032K C. 064KBD032KBM某机字长16位,采用定点小数表示,符号位为1位,尾数