数字电子电路课程设计说明书数字钟的设计与制作

上传人:cl****1 文档编号:513921910 上传时间:2022-11-07 格式:DOC 页数:16 大小:306.52KB
返回 下载 相关 举报
数字电子电路课程设计说明书数字钟的设计与制作_第1页
第1页 / 共16页
数字电子电路课程设计说明书数字钟的设计与制作_第2页
第2页 / 共16页
数字电子电路课程设计说明书数字钟的设计与制作_第3页
第3页 / 共16页
数字电子电路课程设计说明书数字钟的设计与制作_第4页
第4页 / 共16页
数字电子电路课程设计说明书数字钟的设计与制作_第5页
第5页 / 共16页
点击查看更多>>
资源描述

《数字电子电路课程设计说明书数字钟的设计与制作》由会员分享,可在线阅读,更多相关《数字电子电路课程设计说明书数字钟的设计与制作(16页珍藏版)》请在金锄头文库上搜索。

1、 题目名称: 数字钟的设计与制作 姓 名: 班 级: 测控082 学 号: 200833595218 日 期: 2011年2月26号 目录一、 数字电子电路课程设计任务书.3 1. 设计分组.32. 时间安排.33. 课程设计任务.34. 设计报告要求.45. 课程设计参考资料.4二、 电子技术课程设计正文.51. 课程设计题目.52. 课程设计任务和基本要求.53. 课程设计题目分析.54. 课程设计的电路设计部分.65. 课程设计原理图.106. 设计体会.117. 元器件使用说明.148. 参考文献.14三、附录一.15 数字电子电路课程设计任务书一设计分组:测控技术与仪器专业081、0

2、82班,制作每两人一组。 二时间安排:1周,进度要求如下序号设计内容所用时间1布置任务及调研,电子系统的总体设计1天2设计方案的验证,电子系统电路图绘制1天3制作1天4调试1天5撰写设计报告书,答辩1天合 计5天课程设计起止日期:2011年2月21 日2月25日三、课程设计任务(即要求):课程设计题目:数字钟的设计与制作(一)设计指标:1显示时、分、秒。采用24小时制。2制作、调试出一个具有直流电源、简易信号源及用来计“时”“分”“秒”的数字钟系统。并按照 “秒”、“分”进位和“时”循环进位是否正常给予不同记分。3.具有校时功能,可以对小时和分单独校时,对分校时的时候,停止分向小时进位。校时时

3、钟源可以手动输入或借用电路中的时钟。(二)具体要求:1设计方案的论证和选择(1)、方案提出*查阅资料确定数字钟的电路框图。* 提出两种以上数字钟的电路设计方案。(2)、方案选择和论证* 考虑方案的可行性、可靠性等实际问题,选择出较为合理的方案。* 确定设计方案后,用Protel(或Multisim)软件绘出电原理图,并对各单元电路的工作原理进行分析。2制作、调试数字钟实物 ;要求焊接、调试出一个具有 “时”“分”“秒”计时功能的数字钟系统。3按设计任务书的要求的格式,撰写或打印课程设计报告书。4设计总结和答辩。(三)实验仪器、工具:1 共阳(共阴)七段数码管/计数器/译码驱动集成电路。2 导线

4、/电阻/电容/石英晶体/变压器等。3示波器、万用表。四设计报告要求:格式要求:(见附录)内容要求:1. 画出设计的原理框图,并要求说明该框图的工作过程及每个模块的功能。 2. 画出各功能模块的电路图,加以原理说明(如10进制到6进制转换的原理,个位到十位的进位信号选择和变换等)。3.描述设计制作的数字钟及其运行结果。说明测试中出现的故障及其排除方法。4.总结:设计过程中遇到的问题及解决办法;课程设计中的心得体会;对课程设计内容、方式、要求等各方面的建议。5.附录1:画出总布局接线图(集成块按实际布局位置画,关键的连接单独应画出,计数器到译码器的数据线、译码器到数码管的数据线可以简化画法,但集成

5、块的引脚须按实际位置画,并注明名称。)(或附上实物照片)6. 附录2:元器件清单。五、课程设计参考资料1.彭介华主编:电子技术课程设计指导,高等教育出版社,2002年出版。2郑步生. Multisim2001电路设计及仿真入门与应用.电子工业出版社.20023高吉祥主编电子技术基础实验与课程设计北京:电子工业出版社,20024扬志亮. Protel99SE电路原理图设计技术 .西北工业大学出版社. 20025http:/ 2011年2月21日 电子技术课程设计正文一、课程设计题目: 数字钟二、课程设计任务和基本要求: 设计任务 采用中规模集成电路设计一台可以显示时、分、秒的数字钟。 基本要求能

6、直接显示时、分、秒的数字钟,要求二十四为一计数周期。当电路发生走时误差时,要求电路具有校时功能。要求电路主要采用中规模集成电路。要求电源电压+5伏三、课程设计题目分析: 设计要点设计一个精确的秒脉冲信号产生电路设计60进制、24进制计数器设计译码显示电路设计操作方面的校时电路 工作原理数字电子钟由信号发生器、“时、分、秒”计数器、译码器及显示器、校时电路等组成。秒信号产生器是整个系统的时基信号,它直接决定计时系统的精度,一般用555构成的振荡器加分频器来实现。将标准秒脉冲信号送入“秒计数器”,该计数器采用60进制计数器,每累计60秒发出一个“分脉冲”信号,该信号将作为“分计数器”的时钟脉冲。“

7、分计数器”也采用60进制计数器,每累计60分,发出一个“时脉冲”信号,该信号将被送到“时计数器”。“时计数器”采用24进制计数器,可以实现一天24h的累计。译码显示电路将“时、分、秒”计数器的输出状态经七段显示译码器译码,通过六位LED显示器显示出来。校时电路是来对“时、分、秒”显示数字进行校对调整。其数字电子钟系统框图如下:数 字 电 子 钟 系 统 框 图四、课程设计的电路设计部分: 秒脉冲信号发生器秒脉冲信号发生器是数字电子钟的核心部分,它的精度和稳定度决定了数字钟的质量。由振荡器与分频器组合产生秒脉冲信号。 振荡器: 通常用555定时器与RC构成的多谐振荡器,经过调整输出1000Hz脉

8、冲。 分频器: 分频器功能主要有两个,一是产生标准秒脉冲信号,一是提供功能扩展电路所需要的信号,选用三片74LS90进行级联,因为每片为1/10分频器,三片级联好获得1Hz标准秒脉冲。其电路图如下:秒 脉 冲 信 号 发 生 器 秒、分、时计时器电路设计秒、分计数器为60进制计数器,小时计数器为24进制计数器。实现这两种模数的计数器采用中规模集成计数器74LS90构成。 60进制计数器由74LS90构成的60进制计数器,将一片74LS90设计成10进制加法计数器,另一片设置6进制加法计数器。两片74LS90按反馈清零法串接而成。秒计数器的十位和个位,输出脉冲除用作自身清零外,同时还作为分计数器

9、的输入脉冲CP1。下图电路即可作为秒计数器,也可作为分计数器。 60 进 制 计 数 器 24进制计数器由74LS90构成的二十进制计数器,将一片74LS90设计成4进制加法计数器,另一片设置2进制加法计数器。即个位计数状态为Qd Qc Qb Qa = 0100十位计数状态为Qd Qc Qb Qa = 0010时,要求计数器归零。通过把个位Qc、十位Qb相与后的信号送到个位、十位计数器的清零端,使计数器清零,从而构成24进制计数器。电路图如下:24 进 制 计 数 器 译码显示电路译码电路的功能是将秒、分、时计数器的输出代码进行翻译,变成相应的数字。用与驱动LED七段数码管的译码器常用的有74

10、LS48。74LS48是BCD-7段译码器/驱动器,输出高电平有效,专用于驱动LED七段共阴极显示数码管。若将秒、分、时计数器的每位输出分别送到相应七段译吗管的输入端,便可以进行不同数字的显示。在译码管输出与数码管之间串联电阻R作为限流电阻。译码显示电路 校时电路校时电路是数字钟不可缺少的部分,每当数字钟与实际时间不符时,需要根据标准时间进行校时。K1、K2分别是时校正、分校正开关。不校正时,K1、K2开关是闭和的。当校正时位时,需要把K1开关打开,然后用手拨动K3开关,来回拨动一次,就能使时位增加1,根据需要去拨动开关的次数,校正完毕后把K1开关闭上。校正分位时和校正时位的方法一样。其电路图如下:校 正 电 路五、 课程设计原理图:六、设计体会 通过这次数字钟的课程设计与制作,让我知道设计电路的一些程序,也让我初步了解了关于数字钟的一般原理与设计理念,加深了对各种芯片逻辑功能的了解,更重要的是掌握了许多实际操作技能。由于数字钟包括组合逻辑电路和时序电路,通过它也让我进一步学习与掌握了各种组合逻辑电路与时序电路的原理与使用方法。这次课程设计时间只有五天

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 资格认证/考试 > 自考

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号