基本SR触发器相关概念

上传人:夏** 文档编号:513618564 上传时间:2023-03-15 格式:DOCX 页数:4 大小:19.25KB
返回 下载 相关 举报
基本SR触发器相关概念_第1页
第1页 / 共4页
基本SR触发器相关概念_第2页
第2页 / 共4页
基本SR触发器相关概念_第3页
第3页 / 共4页
基本SR触发器相关概念_第4页
第4页 / 共4页
亲,该文档总共4页,全部预览完了,如果喜欢就下载吧!
资源描述

《基本SR触发器相关概念》由会员分享,可在线阅读,更多相关《基本SR触发器相关概念(4页珍藏版)》请在金锄头文库上搜索。

1、集成触发器的概念及分类触发器在某一时刻的输出状态(称为次态)不仅取决于输入信号,还与触发器原状态(称 为现态)有关。触发器具有记忆功能。集成触发器具有以下特点:(1)它有两个稳定状态,即0态和1态;(2)在一定的外界输 入信号作用下,触发器从一个稳定状态转到另一个稳定状态;(3)在输入信号消失后,能将新 的电路状态保存下来。在数字电路中,集成触发器是构成计数器、寄存器和移位寄存器等电路 的基本单元,也可作为控制逻辑电路使用。所谓的稳定状态,是指在没有外界信号作用时,触发器电路中的电流和电压均维持恒定的 数值。集成触发器逻辑功能的描述方法可用真值表、函数表达式、时序图(输入、输出信号对应波形图)

2、等方法来表示。触发器的种类很多,主要从电路功能分为:SR、JK、D、T、T五种触发器;从触发器的 输入端是否有时钟脉冲CP来说,分为有时钟输入的时钟触发器和无时钟输入的基本触发器; 从触发方式分为:电平触发和边沿触发,边沿触发器抗干扰能力强;从器件导电类型上看有 TTL触发器和CMOS触发器等。基本SR触发器(一)电路结构基本乎触发器是由两个与非门作正反馈连接而构成的,如图4.1 (a)所示。它有两个输 入端、辰(低电平有效),&、目是它的两输出端,且输出状态是互补的,当& =1、目=0 时,称触发器为1态;当& =0、目=1时,称触发器为0态;而&与目状态相同时,既不是0 态,也不是1态,是

3、不允许状态。它的逻辑符号如图4.1 (b)所示。(二)工作原理由图4.1 (a)分析逻辑关系如下:1. 保持状态。艺输入端接入二灵二1的电平时,如果基本SR触发器现态R = 1、_侄=0,则 触发器次态& =1、Q =0;若基本SR触发器的现态& =0、 = 1,则触发器次态& =0、 =1。即S 二灵二1时,触发器保持原状态不变。2. 置0状态。当京二1, & =0时,如果基本SR触发器现态为& = 1、目=0,因=0,会使目 =1,而目=1与=1共同作用好端翻转为0;如果基本SR触发器现态为& =0、目=1,同理会 使& =0,目=1。只要输入信号次二1,及二0,无论基本SR触发器的输出现

4、态如何,均会使输出次态置为0 态。(a)逻辑图(b)逻辑符号(c)波形图图4.1基本SR触发器3. 置1状态。当=0、=1时,如果触发器现态为& =0、目=1,因?0,会使 叩勺输出端 次态翻转为1,而$=1和及=1共同使的输出端枝=0;同理当R=1、枝=0,也会使触发器的 次态输出为& =1、3 =0;只要次二0、点二1,无论触发器现态如何,均会将触发器置1。4. 不定状态。当次=史0时,无论触发器的原状态如何,均会使 =1, =1。当脉冲去掉 后,次和及同时恢复高电平后,触发器的新状态要看q和G2两个门翻转速度快慢,所以称=及 =0是不定状态,在实际电路中要避免此状态出现。12基本SR触发

5、器的输出端R随输入电平K和及变化的波形图如图4.1(C)所示。表4.1是 基本SR触发器功能真值表,用它来描述SR触发器的逻辑功能。由表4.1化简得到逻辑功能表 达式(也称为特性方程)如式4.1所示,矿衣=。,称之为约束条件。表4.1基本SR触发器功能真值表拦R功能00X不定011置1100置011y保持综上所述基本SR触发器具有置0、置1、保持功能且不允许&顷同时为0,集成产品 74LS279就是这种四SR触发器。fes+1 = s +对应的特性方程为:l矿* = (4.1)其中,&”表示现态,即原态。&山表示次态,即新状态。(三)时钟触发器的概念上述所讲的基本SR触发器,因为没有时钟信号,

6、则当输入置0或置1信号出现时刻,输 出状态随之变化。没有一个统一的节拍控制,这在数字系统中是很不方便的,在实际应用中, 更多的应用场合要求触发器按一定的节拍动作,于是在触发器的输入端加入一时钟信号,称之 为时钟触发器。4.1.3同步SR触发器(一)电路结构图4.2(a)是一同步SR触发器的逻辑图,它只是在原基本SR触发器的基础上加两控制门 耳、/,0、0是耳、叫的输出。图4.2(b)是同步SR触发器的逻辑符号。(二)工作原理在图4.2(a)中,当CP = 0时,门冬和叫被封锁,这时不管输入信号S、R如何变化,& = 0=1,则触发器保持原态不变。当CP=1时,S=衣=。,0=0 =1,触发器是保持状态卢=L*=,0=0,0=1,触 发器置1; 顶=1,0=1,0=0,触发器置)。表4.2是同步SR触发器的功能真值表,由表4.2可见,S和R是不允许同时为1的。即要 求8项=,称之为约束条件,由表4.2化简可得特性方程为:fes+i =售+吏沮、矿衣=CP=1时有效 (4.2)表4.2同步SR触发器功能真值表Ry功能00X不定011置1100置011y保持同步SR触发器在CP=1期间接收输入信号,并改变输出状态。称之为高电平触发方式, 也称电平触发。

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 学术论文 > 其它学术论文

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号