锁相环频率合成器的设计

上传人:汽*** 文档编号:512698696 上传时间:2023-11-17 格式:DOCX 页数:8 大小:33.13KB
返回 下载 相关 举报
锁相环频率合成器的设计_第1页
第1页 / 共8页
锁相环频率合成器的设计_第2页
第2页 / 共8页
锁相环频率合成器的设计_第3页
第3页 / 共8页
锁相环频率合成器的设计_第4页
第4页 / 共8页
锁相环频率合成器的设计_第5页
第5页 / 共8页
点击查看更多>>
资源描述

《锁相环频率合成器的设计》由会员分享,可在线阅读,更多相关《锁相环频率合成器的设计(8页珍藏版)》请在金锄头文库上搜索。

1、锁相环频率合成器的设计1 方案设计在本系统中需要用到高性能的频率源作为混频信号的本振。频率合成器的方案 主要有三种:直接式、间接式和直接数字频率式。直接式频率合成尽管有频率转换 快的优点,但是其体积大的弱点无法适应现代系统要求。直接数字式由于其工作频 率较低且成本昂贵也不宜采用。间接式频率合成技术是运用锁相和数字分频器相结 合的技术对信号频率进行四则运算,谐波分量是利用锁相环的窄带滤波特性加以滤 除的,由于它不采用传统的谐波发生器、倍频器等器件,从而使频率合成器结构简 单,造价低,并且有良好的相位噪声特性,所以我们采用间接式频率合成方案。间 接式频率合成器的具体实现方案由很多,主要有混频锁相式

2、、取样锁相式和数字分 频锁相式三种。我们采用的是数字分频锁相式的。其原理方框图如图所示:图1 锁相环频率合成器原理图本电路由晶体振荡器、单片PLL、环路滤波器、相位补偿、VCO等组成。由于频 率综合器要求较高的频谱纯度、捷变速度和频率点数,我们采用了单片PLL中包含 双模式的鉴频鉴相器,它具有既能降低相位噪声的模拟工作状态,又能提高鉴相频 率,增加环路带宽的数字工作状态的双重功能,也即当环路进行频率捕捉时,它以 鉴频工作方式工作,当进入相位锁定区域,就转为鉴相方式工作,所以它能够使环 路快速自动入锁,无需扩捕电路。因此,在电路设计过程中,不需要加入频率预制 时间,这样有助于提高频率捷变时间。同

3、样,也能降低相位噪声。另外,对于输出频率大于2GHz的本振源,我们采用倍频法来得到微波毫米波 段的输出信号。需要在锁相环的输出后附加微波毫米波倍频组件,以得到更高的频 率。2各电路部件的实现2.1单片PLL为了满足小体积的要求,我们采用单片PLL频率合成技术,单片PLL频率合成技 术是现代频率合成技术的一大革命,它使得P、L、S波段实现小型化、低相位噪声 频率合成器成为可能。在本方案中,我们采用Q3236来实现。美国QUALCOM M公司推出的Q3236单片PLL 芯片,其性能优良,工作频率在02GHz,除此之外,Q3236还具有以下特性:1) 内设前置-10/11分频器2) 输入灵敏度范围-

4、10dBm +10dBm3) 鉴相器增益高达302mv4) 输入驻波比小于2:15) 程序控制端TTL/CMOS兼容,8bit串行的或并行的数据线6) 锁定指示7) 参考分明比在116之间8) 2_128分频器的工作频率可达300MHz, 90一1295分频比的工作频率可达2GHzQ3236还包括以下几个功能部件:1) 高速参考信号线性接收管和高速VC O的输出信号的线性接收器2) 可以高频工作的+ 10/11双模前置分频器3) 由M和A计数器组成的吞脉冲计数分频器4) 可编程的参考分频器5) 数字鉴频/鉴相器6) 锁定/失锁检测电路7) TTL/CMOS兼容的并行接和8位数据总线接口使用Q3

5、236来实现锁相环路,只需外加一阶环路滤波器和VCO,参考分频比和分频比均采用外部控制模式。2.2程序分频器由斗10/11双模前置分频器和由M和A计数器组成的吞脉冲分频器组成的程序分频器 是频率综合器中的一个关键部件,它的可变分频器通过一定的微处理程序控制来设 置和改变。在微波频率综合器中,为了提高分频器的工作速度,一般采用中规模集成电路 的吞脉冲分频器。针对限制设置式程序分频器最高工作速度的两个因素:个位数的 计数串行连结,个位数计数直接承接最高速脉冲;每一次计数循环都必须经过预 量,以使各个可变十进制计数器重新获得关于尾数的信息。吞脉冲程序分频器采用 脉冲吞除技术对此进行了改进,它将个位与

6、十位可变十进制计数器并行连接,同时 把个位计数所完成的记录尾数与除十两个任务结合起来,因此不需要中间预置操 作。目前,吞脉冲技术是使用比较普通的一种,它可以使数字分频器的工作频率提 高到微波波段。在本方案中,VCO的输出频率范围一定,因此分频器的控制码部分采用预置定 标模式,就是同时采用了M计数器和A计数器,则输出频率与鉴相频率的关系为:f /f = (M+1)x10 + A,A5en,还必须保证erec。环路滤波器的各电阻、电容值的取法如下:根据参考晶体振荡器和VCO的相位噪声曲线,取它们的交点处所对应的频率值 作为环路带宽,再取一个较为适当的电容值,就可以根据下面的公式计算出电阻值。KKR

7、二v单1 e2 N cnR 二 AA2 e cn其中:K 是压控灵敏度vK 是鉴相灵敏度E是阻尼系数一般取0.85辅助滤波器的电容值按下面的公式计算:C 二一c4R1对与本电路来说,K =2n (25MHz)vK =0.302V/rad con =2n 80krad/sE =0.85电路调试过程中,这些电阻、电容的值需要在一定范围内适当调整,才能满足 要求。后面的一些参数也是如此。2.4 直流放大器如果鉴相器两个输出高电平的不对称和运算放大器的输入电压失调都会引起环 路本身的相位误差,导致鉴相增益变化,使得环路不稳定,因此在环路中必须加入 直流放大器对电平进行必要的调整和放大。为了在高增益锁相

8、环路中增加同步范围和捕捉范围,保证鉴相增益的对称性, 需要的环路中增加一级直流放大器,直流放大器的功能除了放大锁定时的直流电压 外,它的交流特性在很大程度上还影响着锁相环路的许多重要性能,如它的非线性 失真影响环路的捕捉特性和稳定性,频率特性影响环路的稳定性和低频端的相位噪 声特性。因此,直流放大器是锁相环路的关键部件之一。当环路的差频信号的频率小于环路的捕捉带时,环路可以捕捉锁定。能捕捉锁 定是由于PD输出的差拍信号波形上下不对称的而含有直流成分,正是由于这个直流 分量逐渐积累,牵引VCO的频率向锁定方向变化,直至锁定。如果破坏环路捕捉过 程中的直流电压积累规律,就会破坏环路的捕捉性能。PD

9、输出的差额信号要经过直流放大器放大,如果直流放大器的非线性失真严 重,放大后的差拍信号波形严重失真,直流分量就不会按照正常规律积累,破坏环 路的捕捉性能。在实验中发现,直流放大器严重的非线性失真可能造成完全不能锁 住,不能锁住表现在临近锁定时频率跳变,VCO的电压产生跳变。因此,对直流放大器的第一要求时具有大信号带宽;第二要求是直流放大器是低噪声的,这是因为直流放大器的低频噪声将直接加到VCO上,产生附加的相位噪 声。综上所述,直流放大器选用超高速,超低噪声很好,驱动能力强的宽带运算放 大器,这里我们选用美国AD公司的AD844。2.5 相位补偿电路众所周知,一个反馈环路,如果它的闭环增益超过

10、1,而且同时环路的相移超过n 那么环路就会产生振荡。由于环路增益很大,不可避免地使相位裕量较小,这 对一个环路系统来讲,就很容易引起自激。如果自激较为严重,将会导致环路失 锁,继续情况严重,也会影响锁相环路输出信号的相位噪声。为了避免这种现象的 发生,我们设计的一种相位校正补偿电路。图3 相位校正补偿电路2.6 锁定指示电路由于锁定电压是OC输出,若用发光二极管来指示,可以用电路来实现。2.7压控振荡器(VCO)压控振荡器是锁相频率综合器的关键部件。 在压控振荡器中,通常用的电调方法有两种,即偏压调和变容管调谐。变电容管是一个电容随外加电压变化的元件,将它和振荡回路的耦合,改变电容管上的电压,

11、就可以改变振荡回路的谐振频率。它的调谐速度较高。在0-20V之间, 电压控制曲线比较好,我们对VCO提出的要求是:1 波段较合适;2 极高的频谱纯度;3 极好的调谐线性;4 能高速调谐;5输出功率大于30mv,带内功率起伏小于0.5分贝;根据技术指标的要求,基于频率综合器在满足其他技术指标要求的前提下必须 实现小型化这一要求,我们选择MMC公司所生产的VCO,这种VCO具有体积小、可靠 性高和使用方便等优点,他的一些具体指标如下:频率范围700MHz_2000MHz相位噪声 -97dBc/Hz(50kHz)谐波 -15dBc其余指标也能满足本方案需要2.8 晶体振荡器晶体振荡器是频率综合器中关键的部件,它的好坏直接关系到整个系统的性 能。因此,在选择晶体振荡器时,根据要求的性能指标和所需频点,选择进口或国 产的晶体振荡器。3 系统指标 由于系统中多次用到使用锁相环构成频率源,所以频率点有很多。但每一点的 输出功率都应大于+7dBm相位噪声优于-85dBc/Hz(5kHz)杂散优于-60dBc。

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 学术论文 > 其它学术论文

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号