数电复习资料含答案期末考试

上传人:m**** 文档编号:512631124 上传时间:2023-11-20 格式:DOC 页数:25 大小:181.50KB
返回 下载 相关 举报
数电复习资料含答案期末考试_第1页
第1页 / 共25页
数电复习资料含答案期末考试_第2页
第2页 / 共25页
数电复习资料含答案期末考试_第3页
第3页 / 共25页
数电复习资料含答案期末考试_第4页
第4页 / 共25页
数电复习资料含答案期末考试_第5页
第5页 / 共25页
点击查看更多>>
资源描述

《数电复习资料含答案期末考试》由会员分享,可在线阅读,更多相关《数电复习资料含答案期末考试(25页珍藏版)》请在金锄头文库上搜索。

1、数电第一章一、选择题1 .以下代码中为无权码的为。A.8421BCD码B.5421BCD码C.余三码D.格雷码2 .以下代码中为恒权码的为。码B.5421BCD码C.余三码D.格雷码3 .一位十六进制数可以用位二进制数来表示。A.1B.2C.4D.164 .十进制数25用8421BCD码表示为。10101015 .在一个8位的存储单元中,能够存储的最大无符号整数是。A.(256)10B.(127)10C.(FF)16D.(255)106 .与十进制数()10等值的数或代码为。A.(01018421BCDB.16C.2D.87 .矩形脉冲信号的参数有。A.周期B.占空比C.脉宽D.扫描期8 .与

2、八进制数8等值的数为:A.2B.16C.)16D.29 .常用的BCD码有。A.奇偶校验码B.格雷码码D.余三码10.与模拟电路相比,数字电路主要的优点有。A.容易设计B.通用性强C.保密性好D.抗干扰能力强二、判断题(正确打,错误的打X)1.方波的占空比为。()2.8421码1001比0001大。()3 .数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。()4 .格雷码具有任何相邻码只有一位码元不同的特性。5 .八进制数(18)8比十进制数(18)10小。()6 .当传送十进制数5时,在8421奇校验码的校验位上值应为1。()7 .在时间和幅度上都断续变化的信号是数字信号,语音信

3、号不是数字信号。()8 .占空比的公式为:q=tw/T,则周期T越大占空比q越小。()9 .十进制数(9)10比十六进制数(9)16小。()10 .当8421奇校验码在传送十进制数(8)10时,在校验位上出现了1时,表明在传送过程中出现了错误。()三、填空题1. 描述脉冲波形的主要参数有、,2. 数字信号的特点是在上和上都是断续变化的,其高电平和低电平常用和来表示。3. 分析数字电路的主要工具是,数字电路又称作。4. 在数字电路中,常用的计数制除十进制外,还有、,5.常用的BCD码有、等C常用的可靠性代码后、等。6.(.1011)2=()8=()167.(8=()2=()10=()16=()8

4、421BCD8.)10=()2=()8=()169.(16=()2=()8=()10=()8421BCD10.(01111000)8421BCD=()2=()8=()10=()16四、思考题1在数字系统中为什么要采用二进制2格雷码的特点是什么为什么说它是可靠性代码3奇偶校验码的特点是什么为什么说它是可靠性代码第一章答案一、选择题1.CD2,AB3,C4.B5.CD6.ABCD7.ABC8.AB9,CD10.BCD二、判断题1V2.X3V4.V5.X6.,7.V8.X9.x10V三、填空题1 .幅度、周期、频率、脉宽、上升时间、下降时间、占空比2 .时间、幅值、1、03 .逻辑代数、逻辑电路4

5、.二进制、八进制、十六进制5 .8421BCD码、2421BCD码、5421BCD码、余三码、格雷码、奇偶校验码6 7 .(001089 .(10010101)10 ,1001110116784E四、思考题1 .因为数字信号有在时间和幅值上离散的特点,它正好可以用二进制的1和0来表示两种不同的状态。2 .格雷码的任意两组相邻代码之间只有一位不同,其余各位都相同,它是一种循环码。这个特性使它在形成和传输过程中可能引起的错误较少,因此称之为可靠性代码。3 .奇偶校验码可校验二进制信息在传送过程中1的个数为奇数还是偶数,从而发现可能出现的错误。、选择题1 .以下表达式中符合逻辑运算法则的是。C=C2

6、+1=10RonB.Roff8 .三极管作为开关使用时,要提高开关速度,可。A.降低饱和深度B.增加饱和深度C.采用有源泄放回路D.采用抗饱和三极管9 .CMOS数字集成电路与TTL数字集成电路相比突出的优点是cA.微功耗B.高速度C.高抗干扰能力D.电源范围宽10.与CT4000系列相对应的国际通用标准型号为。肖特基系列B.CT74LS低功耗肖特基系列低功耗系列D.CT74H高速系列二、判断题(正确打,错误的打X)1. TTL与非门的多余输入端可以接固定高电平。()2. 当TTL与非门的输入端悬空时相当于输入为逻辑1。()3. 普通的逻辑门电路的输出端不可以并联在一起,否则可能会损坏器件。(

7、)4. .两输入端四与非门器件74LS00与7400的逻辑功能完全相同。()5. CMOS或非门与TTL或非门的逻辑功能完全相同。()6. 三态门的三种状态分别为:高电平、低电平、不高不低的电压。()7. TTL集电极开路门输出为1时由外接电源和电阻提供输出电流。8. 一般TTL门电路的输出端可以直接相连,实现线与。9. CMOSOD门(漏极开路门)的输出端可以直接相连,实现线与。()10. TTLOC门(集电极开路门)的输出端可以直接相连,实现线与。()三、填空题1 .集电极开路门的英文缩写为门,工作时必须外加和。2 .OC门称为门,多个OC门输出端并联到一起可实现功能。3 .TTL与非门电

8、压传输特性曲线分为区、区、区、区。4.国产TTL电路相当于国际SN54/第三章答案一、选择题1ABD2CD3A4CD5ABC6ABD7C8ACD9ACD10B二、判断题1.,2.,3V4.V5.,6.X7.V8.X9V10.V三、填空题1.OC电源负载2.集电极开路门线与3.饱和区转折区线性区截止区4.CT4000低功耗肖特基第四章(选择、判断共25题)一、选择题个触发器可以构成能寄存位二进制数码的寄存器。+12 .在下列触发器中,有约束条件的是。A.主从JKF/FB.主从DF/FC.同步RSF/FD.边沿DF/F3 .一个触发器可记录一位二进制代码,它有个稳态。4 .存储8位二进制信息要个触发器。5 .对于T触发器,若原态Qn=0,欲使新态Qn+1=1,应使输入T=,D.Q6.对于T触发器,若原态Qn=1,欲使新态Qn+1=1,应使输入T=,D.Q7 .对于D触发器,欲使Qn+1=Qn,应使输入D=。D.Q8 .对于JK触发器,若J=K,则可完成触发器的逻辑功能。9 .欲使JK触发器按Qn+1=Qn工作,可使JK触发器的输入端。=K=0=Q,K=Q=Q,K=Q=Q,K=0=0,K=Q10.欲使JK触发器按Qn+1=Qn工作,可使JK触发器的输入端。=K=1=Q,K=Q=Q,K=Q=Q,K=1=1,K=Q11.欲使JK触发

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 办公文档 > 演讲稿/致辞

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号