微机原理与接口技术填空

上传人:公**** 文档编号:512016251 上传时间:2022-12-01 格式:DOCX 页数:8 大小:21.30KB
返回 下载 相关 举报
微机原理与接口技术填空_第1页
第1页 / 共8页
微机原理与接口技术填空_第2页
第2页 / 共8页
微机原理与接口技术填空_第3页
第3页 / 共8页
微机原理与接口技术填空_第4页
第4页 / 共8页
微机原理与接口技术填空_第5页
第5页 / 共8页
点击查看更多>>
资源描述

《微机原理与接口技术填空》由会员分享,可在线阅读,更多相关《微机原理与接口技术填空(8页珍藏版)》请在金锄头文库上搜索。

1、微机原理与接口技术填空计算机基础知识1系统总线由地址总线数据总线控制总线三类传输线组成。2微型计算机由中央处理器存储器输入 /输出接口和系统总线组 成。3计算机的硬件结构通常由五大部分组成。即运算器控制器存储 器输入设备和输出设备组成。4一个完整的微机系统应包括硬件系统和软件系统两大功能部分 5微处理器由运算器控制器和少量寄存器组成。6以_微型计算机为主体,配上系统软件和外设之后,就构成了_微型计算机系统。78 位二进制整数,其补码所能表示的范围为 -128127,-1 的 补码为OFFH。8带符号数的8位补码为11110111B,它所表示的真值为-9D。9将二进制数101101.101转换为

2、十进制数为45.625。10.8位二进制补码10110110代表的十进制负数是-74D。11. 将压缩BCD码01111001转换成二进制数为01001111B。12 .将压缩BCD码01111001转换成十进制数为79D。13 . X、Y的字长均为12位,已知X反二A3CH,原码为0DC3H , Y反二03CH,则X-Y的补码为0A01H。14.带符号数在机器中以补码表示,十进制数-78 表示为 FFB2H。15 .已知X的补码是11101011B , Y的补码是01001010B,则 X-Y的补码是10100001B。16 . ASCII码由7位二进制数码构成,可 为 128个字符编码。1

3、7.在计算机中,用二进制表示实数的方法有两种,分别是定点 法浮点法 18.将二进制数 1011011.1 转换为十六进制数为 _5B.8H 。19.将十进制数199转换为二进制数为 11000111B。20 . BCD码表示的数加减时逢_10进一,ASCII码用来表示 数值时,是一种非压缩的BCD码。21 十 进 制 数 36.875 转 换 成 二 进 制 是_100100.111。22 .十进制数98.45转换成二进制为_1100010.0111_B、八进制_142.3463Q、十六进制62.7333Ho(精确到小数点后4位)8086、8088微处理器1. 8088的内存单元3017H :

4、 010BH的物理地址为3027BH2. 8088 CPU的外部数据线有8条,内部数据线有16条。3. 8086中,RESET的作用是使8086进行初始化4在8088系统中,从偶地址读写两个字时,需要4个总线周期。5. 8086CPU内部设置有一个6字节的指令队列寄存器。6. 8086 上电复位后,其内部(CS)=OFFFH , (IP)=0000Ho7. 8086 CPU在内部结构上由执行部件EU和总线接口部件BIU组 成o8. 在用 8086 CPU 组成的计算机系统中,当访问偶地址字节时, CPU和存储器通过CPU的低8位数据线交换信息;访问奇地址字节时 通过CPU的高8位数据线交换信息

5、。9. 8086 CPU对存储器的最大寻址空间为1MB ;在独立编址时对 接口的最大寻址空间是 64Ko10. 8086 状态寄存器中,作为控制用的标志位有 3 个,其中,不 可用指令操作的是TFo11. 在8086系统中,堆栈是按先进后出方式工作的存储区域,操 作地址由 SP和SS提供。12. 8086/8088 的基本总线周期由_4个时钟周期组成,若CPU主频为10MHz,则一个时钟周期的时间为0.1片o13. 在8086CPU的时序中,为满足慢速外围芯片的需要,CPU采样_READY信号,若未准备好,插入 _TW时钟周期。14. 8086系统总线形成时,须要用ALE信号锁定地址信号。15

6、. 对于 8086 微处理器,可屏蔽中断请求输入信号加在 INTR引脚。16. 在8086系统中,若某一存贮单元的逻辑地址为7FFFH:5020H ,则其物理地址为85010H。17. 8086 的输入信号 Ready 为低电平的作用是说明_存储器或I/O接口未准备好。18. 8088 CPU 的 NMI 引脚提出的中断请求称为:_非屏蔽中断 。19. CPU 从主存取出一条指令并执行该指令的时间称为_指令周期。20. 在8086系统中,从奇地址读写两个字时,需要_ 4个总线周期。指令系统1条件转移指令转移的范围是-128-1272 .设当前的(SP)=0100H,执行 PUSH AX 指令后

7、,(SP)=OOFE H,若改为执行INT 21H指令后,则(SP)=OOFA H。3 .若当前(SP)=6000H , CPU执行一条IRET指令后,(SP)=6006 H ;而当CPU执行一条段内返回指令RET 6后,(SP)=6008 H。48086 的 I/O 指令有直接寻址和寄存器间接寻址两种寻址方式。5程序控制类指令的功能是改变程序执行的顺序6 已 知 (BX)=2000H , (DI)=3000H , (SS)=4000H , (DS)=6000H , (SS) = 5000H , 66000H 单元的内容为 28H,则指令 MOV AL , BX+DI+1000H的执行结果是(

8、AL ) =28H 7 .在寻址方 式中,可作基址寄存器的有 BX,BP8 .若(AL)=95H,执行 SAR AL , 1 后(AL)=OCAH9MOV AX,BXDI 指令中源操作数的寻址方式为基址加变址 寻址方式 10 .若(CS) = 1000H , (DS)=2000H , (SS) = 3000H , (ES)=4000H , (SI)=1000H , (BP)=2000H ,则指令 MOV AX,BP 的功能是将32000H单元的内容传送给AL,将32001H单元的内容传 送给AH(填写物理地址)。11 .指令MOV DX , OFFSET BUFFER的源操作数的寻址方式是:

9、立即寻址方式。12 .若(AL) = 35H,执行ROL AL,1后,(AL) = 6AH。13 .指令MOV AX , DI-4冲源操作数的寻址方式是寄存器相对 寻址方式。14 .累加器专用传送指令IN间接访问I/O端口,端口号地 址 范 围 为 0-65535 。 15 若 (DS)=2000H , (ES)=2100H , (CS) = 1500H , (SI)=00A0H , (BX)=0100H, (BP)=0010H,则执行指 令LEA AX , BXSI之后,(AX)= 01A0H H,源操作数是基址寻址方 式。16定义段结束的伪指令是ENDS,定义子程序结束的伪指令是 ENDP

10、17 伪指令 X DB 4 DUP(6,2 DUP(6,8); Y DW 6800H;设偏移地址 为2000H,则Y的偏移地址为2014H,若执行指令MOV BL,BYTE PTR Y 后,贝则(BL)=OO18伪指令VR1 DB 2 DUP(?,3 DUP(1,2),5)在存储器中被分配了 16个字节汇编语言程序设计1标号和变量都是存贮单元的符号地址,但其内容不同,标号是 指令程序的符号地址,而变量是操作数的符号地址。2汇编语言源程序结束伪指令是 END。3一个程序中,有下列伪指令:ARY DB 25 DUP(3,4,4 DUP(?,1,0)LEN DW $ - ARYLEN单元存储的值是3

11、50。4有一个程序片段如下MSG DW 3 DUP(?, 2 DUP (5,4),3)MEN DW $-MSGMOV AX, SEG MENMOV DS, AXMOV AX, MENAX的值最后是36(24H)半导体存储器1. 在微机系统中用高位地址线产生存储器片选(CS )的方法有 线选部分译码全译码2 .某机器中有8KB的ROM,其末地址为OFFFFFH,则其首地址 为OFEOOOH。3 . DRAM靠电容存储信息,所以需要定期刷新。4掉电后信息丢失的存储器是随机读写存储器,掉电后信息不丢 失的存储器是只读存储器5半导体存储器分为只读存储器随机读写存储器两大类。前者的 特点是速度慢但掉电后

12、信息不丢失,后者的特点是速度快但掉电后数 据丢失。6 .从内存地址 40000H 到 0BBFFFH,共 496KB。7 .用512x4的RAM芯片组成12Kx8的芯片组,需片内地址线9 条,片组选择线至少 24条。8 .在Intel80x86系统中,若一个32位(4字节)字11223344H ,存储在地址为 10000H 的存储单元中,则 10000H 字节单元内容为 44, 10003H字节单元内容为11_。9 .若芯片SRAM的容量为4Kx4bit,现欲用这样的芯片构成 0A0000H到OC3FFFH的内存,需要_72_片这样的芯片。10如果某存储器芯片的容量为 4Kx8 位,则存储器片

13、内寻址地 址线是_12根,如果它在系统中起始地址为0FOOOOH,则它的末 地址是_0F0FFFH 。输入输出I/O接口技术1. CPU与内存及I / O装置间传送数据的硬件线路通道称为_总线2. CPU 和外设之间的数据传送方式有无条件传送方式程序查询传 送方式中断传送方式DMA传送方式3. I/O 接口的编址方式可分为 I/0 接口单独编址与存储器统一编 址两种方式。4. CPU 与 I/O 之间接口信息通常有三类,它们是数据信息控制信 息状态信息。5. CPU从I/O接口的状态寄存器获取外部设备的准备好、忙 或闲等状态信息。6. 一个典型的接口是由_数据寄存器状态寄存器命令寄存器 _三种

14、 不同的寄存器构成。7. 主机与外设之间的数据传送控制方式通常有三种,它们是程序 控制方式,DMA方式及中断方式,其中DMA方式的数据传输率最高。8 I/O 端口的编址方式有统一编址和独立编址两种。其中,在PC机中,I/O端口编址方式为独立编址。并行接口及8255A应用1. 一片8255A端口 A有3种工作方式,端口 B有2种工作方式。2.8255A 的三个端口工作在方式 0 输入方式时,三个端口均无锁 存能力。3.当从8255A的端口 C读出数据时,8255A的几个控制信号*CS , A1,A0, *RD , *WR 分别是 0,1Q0,14.8255A的端口 A可用程序设置为基本输入输出方

15、式(方式0),选 通输入输出方式(方式1) ,双向方式(方式2) ,三种工作方式,对 C 口还有一种特殊使用方式为.按位置0置15. 当 8255A 的输入信号 *CS=0、*RD=0、*WR=1 且 A1二A0=0 时,此 8255A 执行的操作是将端口 A 的数据送到数据线上(意思相近 即可)6. 当 8255A 的输入信号 *CS=0、*RD=1、*WR=0 且 A1二A0=0 时,此8255A执行的操作是接收CPU送来的端口 A的数据(意思相近 即可7.8255A芯片中的端口 B可以有2种工作方式。8. 片8255A芯片内含3个传输数据的8位I/O端口,其中PA 口有 3种工作方式。9. 8255A控制字可以分为方式控制字和按位操作控制字两类。10.8255A各个端口的工作方式是由方式控制字决定的。11常用来实现 RS232C 电平与 TTL 电平相互转换的电路是_ 1488,1489(MAX232)。12串行通讯按照时钟同步方式不同,可分为异步通讯和同步通 讯。13串行接口标准RS-2

展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 学术论文 > 其它学术论文

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号