特全的74系列引脚

上传人:re****.1 文档编号:512015244 上传时间:2023-04-12 格式:DOCX 页数:28 大小:48.30KB
返回 下载 相关 举报
特全的74系列引脚_第1页
第1页 / 共28页
特全的74系列引脚_第2页
第2页 / 共28页
特全的74系列引脚_第3页
第3页 / 共28页
特全的74系列引脚_第4页
第4页 / 共28页
特全的74系列引脚_第5页
第5页 / 共28页
点击查看更多>>
资源描述

《特全的74系列引脚》由会员分享,可在线阅读,更多相关《特全的74系列引脚(28页珍藏版)》请在金锄头文库上搜索。

1、74系列芯片名称及解释和引脚图7400、74H00、74L00、74LS00、74S00、74HC00、74C00、74F00、74ALS00 四 2 输入与非门Y=AB。7401、74LS01、74HC01、74ALS01 四 2 输入与非门(OC)Y=AB。7402、74L02、 74LS02、 74S02、 74HC02、 74C02、 74ALS02、 74F02 四 2 输入或非 门。Y=/A+B。7403、74L03、 74LS03、 74ALS03、 74S03、 74HC037404、74H04、 74L04、 74S04、 74HC04、 74C04、 74F04、 74AL

2、S04 六反相器 Y=/A。7405、74H05、74LS05、74S05、74HC05、74F05、74ALS05 六反相器(OC)Y=/A。7406、74LS06六反相缓冲器/驱动器(OC、高压输出)Y=/A;是7405高耐压输出型,耐压30V。7407、74LS07、74HC07六缓冲器/驱动器(OC、高压输出)Y=A; 30V耐高压输出。7408、74LS08、74F08、74ALS08、74S08、74HC08、74C08 四 2 输入与门Y=AB。7409、74LS09、74F09、74ALS09、74S09、74HC09 四 2 输入与门(OC)Y=AB。7410、74H10、

3、74L10、 74LS10、 74ALS10、 74S10、 74HC10、 74C10 74H11、74LS11、74S11、74F11、74ALS11、74HC11 三 3 输入与门 Y=ABC。7412、74LS12、74ALS12 三 3 输入与非门(OC)Y=ABC。7413、74LS13双4输入与非门Y=ABCD。7414、74LS14、 74HC14、 74C1474H15、74LS15、74ALS15、74S15 三 3 输入与门(0C)Y=ABC。7416、74LS16 六反相缓冲器/驱动器Y=/A;7417、74LS17六缓冲器/驱动器(OC、高压输出)Y=A;15V 耐压

4、输出。74LS18双四输入与非门(施密特触发)Y=/ABCD;低电平带负载能力是74LS13的1/8。74LS19 六反相器(施密特触发)Y=/A;低电平带负载能力是74LS14的1/8。7420、74H20、 74L20、 74F20、 74 ALS 20、 74LS20、 74S20、 74HC20、 74C20、双 四输入与非门Y=/ABCD7421、74F21、74 ALS 21、74LS21、74HC21、双四输入与门Y=ABCD7422、74H22、74LS22、74S22、74ALS22、74HC22 双四输入与非门(OC) Y=/ABCD;是74XX20的集电极开路型。7423

5、 可扩展双 4 输入或非门(带选通端) 1Y=/1G(1A+1B+1C+1D)+X, 2Y=/2G(2A+2B+2C+2D),X=7460 的输口出。74LS24 四 2 输入与非门Y=/AB;是74LS132低电平负载能力的1/8。7425 双 4 输入或非门(带选通端)Y=/G(A+B+C+D)7426、74LS26四2输入与非门(OC、高压输出)Y=/AB; 7403高耐压型,15V耐压输出。7427、74LS27、 74F27、 74ALS27、 74HC27 三 3 输入或非门7428、74ALS28、 74LS28 四 2 输入或非缓冲器Y=/A+B7430、 74H30、 74L

6、30、 74LS30、 74ALS30、 74S30、 74HC30、 74D308 输入与非门 Y=ABCDEFGH7445BCD十进制译码器/驱动器用作灯、继电器或MOS驱动器;能吸收80mA电流;在BCD无效输入状态下,所 有输出维持高电平。功能表与74LS42相同。7446A/47、A74L46A/47、74LS47 BCD七段译码器/驱动器 集电极开路输出直接驱动指示指示器;试灯输入;前/后沿零灭灯控制;灯光强 度调节能力;有效低电平输出;驱动器输出最大电压;46A、L46为30V、L47、LS47 为 15V;吸收电流,46V、47A 为 40mA,L46、L47 为 20mA,L

7、S47O 24 mA。7446 与 74246、 7447 与 74247 分别字形不同,其他相同,可以互换。输入数据为 8421 码。功能表7448、 74LS48、 74C48BCD 七段译码器/驱动器 有效高电平输出;内部有升压电阻因而无需外部电阻;试灯输入;前/后沿零灭 灯控制;有灯光强度调制能力;输出最大电压5.5V;吸收电流:7448为6.4mA、 74 LS48为6 mA。引脚图7446A相同。7449、74LS49 BCD七段译码器/驱动器高电平有效;集电极开路输出;灭灯输入;有灯光强度调制能力;74LS49输出 电压最大5.5V,吸收电流8 mA。功能表7450、 74H50

8、二2输入双与或非门一门可扩展;Y二/AB+CD+X, X=7460 的输出(7450)或 X=74H60/74H62 的输出 ( 74H50)。74L51、 74LS51、 74HC51、 74F51、 74C51 2输入/3输出双与或非门 1Y=/(1A?1B?1C)+(1D?1E?1F)2 Y=/(2A?2B)+(2C?2D)。74HC58 2 输入/3 输入(可扩展)1Y=1A?1B?1C+1D?1E?1F2 Y=2A?2B+2C?2D。7460、 74H60 双 4 输入扩展器最大并行连接数是4;对于7460, X=ABCD (连接到7423,7450或7453的X 和/X输入端时);

9、对于74H60, X=ABCD (连接到7450,74H53或74H55的X和/X 输入端时)。74H61 三3输入扩展器X=ABC (连接到74H52的X输入端时)。74H62 四组输入与或扩展器X=AB+CDE+FGH+IJ(连接到 74H50, 74H53 或 74H55 的 X 和/X 输入端时)。74LS63 六电流读出接口门Y=A;将低电平输入电流转为低电平输出电压,将高电平输入电流转为输出电压; 输入电流在50A以下时,输出为低电平,输入电流在200A以上时,输出为 高电平。74S64、74F64、74S65 4/2/3/2 输入与或非门Y=/ABCD+EF+GHI+JK; 74

10、S64为图腾柱输出,74S65为集电极开路输出。7468 双十进制计数器计数器1为二进制和五进制,计数器2为十进制;初级能以50MHz计数。7470 与输入 J-K 正沿触发器(带置位和清除端) 功能表74H71 与或输入主从触发器(带预置端)功能表74LS71 与输入 RS 主从触发器(带预置和清除端) 功能表7472、74H72、74L72与输入J-K主从触发器(带预置和清除端)功能表7473、74H73、74L73、74LS73、74HC73、74C73 双 J-K 主从触发器(带清除端) 功能表( 7473、 74H73、 74L73)7474、74H74、 74F74、 74ALS7

11、4、 74L74、 74LS74A、 74S74、 74HC73、 74C74 双 D 型正沿触发器(带预置和清除端)功能表7475、74L75、74LS75、74HC75 4 位双稳态 D 型锁存器功能表7476、74 H76、 74LS76、 74HC76、 74C76 双 J-K 主从触发器(带预置和清除端) 功能表( 7476、 74H76)功能表( 74LS76、 74HC76、 74C76)74LS77、 74HC77 4 位双稳态锁存器 功能表74LS78A、74HC78 双 J-K 负沿触发器(带预置、公共清除和公共时钟端) 功能表7480 门输入全加器功能表7482 2 位二

12、进制全加器执行两个2位二进制的加法,每一位都有和(工)输出,由第二位产生最后的进 位(C2)。功能表7483A、74LS83A、74HC83、74C83 4 位二进制全加器(带超前进位) 功能表执行两个4位二进制数加法,每位有一个和(工)输出,最后的进位(C4)由第 4位提供;4位内部均有超前进位,产生进位项一般为10ns;与74283、74LS283 功能相同,引脚排列不同。7485、 74LS85、 74F85、 74AL85、 74HC85、 74C854 位幅值比较器功能表74LS86、 74F86、 74ALS86、 74HC86、 74C86 四2输入异或门Y=A B二74H874

13、 位二进制原码/反码、 O/I 电路功能表7490A、 74L90、 74LS90、 74C90 十进制计数器二分频和五分频;有门复零输入及门复置9输入(提供BCD9的补码应用中使用); 为利用计数器最大计数长度,可将B输入接QA输出,输入计数脉冲加到输入A 之后,输出如功能表所述;将QD输出接A输入,并把输入计数加到在输出QA 处产生十分频方波的B输入,可获得对称的十分频计数。复位/计数功能表7491A、 74L91、 74LS91、 74HC918位移位寄存器7492A、 74LS92、 74HC92 十二分频计数器 二分频和六分频;有复位输入。7493A、 74L93、 74LS93、

14、74HC93、 74C934 位二进制计数器二分频和六分频;有复位输入。功能表7494 4 位寄存器 执行右移操作,用作串入串出寄存器或双源并串转换器。 预置功能表(位 A ,所有的典型)7495A、74LS95B、74HC95、74C95 4 位并行存取移位寄存器 具有并行和串行输入、并行输出、模式控制和二个时钟输入;有三种运算方式 并行写入、右移(方向从QA向QD)、左移(方向从QD向QA)。7495 功能表 7496、 74L96、 74LS96、 74HC96 5 位移位寄存器寄存器 完成二进制数据的并串或串并转换。功能表7497 同步 6 位二进制系数乘法器执行固定系数或可变系数的分

15、频;典型最高时钟频率32MHz;当清除、选通和允 许输入为低电平时,计数器开始工作,输出频率等于输入频率乘以输入系数 M再除以64,即输出频率=M?输入频率/64,式中M=F?25+E?24+D?23+C?21+A?20 状态与(或)系数功能表741008 位双稳态锁存器功能表74H101与或输入J-K负沿触发器(带预置端)功能表74H102与输入J-K负沿触发器(带预置和清除端)功能表74H103双J-K负沿触发器(带清除端)功能表74H106双J-K负沿触发器(带预置和清除端)功能表74107、74LS107A、74HC107、74C107 双 J-K 触发器(带清除端)功能表7410874109、74LS109A、74F109、74ALS109、74HC109 双 J-K 正沿触发器(带预置和 清除端)功能表74110、74F110 与输入 J-K 主从触发器(带数据锁定) 功能表74111、74F111 双 J-K 触发器(带数据锁定) 功能表见 74110、74LS112A、74F112、74ALS112、74S112、74H

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 学术论文 > 其它学术论文

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号