电大本科计算机组成原理A

上传人:pu****.1 文档编号:511698671 上传时间:2022-10-18 格式:DOCX 页数:25 大小:35.28KB
返回 下载 相关 举报
电大本科计算机组成原理A_第1页
第1页 / 共25页
电大本科计算机组成原理A_第2页
第2页 / 共25页
电大本科计算机组成原理A_第3页
第3页 / 共25页
电大本科计算机组成原理A_第4页
第4页 / 共25页
电大本科计算机组成原理A_第5页
第5页 / 共25页
点击查看更多>>
资源描述

《电大本科计算机组成原理A》由会员分享,可在线阅读,更多相关《电大本科计算机组成原理A(25页珍藏版)》请在金锄头文库上搜索。

1、电大本科计算机组成原理A2014秋计算机组成原理 一、选择题1. 下列数中最小的数是( C )。A. (101001)2B. (52)8c.(00111001)BCDD. (101)162. 定点数补码加法具有两个特点:一是 符号位( B ) ;二是相加后最高 位上的进位要舍去。A. 与数值位分别进行运算B. 与数值位一起参与运算c.要舍去D.表示溢出3. 在定点二进制运算器中,减法运算 一般通过( D )来实现。A. 原码运算的二进制减法器B. 补码运算的二进制减法器c.补码运算的十进制加法器D补码运算的二进制加法器4. 长度相同但格式不同的 2 种浮点数,假设前者阶码长、尾数短, 后者阶码

2、短、尾数长,其他规定均相同,则它们可表示的数的范围和精度为( C )。A. 两者可表示的数的范围和精度相同B. 前者可表示的数的范围大且精度高C. 后者可表示的数的范围小但精度高D. 前者可表示的数的范围小且精度高5. 汇编语言要经过( C )的翻 译才能在计算机中执行。A. 编译程序B. 数据库管理程序c.汇编程序D文字处理程序6. 相对寻址方式中,求有效地址使用( D )加上偏移量。A. 基址寄存器内容B. 枝指示器内容c.变址寄存器内容D程序计数器内容7. 程序计数器PC的位数取决于(B ),指令寄存器IR的位数取决 于( B )A. 机器字长,存储器的容量B. 存储器的容量,指令宇长c

3、.指令字长,机器宇长D地址总线宽度,存储器容量8. 每一条指令执行时通常有读取指令、执行指令、分析指 令等几个步骤,他们的执行顺序应该是( B )。A. 读取指令、执行指令、分析指令B. 读取指令、分析指令、执行指令c.分析指令、执行指令、读取指令D.执行指令、读取指令、分析指令9. 若主存每个存储单元为8位,则( C )。A. 其地址线也为8位B. 其地址线为16位C. 其地址线与8无关D. 其地址线与8有关10. 虚拟存储器管理系统的基础是程序的局部性原理,因此虚存的 目的是为了给每个用户提供比主存容量( B )编程空间。A. 小得多的逻辑B. 大得多的逻辑c.小得多的物理D.大得多的物理

4、11. CPU输出数据的速度远远高于打印机的打印速度,为解决这一矛盾,可采用( C )A. 并行技术B. 通信技术c.缓冲技术D虚存技术12. 中断允许触发器用来( D )。A. 表示外设是否提出了中断请求B. CPU 是否响应了中断请求C. CPU 是否正在进行中断处理D. 开放或关闭可屏蔽硬中断13. 下列数中最小的数是( B )。A. (1010011)2B. (42)8C. (10101000)BCDD. (25)1614. 两个补码数相加只有在最高位相同 时会有可能产生滋出,在最高位不同时 ( C )A. 有可能产生滋出B. 会产生滋出C. 定不会产生滋出D. 不一定会产生滋出15.

5、 运算器的主要功能是进行( C )。A. 逻辑运算B算术运算C. 逻辑运算和算术运算D只作加法16. 长度相同但格式不同的2种浮点数, 假设前者阶码长、尾数短,后者阶码短 尾数长,其 他规定均相同,则它们可表示的数 的范围和精度为( B )。A. 两者可表示的数的范围和精度相同B前者可表示的数的范围大但精度低C. 后者可表示的数的范围大且精度 高D.前者可表示的数的范围大且精度 高17. 计算机硬件能直接识别和运行的只能 是( A )程序。A. 机器语言B. 汇编语言C. 高级语言D. VHDL18. 堆栈寻址的原则是( B )。A. 随意进出B. 后进先出C. 先进先出D后进后出19. 组成

6、组合逻辑控制器的主要部件有 ( B )。A. PC,IPB. PC,IRC. IR,IPD. AR,IP20. 微程序控制器中,机器指令与微指令 的关系是( B )A. 每一条机器指令由一条微指令 来执行B. 每一条机器指令由一段用微指 令编成的微程序来解释执行C. 段机器指令组成的程序可由 一条微指令来执行D. 条微指令由若干条机器指令 组成21. RAM芯片串联的目的是_,并联的目 的是_。( B )A. 增加存储器字长,提高存储器速度B. 增加存储单元数量,增加存储器 字长C. 提高存储器速度,增加存储单元数量D降低存储器的平均价格,增加存 储器字长22. 在CPU与主存之间加人Cach

7、e,能够提 高CPU访问存储器的速率,一般情况下 Cache的容量一命中率_,因此Cache容 量_。( C )A. 越大,越高,与主存越接近越好B. 越小,越高,与主存越差异大越好C. 越大,越高,只要几十或几百K就可达90以上D越小,越高,只要几K就可达90%以上23. 在独立编址方式下,存储单元和I/O 设备是靠( A )来区分的。A. 不同的地址和指令代码B. 不同的数据和指令代码C. 不同的数据和地址D不同的地址24在采用DMA方式高速传输数据时,数据传送是( B )A. 在总线控制器发出的控制信号控制下完成的B. 在DMA控制器本身发出的控制信 号控制下完成的C. 由CPU执行的程

8、序完成的D. 由CPU响应硬中断处理完成的25. 在做脱机运算器实验时,送到运算器芯 片的控制信号是通过( F )提供的,外 部送到运算器芯片的数据信号是通过 ( D )提供的,并通过( B )查看 运算器的运算结果(运算的值和特征标 志位状态)。A. 计算机的控制器B. 发光二极管指示灯亮灭状态C. 显示器屏幕上的内容D. 手拔数据开关E. 运算器累加器中的内容F. 微型开关26. 在组合逻辑的控制器中,节拍发生器TIMING的作用在于指明指令的执行( L ),它是一个典型的( B )逻 辑电路,从一个节拍状态变到下一个节 拍状态时,同时翻转的触发器数目以尽 可能的 ( H )为好。A. 快

9、B.时序C. 多D.组合 E .数据F.控制G. 类型H.少I .次序J .状态K.过程L.步骤27. 在计算机硬件系统中,在指令的操作 数字段中所表示的内存地址被称为( C ),用它 计算出来的送到内存用以访问一个存储器单元的地址被称为( A );在讲解虚拟存储器时,程序的指令中使用的是存储器的( F ),经过地址变换后得到的可以用以访问一个存储器单元的 地址被称为( E )。A. 有效地址B.内存地址C. 形式地址D.文件地址E .物理地址F.逻辑地址G.虚拟地址H.指令地址28.1.下列数中最小的数是( B )。A. (1010010)2B. (00101000),DC. (512)8D

10、. (235),29. 某机字长 16 位,采用定点整数表示,符号位为 1 位,尾数为 15位,则可表示的最大正整数为,最小负整数为。( A )A. 十(215 1) ,(215 1)B. 十(215 1) ,(216 1)C. +(21) ,(2151)D. 十(215 1) ,(1 215)30. 运算器虽由许多部件组成,但核心部分是( B )。A. 数据总线B. 算术逻辑运算单元C. 多路开关D累加寄存器31. 在定点运算器中,无论采用双符号位 还是采用单符号位,都必须要有溢出 判断电路,它般用( C )来实现。A与非门B. 或非门C. 异或门D与或非门32. 立即寻址是指( B )。A

11、指令中直接给出操作数地址B. 指令中直接给出操作数C. 指令中间接给出操作数D. 指令中间接给出操作数地址33. 输人输出指令的功能是( C )。A. 进行算术运算和逻辑运算B. 进行主存与CPU之间的数据传送C. 进行CPU和1/0设备之间的数据传送D. 改变程序执行的顺序34. 微程序控制器中,机器指令与微指令的关系是( D )。A. 段机器指令组成的程序可由一条微指令来执行B. 条微指令由若干条机器指令组成C. 每一条机器指令由一条微指令来执行D每一条机器指令由一段用微指令编成的微程序来解释执行35. 相对指令流水线方案和多指令周期方案,单指令周期方案的资 源利用率和性能价格比 ( A

12、)A.最低B居中C. 最高D都差不多36. 某 RAM芯片,其容量为1024X8位,除电源端和接地端外,连同片选 和读/写信号该芯片引出脚的最 小数目应为( B )。A. 23B. 20C. 17D. 1937. 在主存和CPU之间增加Cache的目的是( C )。A. 扩大主存的容量B. 增加CPU中通用寄存器的数量C. 解决CPU和主存之间的速度匹配D代替CPU中的寄存器工作38. 计算机系统的输人输出接口是( B )之 间的交接界面。A. CPU与存储器B. 主机与外围设备C. 存储器与外围设备D. CPU与系统总线二、判断题将判断结果填在括弧内,正确 打/号,错误打X号。)1. 奇偶校

13、验码可以校验奇数个位的出 错,并能确定出错的位置。( X )2. 指令系统中采用不同寻址方式的目 的主要是缩短指令长度,扩大寻址空间, 提高编程灵活性。( / )3. 计算机中的流水线是把若干个子过 程合成为一个过程,使每个子过程实现串 行运行。(X )4. 在Cache的地址映射中,全相联映射是指主存中的任意一字块均可映射到Cache 内任意一字块位置的f种映射方式。( / )5. DMA控制器通过中断向CPU发DMA请求信号。 ( / )6. 海明校验码是对多个数据位使用多 个校验位的一种检错纠错编码方案,不仅 可以发现 是否出错,还能发现是哪一位出 错。( / )7. 直接寻址是在指令字

14、中直接给出操作数 本身而不再是操作数地址。(X )8. 计算机中的流水线是把一个重复的过 程分解为若干个子过程,每个子过程与其 他子过程并行运行。( / )9. CPU访问存储器的时间是由存储器的容量决定的,存储器容量越大,访问存储 器所需的时间越长。( X )10. 随着CPU速度的不断提升,程序查询方 式很少被采用的原因是CPU与外设串行工 作。( / )11. 两个补码数相加,只有在最高位都是1 时有可能产生溢出。(X )12. 相对寻址方式中,操作数的有效地址等 于程序计数器内容与偏移量之和。(/ )13. 指令是程序设计人员与计算机系统沟 通的媒介;微指令是计算机指令和硬件电 路建立联系的媒介。( / )14. 半导体ROM是非易失性的,断电后仍然 能保持记忆。(/ )15. 在统一编址方式下,CPU访问1/0端口 时必须使用专用的1/0指令。(x ) 三、简答题1、简述奇偶校验码和海明校验码的实现原 理。答:奇偶校验码原理:通常是为一个字 节补充一个二进制位,称为校验位,通 过设置校验位的值为0 或 1 的方式,使 字节自身的 8 位和该校验位含有1 值的 位数一定为奇数或偶数。在接收方,检 查接收到的码字是否还满足取值为1的 总的位

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 学术论文 > 其它学术论文

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号