高性能锁相环pe3293及其应用

上传人:桔**** 文档编号:510472766 上传时间:2023-08-05 格式:DOC 页数:7 大小:289KB
返回 下载 相关 举报
高性能锁相环pe3293及其应用_第1页
第1页 / 共7页
高性能锁相环pe3293及其应用_第2页
第2页 / 共7页
高性能锁相环pe3293及其应用_第3页
第3页 / 共7页
高性能锁相环pe3293及其应用_第4页
第4页 / 共7页
高性能锁相环pe3293及其应用_第5页
第5页 / 共7页
点击查看更多>>
资源描述

《高性能锁相环pe3293及其应用》由会员分享,可在线阅读,更多相关《高性能锁相环pe3293及其应用(7页珍藏版)》请在金锄头文库上搜索。

1、天马行空官方博客: ;QQ:1318241189;QQ群:175569632高性能锁相环PE3293及其应用摘要:在无线通信中,降低频率合成器的相位噪声和抑制其相应的寄生输出,一直是设计者追求的目标。PE3293是Peregrine公司生产的高性能.GHz550MHz双模整数分频集成锁相环电路,它具有超低的寄生输出。文中介绍了PE3293的特点功能和组成原理,给出了PE3293在频率综合器设计中的应用电路。 关键词:频率合成器;相位噪声;寄生输出;PLL;PE3293引言在无线应用中,相位噪声和寄生输出是频率合成器的关键参数。、和等相位调制蜂窝系统的系统设计均需要低噪声的频率合成模块,同时频率

2、切换时间和寄生输出的抑制对系统也很重要。频率合成器作为一种高质量的信号源,与电子系统的性能有很大关系。在通信系统中,使用高稳定的信号源,可以充分利用频率资源。实际上,在电子对抗、导航等电子系统中,高指标的信号源会给系统带来良好的性价比,从而为系统设计师提供可靠的技术保障。频率合成主要有直接式、锁相式和直接数字式三种方法。其中直接式频率合成法由于输出的谐波、噪声及寄生频率均难以抑制而较少采用;目前广泛采用的直接数字式频率合成方法也面临输出频率上限难以提高和寄生输出难以抑制两个难题。而锁相式频率合成器是七十年代锁相技术开展和应用的结果,随着集成化程度的越来越高,各种控制电路、程序分频器、鉴频鉴相器

3、等数字电路目前已可集成到一个芯片中。因此,现在,许多微波和毫米波频率合成器的设计往往采用锁相式的频率合成方法来实现。 的特点功能 主要特点是公司生产的一款高性能双模整数分频集成锁相环,它内部集成了脉冲整形电路、鉴频鉴相器电路、预分频、程序分频器、和两个双模式分频器、控制电路和锁相指示等电路。由于该采用了的 专利技术,因此,它的寄生输出成分在整个工作频段内都极低。具有以下特点:采用先进的寄生输出抑制技术,具有非常好的相位噪声特性和较高的频率稳定度;具有和两个双模式分频器其中前者的工作频率能到达,后者的工作频率能到达;功耗很小,采用双环工作模式时,其典型工作电流为;工作电压为;具有脚和脚两种封装形

4、式;可用于基站、和手持式无线产品中。 引脚说明具有图和图所示的两种封装形式其中 脚封装只比脚封装多个保存引脚,其余引脚的引脚定义均相同,表所列是脚封装的引脚定义。表1 PE3293以20脚TSSOP封装为例的引脚定义 序 号名 称类 型功 能 描 述1N/C不连接2VDD电源,2.73.3V,需用一个电容就近旁路接地3CP1输出PLL1内部的脉冲成形输出,用作外部VCO的输入驱动4GND地端5fin1输入从PLL1RRVCO来的预分频器输入,最大频率为1.8GHz6Dec1PLL1的电源去耦端,有必要用一个电容就近接地7VDD1PLL1预分频器的电源,一般经3.3k的电阻连到VDD8fr输入参

5、考频率输入9GND地端10f0LD输出复用器输出,包括PLL1和PLL2主计数器或参考计数器输出/时钟检测信号,以及移位存放器移出数据11Clock输入CMOS时钟输入,在时钟信号的上升沿,各种计数器的串行数据将送入21bit的移位存放器12Data输入二进制串行数据输入,为CMOS输入数据,MSB先,2bit的LSB为控制比特13LE输入负载使能CMOS入,当LE为高时,21bit的串行移位移位存放器中的数据字将被送入相应的四个锁存器之一中由控制比特决定14VDD2输出PLL1预分频器的电源,使用时经3.3k的电阻连到VDD015Dec2输出PLL1的电源去耦端,有必要用一个电容就近接地16

6、fin2输入从PLL1IFVCO来的预分频器输入,最大频率为500MHz17GND地端18CP2输出PLL1内部的脉冲成形输出,用作外部VCO的输入驱动19VDD2.73.3V电源,需经一个电容就近接地20VDD电源,2.73.3V,需经一个电容就近接地的组成原理的功能原理框图如图所示,它主要由串行控制存放器、一个复用输出器以及锁相环和组成。每个都有一组除的整数主计数器、一个参考计数器、一个鉴相器以及带内部补偿电路的内部脉冲成形器,而每个除的整数主计数器那么包括一个内部双模预分频器,可用作计数和小数累加。串行数据输入端输入的数据可在时钟 的上升沿逐次移入的移位存放器,其中最先输入,当为高时,数

7、据送入最后位地址位所决定的的移位存放器的相应地址中。图所示是的存放器位。如果将用作数据输出,那么移位存放器中的 的内容将在 的下降沿送入,这样,和相应的器件就构成了环状结构。 的频率的大小与的值有关,它们之间的关系如下:()()值得注意的是,为了获得连续的信道,必须满足小于等于,而且必须大于等于倍的。的频率的大小与的值有关,它们的关系如下: ()()同理,为了获得连续的信道,必须满足小于等于,必须大于等于倍的。可用于决定的分频比,如果为偶整数,那么,可自动化简分频数。比方,等于时分数将自动化简为这样,分母就可能为,和。相应地,可用于决定的分频比。的典型应用电路非常适合基于基站的无线通信系统,它

8、能保持很低的相位噪声和寄生输出成分,而且功耗非常低,使用也很方便,几乎不需要多少外围电路。它的另一个优点是具有一个高阻输入引脚,因此这就防止了在、和电路中使用功分器的麻烦。在频率综合器的设计中,环路滤波器的优化设计要权衡很多因素,环路带宽一般定为步进频率的。对二阶环来说,可以提供快速的锁定时间,而且环路带宽的增加还可以减少锁定时间,但过宽又会导致系统稳定性变差。如果对锁定时间的要求不是很高的话,较窄的二阶环可残留较少的而且不需要增加额外的器件;而三阶环在锁定时间和残留中可进行较好的协调。器件中的自带接地电容和成形电路,其中自带的接地电容,而自带的接地电容。对于窄带环路滤波来说,这些电容是相对透

9、明的。但随着环路带宽的增加,内部电容将起主要作用,它将限制环路带宽。而对大多数应用系统来说,这不是考虑的主要因素。比方,当用作步进频率为时,环路带宽可以为。这对于二阶环和三阶环的环路滤波器的设计来说,利用公司的软件很容易实现。该软件可以在公司的主页上免费下载。 数据输入端输入的数据在时钟输入 的上升沿逐次移入的移位存放器且()在先,因此,当为高时,数据送入由图所示的最后位地址位所决定的移位存放器的相应地址中。比方,当程序对计数器进行控制 时,送入存放器的最后两比特(, )应为(,),计数器中的比特位可以按表设置。因此,在正常情况下,即使不用 也应设为。应注意的是,的工作模式、鉴相器极性和功率控

10、制均可以由和来控制。表2 PE3293的计数器设计表分频比MSBLSB地址位S11S10S9S8S7S1S0A14A13A12A11A1011000000111000011120001011-11311111111在该频率合成器的程序控制中,如果控制引脚处于低阻状态,将有可能产生频率波动现象,这种情况可以通过的串联电阻来解决。在图中,第、和为保存引脚,可以将其连接到地或电源。为了获得最好的效果,第脚应尽可能地靠近这些引脚,并对局部接地引线采用布局布线技术,以免引入干扰。结语本文介绍了的根本原理和应用方法,利用该专用集成芯片设计的频率合成器具有较好的相位噪声特性、锁定时间和抑制寄生输出。在偏置为时,该器件的相位噪声小于,寄生输出小于;步进为时,锁定时间小于。

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 商业/管理/HR > 商业计划书

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号