北京理工大学21秋《数字电子技术》基础在线作业二满分答案20

上传人:人*** 文档编号:508564382 上传时间:2023-10-13 格式:DOCX 页数:12 大小:12.85KB
返回 下载 相关 举报
北京理工大学21秋《数字电子技术》基础在线作业二满分答案20_第1页
第1页 / 共12页
北京理工大学21秋《数字电子技术》基础在线作业二满分答案20_第2页
第2页 / 共12页
北京理工大学21秋《数字电子技术》基础在线作业二满分答案20_第3页
第3页 / 共12页
北京理工大学21秋《数字电子技术》基础在线作业二满分答案20_第4页
第4页 / 共12页
北京理工大学21秋《数字电子技术》基础在线作业二满分答案20_第5页
第5页 / 共12页
点击查看更多>>
资源描述

《北京理工大学21秋《数字电子技术》基础在线作业二满分答案20》由会员分享,可在线阅读,更多相关《北京理工大学21秋《数字电子技术》基础在线作业二满分答案20(12页珍藏版)》请在金锄头文库上搜索。

1、北京理工大学21秋数字电子技术基础在线作业二满分答案1. 计算器的模是指构成计数器的触发器的个数。( )A.错误B.正确参考答案:A2. 三种基本逻辑关系是“与”逻辑、“或”逻辑、“非”逻辑。( )A.错误B.正确参考答案:A3. 欲将容量为1281的RAM扩展为10248,则需要控制各片选端的辅助译码器的输出端为( )。A.1B.2C.3D.8参考答案:D4. 典型的集成PLA(82S100)有( )输入变量。A.8B.16C.24D.48参考答案:B5. 在下列触发器中,有约束条件的是( )。A.主从JK触发器B.主从D触发器C.同步RS触发器D.边沿D触发器参考答案:C6. 所谓全功能触

2、发器是指( )A.T型B.RS型C.D型D.JK型参考答案:D7. 根据二进制加法原则,二进制数01B和二进制数10B相加的和应该为11B。( )A.错误B.正确参考答案:B8. TTL电路在正逻辑系统中,以下各种输入中( )相当于输入逻辑“1”。A.悬空B.通过电阻2.7k接电源C.通过电阻2.7k接地D.通过电阻510接地参考答案:ABC9. 半导体E2PROM,写入的内容,可以通过( )擦除。A.紫外线照射B.电信号C.口令D.DOS命令参考答案:A10. 数字系统设计分为自下而上和自上而下的设计方法。( )A.错误B.正确参考答案:B11. 4008为四位二进制超前进位全加器。( )A

3、.错误B.正确参考答案:B12. 下列哪一个是按照电路结构对触发器进行分类的( )。A.基本RS触发器B.T触发器C.同步触发器D.主从触发器参考答案:ACD13. 利用反馈归零法获得N进制计数器时,若为异步置零方式,则状态SN只是短暂的过渡状态,不能稳定而是立刻变为0状态。( )A.错误B.正确参考答案:B14. 竞争现象肯定会产生干扰脉冲。( )A.错误B.正确参考答案:A15. 要使TTL与非门工作在转折区,可使输入端对地外接电阻RI( )。A.RONB.C.ROFFD.ROFF参考答案:C16. 下列哪些信号不属于数字信号( )。A.正弦波信号B.时钟脉冲信号C.音频信号D.视频图像信

4、号参考答案:ACD17. 双极型晶体三极管,只要发射结反偏,则一定处于截止状态。( )A、错误B、正确参考答案:B18. 并行加法器采用先行进位(并行进位)的目的是简化电路结构。( )A.错误B.正确参考答案:A19. 数据分配器和( )有着相同的基本电路结构形式。A.加法器B.编码器C.选择器D.译码器参考答案:D20. 判断一个电路是否可能产生险象的方法有代数法和卡诺图法。( )A.错误B.正确参考答案:B21. 若AB=AC,一定是B=C。( )A、错误B、正确参考答案:A22. 利用三态门可以实现数据的双向传输。( )A.错误B.正确参考答案:B23. N个触发器可以构成最大计数长度(

5、进制数)为( )的计数器。A.NB.2NC.N2D.2N参考答案:D24. 一个多输入的或非门,输出为1的条件是( )A、只要有一个输入为1,其余输入无关B、只要有一个输入为0,其余输入无关C、全部输入均为1D、全部输入均为0参考答案:D25. 一个触发器就是一个最简单的时序逻辑电路。( )A.错误B.正确参考答案:B26. 逻辑式A+AB+ABC+ABCD=( )A、AB、ABC、ABCD、ABCD参考答案:A27. 为了暂存四位数据信号,可用二个触发器构成数据寄存器。( )A.正确B.错误参考答案:B28. 扭环形计数器都是不能自启动的。( )A、错误B、正确参考答案:A29. 0FEH是

6、我们常用数制中的十六进制。( )A.错误B.正确参考答案:B30. 构成移位寄存器可以采用的触发器为( )。A.R-S型B.J-K型C.主从型D.同步型参考答案:ABC31. 十进制数118对应的16进制数为( )。A.76HB.78HC.E6HD.74H参考答案:A32. 格雷码具有任何相邻码只有一位码元不同的特性。( )A.错误B.正确参考答案:B33. 寻址容量为16K8的RAM需要( )根地址线。A.4B.8C.14D.16参考答案:C34. 以下表达式中不符合逻辑运算法则的是( )。A.A0=AB.11=1C.0+1=0D.A1=A参考答案:AC35. 在组合逻辑电路中,并非所有的竞

7、争都会产生冒险。( )A.错误B.正确参考答案:A36. 八进制数(18)8比十进制(18)10小。( )A.错误B.正确参考答案:A37. 液晶显示器的优点是功耗极小、工作电压低。( )A.错误B.正确参考答案:B38. 正“与非”门也就是负“或非”门。( )T.对F.错参考答案:T39. 一般TTL门电路的输出端可以直接相连,实现线与。( )A.错误B.正确参考答案:A40. 在下列逻辑电路中,不是组合逻辑电路的有( )。A.数据分配器B.数据选择器C.计数器D.移位寄存器参考答案:CD41. 和八进制数(166)8等值的十六进制数和十进制数分别为( )。A.76H,118DB.76H,1

8、42DC.E6H,230DD.74H,116D参考答案:A42. 二值数字逻辑中变量只能取值0和1,且表示数的大小。( )A.错误B.正确参考答案:A43. 由n位寄存器组成的扭环移位寄存器构成的计数器的进制是( )。A.nB.2nC.4nD.无法确定参考答案:B44. DAC的分辨率就是当输入数字信号最低位变化1时,输出模拟电压的变化量。( )A.错误B.正确参考答案:A45. 组合逻辑电路消除竞争冒险的方法有( )。A.修改逻辑设计B.在输出端接入缓冲电路C.后级加缓冲电路D.屏蔽输入信号的尖峰干扰参考答案:A46. 移位寄存器除了具有暂存数码的功能外,还具有将数码移位的功能。( )A.错

9、误B.正确参考答案:A47. 在双积分A/D转换器中,输入电压在取样时间T1内的平均值VI与参考电压VREF应满足的条件是( )。A.|VI|VREF|B.|VI|VREF|C.|VI|=|VREF|D.无任何要求参考答案:A48. 采用移位寄存器可以把并行数据转化成串行数据。( )A.错误B.正确参考答案:B49. 接通电源电压就能输出矩形波形的电路是( )。A.单稳态触发器B.施密特触发器C.触发器D.多谐振荡器参考答案:D50. TTL电路中,高电平VH的标称值是( )。A.0.3VB.2.4VC.3.6VD.5V参考答案:C51. 设计一个五位二进制码的奇偶位发生器,需要( )个异或门

10、。A.2B.3C.4D.5参考答案:C52. 门电路组成的多谐振荡器振荡周期与时间常数RC无关。( )A.错误B.正确参考答案:A53. 以下各电路中,( )可以产生脉冲定时器。A.多谐振荡器B.单稳态触发器C.施密特触发器D.石英晶体多谐振荡器参考答案:B54. 用或非门构成的基本RS触发器的所谓“状态不定”是指在RS两端同时加信号( )。A.R=0,S=0B.R=0,S=1C.R=1,S=0D.R=1,S=1参考答案:D55. 要产生10个顺序脉冲,若用四位双向移位寄存器CT74LS194来实现,需要( )片。A.3B.4C.5D.10参考答案:A56. 实现一个全加器电路设计的方法有(

11、)A.仅用门电路B.用数据选择器+门电路C.用二进制译码器+门电路D.以上三者都可以参考答案:D57. 判断一个时序电路能自启动的依据是( )A.无效状态存在B.有无效状态存在且没有无效循环C.有无效状态存在且有无效循环D.有无效状态存在且有有效循环参考答案:B58. 在二进制译码器中,如果输入代码有n位,则有2的(n-1)次方个输出信号。( )A.正确B.错误参考答案:B59. D码是用字母B、C、D、表示的代码。( )A.错误B.正确参考答案:A60. 两输入逻辑异或门的输入/输出逻辑关系为( )。A.有1出0,全0出1B.有0出1,全1出0C.相同出0,不同出1D.相同出1,不同出0参考答案:C

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 高等教育 > 习题/试题

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号