通过DFM实现设计技术与工艺节点的对等演进

上传人:壹****1 文档编号:508506084 上传时间:2024-01-07 格式:DOCX 页数:5 大小:363.77KB
返回 下载 相关 举报
通过DFM实现设计技术与工艺节点的对等演进_第1页
第1页 / 共5页
通过DFM实现设计技术与工艺节点的对等演进_第2页
第2页 / 共5页
通过DFM实现设计技术与工艺节点的对等演进_第3页
第3页 / 共5页
通过DFM实现设计技术与工艺节点的对等演进_第4页
第4页 / 共5页
通过DFM实现设计技术与工艺节点的对等演进_第5页
第5页 / 共5页
亲,该文档总共5页,全部预览完了,如果喜欢就下载吧!
资源描述

《通过DFM实现设计技术与工艺节点的对等演进》由会员分享,可在线阅读,更多相关《通过DFM实现设计技术与工艺节点的对等演进(5页珍藏版)》请在金锄头文库上搜索。

1、欢迎阅读本文档,希望本文档能对您有所帮助!通过DFM实现设计技术与工艺节点的“对等演进”随着半导体行业向45nm及更精微节点迈进,制造技术面临着来自间距、迁移率、变异、漏电流和可靠性等多方面越来越大的挑战。为使半导体线路图能继续以具成本效益的方式前行,设计技术为提供“对等演进(equivalent scaling)”正承受巨大压力。 设计技术确实也在提供“对等演进”。传统上,“经典”的演进/微缩指的是随着每次工艺节点的进步,物理尺寸都相应缩小,但并没对所用的基础材料作任何改变。看一看半导体国际技术路线图(ITRS)就可发现,这种类型的缩放在180nm“碰了壁”对所要求的技术没有现成的解决方案。

2、 当传统微缩无能为力时,摩尔定律揭示的性能、密度和成本的运行轨迹借助对等演进继续着,也就是在不要求工艺技术作任何创新的前提下,主要通过降低功耗或加大密度的新设计技术来进行。通过利用对等演进,设计技术可“分担”翻越半导体线路图这堵墙的负担。的确,设计技术有望从目前的硅工艺技术中“榨取”前所未有的巨大价值。 那剩下的还有哪些问题呢?保守地说,其中有一半涉及到工艺节点的功耗问题,另有1/3个属于节点对应的面积问题,以及一些节点的性能价值问题。毫无疑问,这是重新进行研发和投资工具能得到高回报的所在。 工艺数据不是灵丹妙药。在180nm及更先进工艺,制造要求相当直白,并包含在诸如每层的宽度和间距等设计规

3、则中。只要遵守这些规则,设计师就可以对这些芯片实现预期性能方面放心。但随着每一新工艺节点的诞生,设计规则已变得愈加纷繁复杂,甚至互相冲突。 目前,设计师面临着令人束手无策的摩尔定律断言:在越来越厚的设计规则手册中(通常不加任何说明的)一套完全“语境依赖(context-dependent)”的推荐规则的大爆炸。无晶圆半导体公司一直呼吁有详尽的工艺信息以帮助分析和补偿工艺复杂性和变异性。 但代工厂一直不愿意公开这一高度敏感和机密的信息, 既有出于竞争的考虑,还因为这种数据可能改变代工厂-无晶圆半导体公司合约的本质。想一想若代工厂必须签约遵守能对设计进行优化的准确工艺统计,将会是怎样一种情形!更坏

4、的情况,尖端(bleeding-edge)工艺模型在设计完成前,可能就已陈旧;另外,面向早期模型的设计优化可能在成熟工艺中实际上有害。 不同的关注点 近期,代工厂作出了妥协,以加密的形式提供某些工艺模型数据。但此举带来新的两难境地:设计师现能接触工艺信息,但他们用这些信息做什么?由对随机掺杂波动引发的调制电压(Vt)变异做出的统计或化学机械研磨模型又该如何影响设计师执行综合、布局和布线的方式?现实地上,不会这样。另外,不必定成为工艺专家的设计师有足够的事令他们忧心忡忡。 我们不能期望芯片设计师和工艺工程师能转眼就成为这两个领域的通才另外,是否值得这样做尚不一定。存在于设计和制造间的不同关注是一

5、种事实,即使在集成器件制造商中也是如此,且它还是代工厂-无晶圆公司模式得以维持的关键。 可制造性设计 随着我们迈向65nm,参数故障也即芯片没能满足功耗和时序要求成为制约良率的主要因素。参数良率损耗在45nm及更精微节点继续变得益发重要。在这种背景下,可制造性设计(DFM)有许多机会来衔接设计和工艺,并提供高价值的对等演进。 借助以前的“几何DFM”或“以形状为中心DFM”工具在制造性和良率方面取得的成功经验已被焙炼为经典的良率改进(yield ramp)方法论。现在,“电子DFM”方案以其两位数的参数良率增益提供前所未有的最大潜能。 优化方案 如图1所示,电子DFM是关于优化设计师和产品工程

6、师所关注目标的:泄漏功耗、动态功耗、时序和时序变异、工艺窗口、甚至可靠性。这种优化的驱动器由包含整个制造过程中物理和电子所有关联信息的分析引擎组成。最后,“启动按钮”或实现优化目标的自由度包括对布局、走线和过孔、甚至每个晶体管尺度所做的改变。 图1:电子DFM方案为衔接设计和制造提供了前所未有的好处。 在不远的将来,电子DFM技术将越来越多配属在设计实现流中。最终,将为终端客户提供真正的“价值设计”能力,以最大化每片晶圆的效益。 如在图4中所演示的,电子DFM方案是在三个基础规则上构建起来的将设计要求纳入制造;把制造认知带给设计;可无需对设计流、设计签收以及向制造或晶圆生产设备线递付等环节做出

7、重大改变就可工作在现有设计环境中。 图4:电子DFM的三条基本规则 电子DFM方案将特定设计信息考虑在内;其它方法则没有。举个简单例子,诸如一个晶体管门等特征的实际印刷尺度因为步进光刻机图象虚化(stepper defocus)会以一种决定于该特征模式环境的方式改变。图2显示,当在一个空疏区域(iso)实施隔绝时,一个器件的印刷尺度将与周遭包围着其它器件的密致区域(dense)内的器件不同。 图2:晶体管门长度的少许增加可显著降低泄漏功耗和变异。 图的左部显示,若没有这些关联信息,则无法确定线宽是否会在正(positive)或负(negative)方向产生改变。在图的右部,我们能发现,参数变异

8、方向明显地取决于线间距环境的“疏密”程度。模式关联认知电子DFM方案能利用该信息以推动制造性,因此能以期望的尺度印刷线宽。 两个关键因素 在65nm节点,影响参数良率的最关键因素是泄漏功耗,它可占到整个芯片功耗的50%以上。在45nm,泄漏功耗可占整个芯片功耗的60%。更有甚者,因更低的工作电压,用于控制65nm泄漏功耗的设计技术也许在45nm无能为力。在45nm,三Vt技术也许变得不太可行。 用于应对泄漏功耗和变异双重挑战的电子DFM方案包括诸如晶体管门长度偏置等技术,该技术在65nm可显著降低漏电流,预期其在45nm会有更大作为。对设置不特别关键的晶体管的门长度实施积极偏置业已表明可显著降

9、低漏电流、降低漏电流变异性,并从总体上带来更高的参数良率。 图3:将模式或间距背景考虑在内时,能更正确地预测由工艺窗口产生的变异。 单纯以设计为中心或以制造为中心的观点都不能使这种技术得以实现。芯片设计师也许惊异地发现,其功耗和时序要求,无需对晶圆生产设备线进行任何改动或调整就可被用于为每一设计度身定制一条制造线的确,为每个设计中的每只晶体管。工艺工程师可能会惊讶地发现,芯片设计师能利用可用的权属或工艺裕量的便利以使工艺提供改善了的硅参数质量。 DFM为电子设计自动化和半导体行业提供了一个新契机。DFM要求代工厂及其客户以一种新的方式携起手来,创制一种更健康的新模式。 若DFM可将提供对等比例及降低成本的潜力发挥至极致,并接手以前设计-制造接口遗留下来的问题,那么,我们就有理由展望DFM将催生未来一个数十亿美元的市场。 笼罩在工艺技术的阴影下,在耗时数十年后,设计技术现可通过这条路成为推动半导体和电子生态系统发展的关键技术。 作者:Jacob Jacobson 首席执行官 Andrew B. Kahng 董事长兼共同创始人 Blaze DFM公司 1感谢阅读本文档,祝您工作顺利,步步高升!

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 行业资料 > 国内外标准规范

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号