DVCCC8JH计算机组成原理实验指导书print

上传人:s9****2 文档编号:508081604 上传时间:2022-12-06 格式:DOC 页数:46 大小:1.32MB
返回 下载 相关 举报
DVCCC8JH计算机组成原理实验指导书print_第1页
第1页 / 共46页
DVCCC8JH计算机组成原理实验指导书print_第2页
第2页 / 共46页
DVCCC8JH计算机组成原理实验指导书print_第3页
第3页 / 共46页
DVCCC8JH计算机组成原理实验指导书print_第4页
第4页 / 共46页
DVCCC8JH计算机组成原理实验指导书print_第5页
第5页 / 共46页
点击查看更多>>
资源描述

《DVCCC8JH计算机组成原理实验指导书print》由会员分享,可在线阅读,更多相关《DVCCC8JH计算机组成原理实验指导书print(46页珍藏版)》请在金锄头文库上搜索。

1、计算机组成原理实验指导书李翠玉 主编沈阳工业大学2010年8月前 言计算机组成原理是计算机科学与技术及相关专业的一门专业基础课,是工程性、技术性和实践性都非常强的一门课程,不仅在开展理论教学中讲授计算机的基本组成与工作原理的基础知识的同时,还要重视实践教学环节以训练学生一定的硬件实践动手能力。计算机组成原理实验是利用中大规模集成电路等器件,对组成计算机的各相关部件进行逻辑设计、连线及测试。在实验过程中,通过对各部件的实现原理进行逻辑设计,经过对器件的选择及连线、编译、仿真等工作后,对于设计出的各个部件进行正确性测试。本实验实践环节在课程教学内容基础上提出基础实验和深度更广、综合性更强的设计性实

2、验,要求学生通过基本实验验证运算器的算术逻辑运算、存储器的读写操作和寄存器、存储器、外设之间的数据传送通路等内容。在设计性实验中给出设计要求和设计思路,由学生自行设计和调试,独立完成,加深学生对计算机的组成原理和指令在计算机中运行过程的理解,学生可体验设计一个简单计算机模型的方案、通过微指令、微程序的设计实现计算机的基本功能、不断调试最终达到设计要求的全过程。课程实验环节的目的是帮助学生系统地掌握计算机中的运算器、寄存器、译码电路、存储器、和存储微指令的控制存储器等硬件组成的相关知识,实现知识融会贯通的目的。通过实验使学生在实际操作中加深对计算机硬件组成与设计、指令的调试和运行维护等多方面的技

3、能,同时训练一定的实验动手能力。也使学生系统科学地受到分析问题和解决问题的训练,制定了一些实验项目。本书由李翠玉主编,由于作者水平有限,加之时间紧迫,书中难免有疏漏之处,请广大读者批评指正。 作 者 2010年8月目 录DVCC系列计算机组成原理系统概述1第二章 调试软件简介5实验一 8位算术逻辑运算实验8实验二 带进位控制8位算术逻辑运算实验14实验三 16位算术逻辑运算实验20实验四 移位运算器实验26实验五 存储器实验30实验六 数据通路实验35实验七 微控制器实验38第一章 DVCC系列计算机组成原理系统概述一、DVCC系列计算机组成原理系统简介DVCC系列计算机组成原理系统是江苏启动

4、计算机公司研制的。DVCC实验机能很好地完成计算机硬件系统各功能部件的教学实验,它包括运算器部件、控制器部件、主存储器部件、总线和几种最重要的外设接口实验,包括中断、定时计数器、输入/输出接口等,在相应软件的配合下,将各功能部件有机的结合起来,完成计算机整机的实验。通过它能体现出重要教学内容、能完成主要教学实验项目。在基本系统上支持多项扩展功能,它包括一个在系统大规模可编程器件,一个并行接口电路。DVCC系列实验系统可支持高级与初级两个层次上两种方式的实验,高层次的实验方式是指DVCC系列机与PC微机连起来运行,可以动态显示整个实验过程中数据流的流向和当前的各种参数;初级实验方式是指不接任何计

5、算机外围设备,只用DVCC系列机上的开关、按键及指示灯、数码管显示器等操作,控制实验机的运行,同时显示运行的结果。二、DVCC系列计算机组成原理系统硬件技术指标1、实验系统的字长为8位、16位兼容设计。可进行16位运算器实验。 2、实验系统的基本指令系统类PC 机,有多种指令格式,多种寻址方式。 3、主存储器采用8K字节静态存储器6264,用于存放用户程序和数据。 4、由4片4位的算术逻辑单元功能发生器级联而成16位运算器。另配有一个双向通用移位/寄存器,以实现逻辑移位功能。 5、控制器采用微程序方案实现,控存字长为24位,可用最大容量为1024字节,且用电可擦写的E2ROM存储器芯片组成,支

6、持动态微程序设计。 6、实验系统上配有一个RS232串行接口,能直接与微机相连,在软件的配合下,完成全部的部件实验和整机组成实验。 7、作为实验系统的扩展部分:(1)主板上扩展有一个6000门CPLD器件,以实现可重构原理计算机组成设计实验以及系统结构的实验,培养学生综合设计能力;(2)扩展有并行I/O口8255、定时/计数器8253,便于学生掌握计算机I/O口扩展方法;(3)配有万能接线板组成的通用实验板。 8、实验系统工作频率源由555时基电路和74LS123可再触发单稳态多谐振荡器组成产生,频率范围为330HZ580HZ。 9、实验系统上装有24个微程序输入开关,16个数据开关,18个控

7、制开关,2个微动开关和2位七段数码管以及多个发光二极管等。在不接入计算机的情况下能在手动方式下完成全部部件实验和整机组成实验。而且数据的输入/输出显示为高电平亮,低电平灭,符合人们的习惯。 10、实验系统须采用总线结构,使实验计算机具有结构简单清晰、扩展方便、灵活易变等诸多优点,实验时只要少些接线即可。 三、DVCC系列计算机组成原理系统软件性能1、独创的查错功能,通过上位机软件实时显示硬件运行情况,错误定位一目了然。 2、代码程序、微程序直接屏幕编辑。 3、微程序动作屏幕上直接解释,让学生充分理解计算机系统硬件与软件的结合点。 4、实验原理、目的、内容和动态调试软件集成于一体,计算机内部程序

8、运行流程彩色动态显示,直观生动,便于多媒体教学。 5、提供双通道虚拟示波器,用于实验过程中信号的观察,以便在设计性、创新性实验过程中及时分析排除故障,这样,可以减少实验室硬件设备的投入,提高实验设备的综合利用率。四、DVCC系列计算机组成原理实验机平面图DVCC系列实验机平面图如图1所示。从图1中可看到,DVCC系列实验机为学生提供了运算器ALU、寄存器堆模块、指令部件模块、内存模块、微程序模块、启停和时序电路模块、控制台控制模块以及扩展模块。各功能模块的输出均通过三态器件,部分模块间的总线已连好,另一部分模块的总线学生可按需要连接。各模块所用的控制线全部用跳线器跳接,简单方便。- 2 -I/

9、O扩展区扩展数据输出显示总线数据显示数据输入并显示微地址控制微地址显示微地址输入微程序模块启动运行手动脉冲编程写读运行单步运行方式停止运行控制SWCSWA总清外部总线内部总线程序RAMRS232串行通信口低8位运算器地址总线显示24个微程序输入开关高8位运算器部分信号控制开关手动、自动切换跳线器图1-1 DVCC-C8JH实验机平面图- 39 -第二章 调试软件简介DVCC实验机系统在控制软件的协调控制下,提供灵活的实验操作方式。在实验计算机独立使用时,通过拨动开关及发光二极管以及二进制数码形式进行输入、编程、显示、调试,而且数据的输入/输出显示为高电平亮,低电平灭,符合人们的习惯。在实验计算

10、机通过RS232通信接口与上位机联机时,可以在上位机上进行编程、相互传送装载实验程序、动态调试和运行实验程序等全部操作,实验者可根据实验题目的需要在两种实验操作方式之间随意切换。DVCC实验计算机系统提供WINDOWS环境下集成调试软件,有多个显示窗口,如寄存器窗口、微代码窗口、程序代码窗口、动态代码调试窗口、实时数据流动显示窗口等,可在屏幕上显示本实验计算机的组成逻辑示意图,如图2所示。在此环境下,微代码、程序代码可以直接在屏幕上修改或编程;微代码字段可以直接动作解释;调试运行过程实时动态跟踪显示,如数据流的流向及数据总线、地址总线、控制总线的各种信息,使调试过程极为生动形象;并具有逻辑示波

11、器测量等强大功能。为同学们提供了良好的实验操作环境,增强同学们的学习、实验的兴趣,从而提高教学效果。在DVCC实验计算机上还配有双通道虚拟示波器测量软件,用于实验过程中信号的观察,以便在设计性、创新性实验过程中及时分析排除故障,这样,可以减少实验室硬件设备的投入,提高实验设备的综合利用率。DVCC实验计算机系统的集成调试软件的硬件要求: 一台 IBM 兼容个人计算机,至少 Pentium 或 PentiumII或更高。 光驱和鼠标; Microsoft Windows95/97/98/NT/2000 操作系统; 至少32兆内存,建议使用64兆; 至少4兆可用硬盘空间; 至少256色显示卡。图2

12、-1 DVCC计算机系统的WINDOWS环境下集成调试软件界面 第三章 计算机各部件实验实验一 8位算术逻辑运算实验一、实验目的1、掌握算术逻辑运算器单元ALU(74LS181)的工作原理。2、掌握简单运算器的数据传送通路组成原理。3、验证算术逻辑运算功能发生器74LSl8l的组合功能。4、按给定数据,完成实验指导书中的算术逻辑运算。二、实验内容1、实验原理实验中所用的运算器数据通路如图1.1所示。其中运算器由两片74LS181以并串形成8位字长的ALU构成。运算器的输出经过一个三态门74LS245 (U33)到ALUO1插座,实验时用8芯排线和内部数据总线BUSD0D7插座BUSl6中的任一个相连,内部数据总线通过LZDOLZD7显示灯显示;运算器的两个数据输入端分别由二个锁存器74LS273(U29、U30)锁存,两个锁存器的输入并联后连至插座ALUBUS,实验时通过8芯排线连至外部数据总线EXD0D7插座EXJlEXJ3中的任一个;参与运算的数据来自于8位数据开并KD0KD7,并经过一三态门74LS245(U51)直接连至外部数据总线EXD0EXD7,通过数据开关输入的数据由LD0LD7显示。 图1.1中算术逻辑运算功能发生器74LS18l(U3l、U32)的功能控制信号S3、S2

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 建筑/环境 > 施工组织

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号