实验四 编码器,译码器,数码管(定稿) 2

上传人:M****1 文档编号:507601619 上传时间:2022-09-23 格式:DOC 页数:6 大小:152.50KB
返回 下载 相关 举报
实验四 编码器,译码器,数码管(定稿) 2_第1页
第1页 / 共6页
实验四 编码器,译码器,数码管(定稿) 2_第2页
第2页 / 共6页
实验四 编码器,译码器,数码管(定稿) 2_第3页
第3页 / 共6页
实验四 编码器,译码器,数码管(定稿) 2_第4页
第4页 / 共6页
实验四 编码器,译码器,数码管(定稿) 2_第5页
第5页 / 共6页
点击查看更多>>
资源描述

《实验四 编码器,译码器,数码管(定稿) 2》由会员分享,可在线阅读,更多相关《实验四 编码器,译码器,数码管(定稿) 2(6页珍藏版)》请在金锄头文库上搜索。

1、真诚为您提供优质参考资料,若有不当之处,请指正。实验四 编码器、译码器、数码管一、实验目的 1掌握编码器、译码器和七段数码管的工作原理和特点。 2熟悉常用编码器、译码器、七段数码管的逻辑功能和他们的典型应用。 3. 熟悉“数字拨码器”(即“拨码开关”)的使用。二、实验器材1. 数字实验箱 1台2. 集成电路:74LS139、 74LS248、 74LS145、 74LS147、 74LS148 各1片 74LS138 2片 3. 电阻: 200 14个4. 七段显示数码管:LTS547RF 1个三、预习要求1复习编码器、译码器和七段数码管的工作原理和设计方法。2. 熟悉实验中所用编码器、译码器

2、、七段数码管集成电路的管脚排列和逻辑功能。3. 画好实验用逻辑表。四、实验原理和电路 按照逻辑功能的不同特点,常把数字电路分成两大类:一类叫做组合逻辑电路,另一类叫做时序逻辑电路。组合逻辑电路在任何时刻其输出信号的稳态值,仅决定于该时刻各个输人端信号的取值组合。在这种电路中,输入信号作用以前电路的状态对输出信号无影响。通常,组合逻辑电路由门电路组成。(一)组合逻辑电路的分析方法:a根据逻辑图,逐级写出函数表达式。b进行化简:用公式法或图形法进行化简、归纳。必要时,画出真值表分析逻辑功能。(二)组合逻辑电路的设计方法:从给定逻辑要求出发,求出逻辑图。一般分以下四步进行。a分析要求:将问题分析清楚

3、,理清哪些是输入变量,哪些是输出函数。进行逻辑变量定义(即定义字母A、B、C、D 所代表的具体事物)。b. 根据要求的输入、输出关系,列出真值表。c. 进行化简:变量比较少时,用图形法;变量多时,可用公式法化简。化简后,得出逻辑式。d. 画逻辑图:按逻辑式画出逻辑图。进行上述四步工作,设计已基本完成,但还需选择元件数字集成电路,进行实验论证。值得注意的是,这些步骤的顺序并不是固定不变的,实际设计时,应根据具体情况和问题难易程度进行取舍。 (三)常用组合逻辑电路:1编码器编码器是一种常用的组合逻辑电路,用于实现编码操作。编码操作就是将具体的事物或状态表示成所需代码的过程。按照所需编码的不同特点和

4、要求,编码器主要分成二类:普通编码器和优先编码器。普通编码器:电路结构简单,一般用于产生二进制编码。包括:a二进制编码器:如用门电路构成的42线,83线编码器等。b二一十进制编码器:将十进制的09编成BCD码,优先编码器:当有一个以上的输入端同时输入信号时,普通编码器的输出编码会造成混乱。为解决这一问题,需采用优先编码器。如8线3线集成二进制优先编码器74LS148、10线4线集成BCD码优先编码器74LS147等。 2译码器译码器也是一种组合逻辑电路。所谓译码,就是把代码的特定含义“翻译”出来的过程。实现译码操作的电路称为译码器。译码器分成两类:状态译码器:将代码所代表的事物和状态“翻译”出

5、来的译码器。常用的状态译码器有:集成二进制译码器:2线4线译码器74LS139,3线8线译码器74LS138;二十进制译码器(BCD码十进制)74LS145等。显示译码器:将代码“翻译”成七段数码管的显示码,用来驱动各种数字显示器,如共阴极数码管译码驱动器74LS48和74LS248,共阳数码管译码驱动74LS47和74LS247等。表 3.1 74LS139 2-4线译码器功能表输入输出GBAY0Y1Y2Y311111000001010011三、实验内容及步骤(一) 译码器实验1状态译码实验:图3.1 74LS139 2-4线译码器 实验电路图 3.2 74LS138 3-8线译码器实验电路

6、 将2线-4线译码器74LS139和3线-8译码器74LS138分别插入实验箱的IC插座中。 按图3.1接线,输入G、B、A信号,观察LED输出 Y0、Y1、Y2、Y3的状态,并将结果填人表3.1 中。(G是使能端) 按图3.2接线,输入G1、G2A、G2B、A、B、C信号,观察LED输出Y0Y7。当使能信号G1、G2A、G2B满足表3.2条件时,译码器选通。(G1、G2A、G2B是使能端)表 3.2 74LS138 3-8线译码器功能表输 入输 出使能选择Y0 Y1 Y2 Y3 Y4 Y5 Y6 Y7G1 G2*C B A 1 1 1 1 1 1 1 1 10 1 1 1 1 1 1 1 1

7、1 00 0 01 00 0 11 00 1 01 00 1 11 01 0 01 01 0 11 01 1 01 01 1 1G2* = G2A +G2B 译码器扩展,用一片74LS139双2一4线译码器可接成 38线译码器。用两片74LS138 38线译码器可组成 416线译码器,按图3.3接线,即可完成24线、3一8线译码器的扩展。同样的方法,可完成更多的N2N译码器的扩展功能。图3.3(a)2-4线译码器扩展图 3.3(b)3-8线译码器扩展 BCD码十进制译码器实验将BCD码十进制译码器74LSl45插入实验箱中,按图3.4接线。其中BCD码用数字实验箱的8421码拨码开关产生(84

8、21拨码开关的工作原理见附录E),74LS145的译码输出Y0Y9与发光二极管LED相连。按动拨码开关,观察译码器输出指示灯LED的显示位置是否和拨码开关所指示的十进制数字一致。(注:拨码开关的输出端A、B、C、D也可接到数字箱的输出指示灯上,以便观察拨码开关的输出BCD码值)。2显示译码实验将显示译码驱动集成电路74LS248(或74LS48)和共阴极数码管插入实验箱空IC插座中, 按图3.5接线。图3.6为共阴极数码管LTS-547RF管脚排列图(字面向上)。图3.5 显示译码实验电路 接通电源后,观察数码管显示结果是否和拨码开关指示数据一致,记录结果。如不用8421拨码开关,也可用四位逻

9、辑开关代替。图3.6 7段数码管接脚图图 3.4 BCD-十进制译码器电路说明:a. 74LS48和74LS248的引脚和使用方法完全相同,显示字型略有不同。74LS248较好。b. 7段数码管内部由发光二极管(LED)组成字型的笔画。根据LED的连接方式不同分成共阴型和共阳型两种。共阴型7段数码管中全部LED的阴(负)极连接在一起;共阳型7段数码管中全部LED的阳(正)极连接在一起。在使用时要正确选择。c. 7段数码管的dp为小数点(decimal point),不参加译码。G为公共极,共阳或共阴,两个G脚内部相连。(二)编码器实验1普通编码器实验:根据图3.7所示电路,使用4输入与非门74

10、LS20 组成83线普通编码器,其输入接8位逻辑开关,输出A、B、C接输出指示灯LED。每个输入信号以低电平为有效信号。其输入输出的逻辑关系为: Y0 = Y1 = Y2 = 由上式可列出真值表如表3.3 所示。进行实验验证。表3.3 编码器的真值表输 入输 出Y2Y1Y001111111000101111110011101111101011101111011111101111001111101110111111101110图3.7 与非门组成的编码器实验线路图LED111111101112104线集成优先编码器实验:将104线(十进制BCD码)集成优先编码器74LS147插入实验系统IC空插

11、座中,按照图3.8接线。其输入接逻辑开关,输出D、C、B、A接四个输出指示灯LED。接通电源,按表3.4要求输入逻辑01电平,观察输出结果并填入表3.4中。(见下页)383线集成优先编码器实验:将83线集成优先编码器74LS148按上述同样方法进行实验论证。其接线如图3.9所示。功能表见表3.5 。(见下页)六、实验报告要求1. 整理实验线路图和实验数据、表格。2. 总结集成电路进行电路扩展的方法。3. 比较用门电路组成组合逻辑电路和应用专用集成电路各有什么优、缺点。图3.8 10-4线编码器实验接线 输 入 (K) 输 出123456789DCA1010110111011110111110111111011111110111111110111111111111:状态随意表3-4 十进制 / BCD 码编码器功能表 图3.9 8-3线编码器实验接线输 入 (K)输 出E101234567CBAGSEO10000000001010110111011110111110111111011111110111111111111:状态随意表3.5 8 / 3线编码器功能表 /

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 高等教育 > 其它相关文档

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号