数字逻辑复习题

上传人:cl****1 文档编号:506515974 上传时间:2023-12-21 格式:DOC 页数:30 大小:1.39MB
返回 下载 相关 举报
数字逻辑复习题_第1页
第1页 / 共30页
数字逻辑复习题_第2页
第2页 / 共30页
数字逻辑复习题_第3页
第3页 / 共30页
数字逻辑复习题_第4页
第4页 / 共30页
数字逻辑复习题_第5页
第5页 / 共30页
点击查看更多>>
资源描述

《数字逻辑复习题》由会员分享,可在线阅读,更多相关《数字逻辑复习题(30页珍藏版)》请在金锄头文库上搜索。

1、数字逻辑复习提纲一、选择题1.若ACDEGH为最小项,则它有逻辑相邻项个数为( ) A.8 . 82 C. 2 . 16.如果编码010表达十进制数,则此码不也许是( ) A.8421BC码 B. 52BCD码 C. 2BCD码 D. 余3循环码.构成移位寄存器不能采用的触发器为( D ) A. R-S型 B -K型 . 主从型 D 同步型5.如下PLD中,与、或阵列均可编程的是(C)器件。 A. PRO BPL C. PLA D.GAL6函数F(,C,D)=m(1,,4,8,10),它的卡诺图如右图所示。函数的最简与或体现式= 。A.CD.7组合电路是指 B 组合而成的电路。A.触发器B门电

2、路C.计数器D.寄存器8.电路如右图所示,经C脉冲作用后,欲使Q+1Q,则,B输入应为 A 。A.A,B=0B.=,B=1A=0,B=1D.1,9.一位十进制计数器至少需要 4个触发器。 B.5.1010n个触发器构成的扭环计数器中,无效状态有 D 个。A.n2n-1-2n11.GAL器件的与阵列 ,或阵列 。A.固定,可编程B可编程,可编程C固定,固定D可编程,固定1下列器件中是 现场片。A触发器B.计数器PRD.加法器13IspLSI器件中,缩写字母L是指 B 。A 全局布线区B.通用逻辑块.输出布线区I/O单元4.在下列逻辑部件中,不属于组合逻辑部件的是D 。A 译码器B编码器 C全加器

3、 D.寄存器5.八路数据选择器,其地址输入端(选择控制段)有 C个。 . C.3.46. 为将D触发器转换为T触发器,下图所示电路虚线框内应是 。A 或非门 B 与非门C 异或门 D 同或门17.用n个触发器构成计数器,可得到最大计数摸是 B 。A.n 2nnD2n-118F(A,B,) m(0,1,2,,4,5,6),则F=(C)(A)ABC (B)+B+C (C) (D) 19或非门构成的基本RS触发器,输入端SR的约束条件是( )(A)SR=0 ()SR= () (D) 21在CP作用下,欲使触发器具有n+=的功能,其端应接( D) (A) (B) 0 (C) (D) 比较两个两位二进制

4、数=10和=B1B0,当AB时输出F=1,则F的体现式是(C )。(A) (B)(C) (D) 23. 下列电路中属于数字电路的是(D )。 . 差动放大电路 B. 集成运放电路 C.RC振荡电路 . 逻辑运算电路 24. 表达任意两位十进制数,需要( )位二进制数。A. 6 B 7C8 D. 9 25. n个变量可以构成( )个最大项或最小项。 A. n B 2n.2n D. 2n- 26. 下列触发器中,没有约束条件的是( C )。主从RS触发器B.基本RS触发器 C.主从J-触发器. 以上均有约束条件27. 组合逻辑电路中的险象是由于(C )引起的。 电路未达到最简B.电路有多种输出 C

5、. 电路中的时延 D. 逻辑门类型不同 28. 实现同一功能的Mealy型同步时序电路比Moore型同步时序电路所需要的()。 A. 状态数目更多 . 状态数目更少C. 触发器更多 D. 触发器一定更少29. 用11表达十进制数2,则此码为(D)。 A. 余3码 B 5421码C.余3循环码 . 格雷码1.函数F(A,B,C,)=(1,,4,6,8,10),它的卡诺图如右图所示。函数的最简与或体现式=( )。A. B . D 32. 组合电路是指( )组合而成的电路。.触发器B门电路C计数器 D.寄存器33. 八路数据分派器,其地址输入(选择控制)端有( C )个。A1B.2.D834. 5定

6、期器构成的单稳态触发器输出脉宽t为 。 .13RC B.1.1RC.0.C D.RC35. 下列触发器中,没有约束条件的是(C )。 .主从R-S触发器. 基本R-S触发器 C. 主从-K触发器D.以上均有约束条件 36. 实现两个四位二进制数相乘的组合电路,应有(B)个输出函数。.4B. 8C 1D 12 37. 组合逻辑电路中的险象是由于(C )引起的。 A 电路未达到最简B. 电路有多种输出 . 电路中的时延 逻辑门类型不同38. 实现同一功能的Mel型同步时序电路比Moore型同步时序电路所需要的( D )。A. 状态数目更多B 状态数目更少 触发器更多 D触发器一定更少39. 用01

7、1表达十进制数2,则此码为(D)。 A. 余3码 2421码C. 余3循环码 D. 格雷码40. 原则与或式是由( )构成的逻辑体现式。 A 与项相或 B. 最小项相或 最大项相与 . 或项相与 41. J-K触发器在CP时钟脉冲作用下,要使得Q(n+1) =Qn,则输入信号必然不会为(A )。 AJ K B. J Q, K . =0, = DJ =Q, K = 42. 1111= (A )。 . B. .0D. 1 4. 表达任意两位无符号十进制数需要()二进制数。A6 B.7 C8 D9 6补码1.100的真值是( )。A +.0111 B. -.01 .-0.100 .-0.0047.原

8、则或-与式是由( C )构成的逻辑体现式。 A与项相或 B最小项相或 C最大项相与 D.或项相与48下列四种类型的逻辑门中,可以用( D )实现三种基本运算。.与门 B. 或门C. 非门 D 与非门49.将触发器改导致T触发器,下图所示电路中的虚线框内应是( )。 A.或非门 B与非门 异或门 D同或门5实现两个四位二进制数相乘的组合电路,应有(A )个输出函数。A. 8 B. C. 10 . 1 51要使K触发器在时钟作用下的次态与现态相反,J端取值应为(D )。A.JK00 BJ=01 =0 DJK=1 52.设计一种四位二进制码的奇偶位发生器(假定采用偶检查码),需要(B )个异或门。2

9、 B. 4 D 53.一种3:线的地址译码器(74L13),其控制信G1、的组合为_D_时才对输入进行译码。.110 B. 10 C 111 D0054.逻辑函,当变量的取值为_时,将浮现竞争冒险现象。 . B= B =0 ,C0 D.A=,55.下列逻辑函数中,与(AB)(A+C)等价的是C_。A. F=AB B. =A+B . A+B D.= B+C5函数= +AB转换成或非或非式为( )B C. 57图示ROM阵列逻辑图,本地址为1A01时,该字单元的内容为( C )A l10B 0111C. 10D 01005下列时序电路的状态图中,具有自启动功能的是( )59在下列电路中不是组合逻辑

10、电路的是 ( D )A、译码器 、编码器 、全加器 D、寄存器60PROM的与阵列(A ),或阵列( )。 A固定,可编程B可编程,固定C 固定,固定D.可编程,可编程61.一种十进制计数器至少需要( B )个触发器。 ABC.5D 102下列体现式中不存在竞争冒险的有( C )。Y=+A YAB+C CY=AB+AB D.=(A+)AB63.S技术的特点是_D_。A.必须用编程器 B不可反复编程 .成为产品后不可再变化 D.系统在线工作过程中可以编程.PRM、LA、AL三种可编程器件中,_B_是可编程的。PROM的或门阵列 B.AL的与门阵列C.AL的与门阵列或门阵列 .POM的与门阵列6.下列四个数中最大的数是(B ).(A)16

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 办公文档 > 解决方案

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号