《用EDA实现具有校时校分功能的数字钟》由会员分享,可在线阅读,更多相关《用EDA实现具有校时校分功能的数字钟(6页珍藏版)》请在金锄头文库上搜索。
电子线路实验课程设计报告AD实现多功能数字钟 专业班级: 姓名: 学号: 一、 实验任务用FP器件和EA技术实现多功能数字钟的设计已知条件:1、AX+PLUS2软件 2、FPA实验开发装置基本功能:1、以数字形式显示时、分、秒的时间 、小时计数器为24进制 、分、秒计数器为60进制扩展功能:、校时、校分 2、仿电台报时 3、时段控制 4、定点闹时二、 实验环节1、 设计一种0进制的电路。做出电路和仿真。2、 设计一种4进制的电路。做出电路和仿真。3、设计一种校时校分的电路。 4、 把24进制和2个6进制以及校时校分电路打包后,按秒、分、 时的顺序连接起来,并做出电路和仿真。三、 实验成果分析画60进制电路图,如下示对图形进行编译及波形仿真,并存档,仿真波形如下所示画4进制电路图,如下示对图形进行编译及波形仿真,并存档,仿真波形如下所示校时校分功能的电路图如下将所有电路封装连接,如下图对图形进行编译及波形仿真,并存档,仿真波形如下所示四、 实验总结本次实验的重点是理解0进制的电路流程图,并在此基本上设计24进制的电路。并需要把24进制和进制连成数字钟的电路。在编译电路图的过程中,需要注意的是在通过60进制改为24进制的时候,不能再原图上改,应当先保存一次后,变化了再重新保存一次,注意名字的变化。在文献夹中应当同步有60和24进制的原理图仿真图等