频率计的设计参考

上传人:公**** 文档编号:503493279 上传时间:2022-09-04 格式:DOC 页数:16 大小:456.50KB
返回 下载 相关 举报
频率计的设计参考_第1页
第1页 / 共16页
频率计的设计参考_第2页
第2页 / 共16页
频率计的设计参考_第3页
第3页 / 共16页
频率计的设计参考_第4页
第4页 / 共16页
频率计的设计参考_第5页
第5页 / 共16页
点击查看更多>>
资源描述

《频率计的设计参考》由会员分享,可在线阅读,更多相关《频率计的设计参考(16页珍藏版)》请在金锄头文库上搜索。

1、设计方案框图图2.1 方框图2.3 电路简述所谓频率,就是周期性信号在单位时间 (1s) 内变化的次数若在一定时间间隔T内测得这个周期性信号的重复变化次数为N,则其频率可表示为 fx=N/T 。因此,可以将信号放大整形后由计数器累计单位时间内的信号个数,然后经译码、显示输出测量结果,这是所谓的测频法。可见数字频率计主要由闸门电路、计数器电路、锁存器、时基电路、逻辑控制、译码显示电路几部分组成。数字频率计的主要功能是测量周期信号的频率。频率是单位时间( 1S )内信号发生周期变化的次数。如果我们能在给定的 1S 时间内对信号波形计数,数值保持及自动清零,并将计数结果在显示器上显示出来,就能读取被

2、测信号的频率。数字频率计首先必须获得相对稳定与准确的时间,同时将被测信号转换成幅度与波形均能被数字电路识别的脉冲信号,然后通过计数器计算这一段时间间隔内的脉冲个数,将其换算后显示出来。这就是数字频率计的基本原理。 被测信号Vx经放大整形电路变成计数器所要求的脉冲信号,其频率与被测信号的频率fx相同。时基电路提供标准时间基准信号,具有固定宽度T的方波时基信号II作为闸门的一个输入端,控制闸门的开放时间,被测信号I从闸门另一端输入,被测信号频率为fx,闸门宽度T,若在闸门时间内计数器计得的脉冲个数为N,则被测信号频率fx=N/THz。可见,闸门时间T决定量程,通过闸门时基选择开关选择,选择T大一些

3、,测量准确度就高一些,T小一些,则测量准确度就低.根据被测频率选择闸门时间来控制量程.在整个电路中,时基电路是关键,闸门信号脉冲宽度是否精确直接决定了测量结果是否精确. 2.4.2基准脉冲产生电路的设计与仿真1、由555定时器构成的多谐振荡器的工作原理多谐振荡器是能产生矩形脉冲波的自激振荡器,由于矩形脉冲波中除基波外,还有丰富的谐波成分,故得名多谐振荡器。多谐振荡器没有稳态,只有两个暂态,在自身因素的作用下,电路就在两个暂稳态之间来回转换,故又称它为无稳态电路。产生矩形波的多谐电路很多,例如用TTL与非门构成的基本多谐振荡器和RC环形振荡器;用CMOS或非门组成的多谐振荡器。本设计中使用的是用

4、集成定时器构成的多谐振荡器。由555定时器产生的多谐振荡器如下图2.6所示。R1、R2和C是外接定时元件,电路中将高电平触发端(6脚)和低电平触发端(2脚)并接后接到R2和C的连接处,将放电端(7脚)接到R1、R2的连接处。由555定时器构成的多谐振荡器如图1所示,R1,R2和C是外接定时元件,电路中将高电平触发端(6脚) 和低电平触发端(2脚)并接后接到R2和C的连接处,将放电端(7脚)接到R1,R2的连接处。由于接通电源瞬间,电容C来不及充电,电容器两端电压uc为低电平,小于(1/3)Vcc,故高电平触发 端与低电平触发端均为低电平,输出uo为高电平,放电管VT截止。这时,电源经R1,R2

5、对电容C充电,使 电压uc按指数规律上升,当uc上升到(2/3)Vcc时,输出uo为低电平,放电管VT导通,把uc从(1/3)Vcc 上升到(2/3)Vcc这段时间内电路的状态称为第一暂稳态,其维持时间TPH的长短与电容的充电时间有关 。充电时间常数T充=(R1R2)C。由于放电管VT导通,电容C通过电阻R2和放电管放电,电路进人第二暂稳态.其维持时间TPL的长短与电 容的放电时间有关,放电时间常数T放R2C0随着C的放电,uc下降,当uc下降到(1/3)Vcc时,输出uo。 为高电平,放电管VT截止,Vcc再次对电容c充电,电路又翻转到第一暂稳态。不难理解,接通电源后,电 路就在两个暂稳态之

6、间来回翻转,则输出可得矩形波。电路一旦起振后,uc电压总是在(1/32/3)Vcc 之间变化。 图2.6 555定时器构成的多谐振荡器电路及工作波根据Uc的波形图可以确定以下参数:振荡周期 T = TPH + TPLTPH 对应的充电时间 TPH = 0.7(R1+R2)CTPL 对应的放电时间 TPL = 0.7R2C振荡周期 T = TPH+TPL = 0.7(R1+R2)C + 0.7R2C 荡频率 F = 1/T取 R1=5.1K R2=2.1K C=100uF可得到 T=1.001S1S2、555简介 555 定时器是一种模拟和数字功能相结合的中规模集成器件。一般用双极性工艺制作的称

7、为 555,用 CMOS 工艺制作的称为 7555,除单定时器外,还有对应的双定时器 556/7556。555 定时器的电源电压范围宽,可在 4.5V16V 工作,7555 可在 318V 工作,输出驱动电流约为 200mA,因而其输出可与 TTL、CMOS 或者模拟电路电平兼容。 555 定时器成本低,性能可靠,只需要外接几个电阻、电容,就可以实现多谐振荡器、单稳态触发器及施密特触发器等脉冲产生与变换电路。它也常作为定时器广泛应用于仪器仪表、家用电器、电子测量及自动控制等方面。它内部包括两个电压比较器,三个等值串联电阻,一个 RS 触发器,一个放电管 T 及功率输出级。它提供两个基准电压VC

8、C /3 和 2VCC /3。555电路的内部电路方框图如图2.7所示。它含有两个电压比较器,一个基本RS触发器,一个放电开关T,比较器的参考电压由三只5K的电阻器构成分压,它们分别使高电平比较器A1同相比较端和低电平比较器A2的反相输入端的参考电平为和。A1和A2的输出端控制RS触发器状态和放电管开关状态。当输入信号输入并超过时,触发器复位,555的输出端3脚输出低电平,同时放电,开关管导通;当输入信号自2脚输入并低于时,触发器置位,555的3脚输出高电平,同时放电,开关管截止。是复位端,当其为0时,555输出低电平。平时该端开路或接VCC。Vc是控制电压端(5脚),平时输出作为比较器A1的

9、参考电平,当5脚外接一个输入电压,即改变了比较器的参考电平,从而实现对输出的另一种控制,在不接外加电压时,通常接一个0.01uf的电容器到地,起滤波作用,以消除外来的干扰,以确保参考电平的稳定。T为放电管,当T导通时,将给接于脚7的电容器提供低阻放电电路。图2.7 555定时器内部方框图3、在Multisim下设计的基准脉冲产生电路如图2.8图2.8 基准脉冲产生电路仿真显示如图2.9所示,基准脉冲产生电路产生1HZ信号,符合要求。图2.9经过与非门所得反向波形如图2.10图2.102.4.3闸门电路设计与仿真1、闸门电路原理时钟电路产生的振荡信号进过与非门反向后作为控制信号加到CD4017的

10、CP0输入端,产生时序控制信号。从而实现1S的脉冲计数(即频率检测)数值保持及自动清零当第一个脉冲信号到来时,使得CD4017的Q0输出端由低电压变为高电压,在CD4017的输入端输入的第二个脉冲信号到来之前,Q0将保持高电平状态。当第二个脉冲信号到来时,CD4017的Q0段由高电平变为低电平,输出端Q1端由低电平变为高电平。2、CD4017简介数字电路CD4017是十进制计数分频器,它的内部由计数器及译码器两部分组成,由译码输出实现对脉冲信号的分配,整个输出时序就是Q0、Q1、Q2、Q9依次出现与时钟同步的高电平,宽度等于时钟周期。 CD4017有10个输出端(Q0Q9)和1个进位输出端Q5

11、-9。每输入10个计数脉冲,Q5-9就可得到1个进位正脉冲,该进位输出信号可作为下一级的时钟信号。 CD4017有3个输入端(MR、CP0和CP1),MR为清零端,当在MR端上加高电平或正脉冲时其输出Q0为高电平,其余输出端(Q1Q9)均为低电平。CP0和CPl是2个时钟输入端,若要用上升沿来计数,则信号由CP0端输入;若要用下降沿来计数,则信号由CPl端输入。设置2个时钟输入端,级联时比较方便,可驱动更多二极管发光。 由此可见,当CD4017有连续脉冲输入时,其对应的输出端依次变为高电平状态,故可直接用作顺序脉冲发生器。CD4017提供了16引线多层陶瓷双列直插(D)、熔封陶瓷双列直插(J)

12、、塑料双列直插(P)和陶瓷片状载体(C)4种封装形式。3、在Multisim下设计的闸门电路如图 2.11图2.11 闸门电路 4017输出端Q0的波形如图2.12图2.124017端Q0端跟Q1端波形对比如图2.13图2.132.4.4 计数译码驱动显示电路设计与仿真1、计数译码驱动电路原理计数器的作用是对输入脉冲计数,根据设计要求,最高测量频率为9999Hz ,应采用 4 位十进制计数器,选用十进制计数器74HC160,显示译码器的作用是把用 BCD 码表示的 10 进制数转换成能驱动数码管正常显示的段信号,以获得数字显示。显示译码器的输出方式必须与数码管匹配。并由十进制计数器(七段译码器

13、)和LED数码管组成的4位十进制计数显示器来显示数字。2、74HC160简介 集成十进制加法计数器74HC160中, /LD为同步置数控制端,低电平有效,/CR为异步清0控制端,低电平有效,CTP和CTT为计数控制端,D0,D1,D2,D3为并行数据输入端,Q3,Q2,Q1,Q0是计数输出,Q3为最高位。CO为进位输出端,产生进位输出信号。CP为计数脉冲输入端,上升沿有效。 74HC160的逻辑功能如下:(1)异步清0功能。当清0信号为0,无论CP何其他输入端有无信号输入,计数器都被清0,这时Q3 Q2 Q1 Q0=0000。 (2)同步置数功能。当清0信号为1,置数信号为0是,在脉冲上升沿的

14、作用下,D0 D1 D2 D3的并行输入数据,被置入相应的触发器中,这时Q3 Q2 Q1 Q0= D0 D1 D2 D3。 (3)计数功能。当/LD=/CR=CTP=CTT=1,CP输入计数脉冲时,计数器按照8421BCD码的规律进行十进制加法计数。 (4)保持功能。当/LD=/CR=1,且T和P中有0时,计数器保持状态不变。CTT=0、CTP=X,进位为0。3、4511简介CD4511是一个用于驱动共阴极 LED (数码管)显示器的 BCD 码七段码译码器,特点:具有BCD转换、消隐和锁存控制、七段译码及驱动功能的CMOS电路能提供较大的拉电流。可直接驱动LED显示器。CD4511 是一片

15、CMOS BCD锁存/7 段译码/驱动器,引脚排列如图2.14所示。其中a b c d 为 BCD 码输入,a为最低位。LT为灯测试端,加高电平时,显示器正常显示,加低电平时,显示器一直显示数码“8”,各笔段都被点亮,以检查显示器是否有故障。BI为消隐功能端,低电平时使所有笔段均消隐,正常显示时, B1端应加高电平。另外 CD4511有拒绝伪码的特点,当输入数据越过十进制数9(1001)时,显示字形也自行消隐。LE是锁存控制端,高电平时锁存,低电平时传输数据。ag是 7 段输出,可驱动共阴LED数码管。另外,CD4511显示数“6”时,a段消隐;显示数“9”时,d段消隐,所以显示6、9这两个数时,字形不太美观。所谓共阴 LED 数码管是指 7 段 LED 的阴极是连在一起的,在应用中应接地。限流电阻要根据电源电压来选取,电源电压5V时可使用300的限流电阻。图2.14 CD4511 引 脚 图其功能介绍如下:BI:4脚是消隐输入控制端,当BI=0 时,不管其它输入端状态如何,七段数码管均处于熄灭(消隐)状态,不显示数字。LT:3脚是测试输入端,当BI=1,LT=0 时,译码输出全为1,不管输入 DCBA 状态如何,七段均发

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 资格认证/考试 > 自考

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号