高性能DDS芯片AD9954及其应用

上传人:m**** 文档编号:499876013 上传时间:2023-05-10 格式:DOC 页数:3 大小:17.50KB
返回 下载 相关 举报
高性能DDS芯片AD9954及其应用_第1页
第1页 / 共3页
高性能DDS芯片AD9954及其应用_第2页
第2页 / 共3页
高性能DDS芯片AD9954及其应用_第3页
第3页 / 共3页
亲,该文档总共3页,全部预览完了,如果喜欢就下载吧!
资源描述

《高性能DDS芯片AD9954及其应用》由会员分享,可在线阅读,更多相关《高性能DDS芯片AD9954及其应用(3页珍藏版)》请在金锄头文库上搜索。

1、高性能DDS芯片AD9954及其应用摘要:AD9954是美国AD公司采用先进的DDS技术消费的高集成度频率合成器,它能产生200MHz的模拟正弦波。文章介绍了AD9954的根本特点和引脚功能,分析了其内部构造和工作原理,给出了AD9954在高速调制信号系统中的应用方案。关键词:AD9954串行操作RAM高速调制1 概述AD9954是采用先进的DDS技术开发的高集成度DDS器件。它内置高速、高性能D/A转换器及超高速比拟器,可用为数字编程控制的频率合成器,能产生200MHz的模拟正弦波。AD9954内含102432静态RAM,利用该RAM可实现高速调制,并支持几种扫频形式。AD9954可提供自定

2、义的线性扫频操作形式,通过AD9954的串行I/O口输入控制字可实现快速变频且具有良好的频率分辨率。其应用范围包括灵敏频率合成器、可编程时钟发生器、雷达和扫描系统的FM调制源以及测试和测量装置等。AD9954的内部构造如图1所示,其主要特性如下:内置400MSPS时钟;内含14位DAC;相位、幅度可编程;有32位频率转换字;可用串行I/O控制;内置超高速模拟比拟器;可自动线性和非线性扫频;内部集成有102432位RAM;采用1.8V电源供电;可420倍倍频;支持大多数数字输入中的5V输入电平;可实现多片同步。图12 引脚说明AD9954采用48脚TQFP/EP封装,其引脚排列发图2所示,各引脚

3、定义如下:I/O UPDATE:在该引脚的上升沿可把内部缓冲存储器中的内容送到I/O存放器中。引脚电平的建立和保持与SYNC-CLK输出信号有关;DGND和AGND:数字地与模拟地;OSC/REFCLK和OSC/REFCLK:参考时钟或振荡输入端:CYRSTAL OUT:振荡器输出端;CLKMODESELECT:振荡器控制端,为1时使能振荡器,为0时不使能振荡器;LOOP_FILTER:该引脚应与AVDD间串联一个1k电阻和一个0.1F电容;IOUT和IOUT:DAC输出端,使用时应接一个上接电阻;DACBP:DAC去耦端,使用时应接一个0.01F的旁路电容;DAC_RSET:DAC复位端,使

4、用时应通过一个3.92k的电阻接至AGND端;COMP_OUT:比拟器输出端,可以输出方波或脉冲信号;COMP_IN和COMP_IN:比拟器输入端;PWRDWNCTL:外部电源掉电控制输入引脚;RESET:芯片复位端;IOSYNC:异步串行端口控制复位引脚;为1时,当前I/O操作立即停顿;为0时开场新的I/O操作;不用时,此引脚必须接地;SDO:采用3线串口操作时,SDO为串行数据输出端。采用2线串口操作时,SDO不用,可以不连;CS:片选端,低电平有效,允许多芯片共用I/O总线;SCLK:I/O操作的串行数据时钟输入端;SDIO:采用3线串口操作时,SDO为串行数据输入端,采用2线操作时,S

5、DO为双向串行数据端。DVDD_I/O;I/O电源,可以是1.8V或3.3V;SYNC_IN:同步多片AD9954输入信号,使用时与主AD9954的SYNC_CLK的输出相连;SYNC_CLK:时钟输出脚,为内部时钟的1/4,可用作外围硬件同步;OSK:在编程操作时可用该脚来控制幅度与时间斜率,与SYNC_CLK同步;当OSK不能被编程时,此脚接DGND;PS1和PS0:可用来选择4个RAM段控制字区中的一个。3 AD9954的串行操作在AD9954的串行操作中,指令字节用来指定读/写操作和存放器地址。由于串行操作是在存放器级别上发生的,因此串行端口控制器应能识别指令字节存放器地址和自动产生适

6、当的存放器字节地址。在串行操作指令阶段和通信阶段,一般先传送指令阶段的指令字,指令阶段对应于SCLK的前8个上升沿,其对应的指令字8比特包含了以下信息:MSBD6D5D4D3D2D1LSBR/WXXA4A3A2A1A0其中R/W位用于决定指令字后的操作是读还是写,高电平为读出,低电平为写入;6、5位的电平上下与操作无关;40位那么对应于A4A0,表示操作串行存放器地址,该地址信息同时包含了与该指令字所在指令段对应的通信段的传送字节数。指令阶段后接着是通讯阶段,传送对应于字节数的几个通信周期。通信周期完成后,AD9954的串口控制器即认为接下来的8个SCLK的上升沿对应的是下一个通信周期的指令字

7、。IOSYNC引脚为高时将立即终止当前的通信周期,而当IOSYNC引脚状态回到低电平时,AD9954串口控制器即认为接下来的8个系统时钟的上升沿对应的是下一个通信周期的指令字,从而保持通信的同步。AD9954的串行操作有两种数据传送方式,即从最高位开场传送和从最低位开场传送,这是由控制存放器0的第8位来决定的。默认状态为低电平,此时先传送最高位,假设为高电平那么先传送最低位。串行操作的读/写时序如图3所示。4 AD9954的RAMAD9954内部的102432静态RAM具有双向单一入口,对它进展的读/写操作不能同时进展,写操作优先。RAM的使能位是CFR控制功能存放器31位,此位为低时,对RA

8、M的操作只能通过串行端口;此位为高且CFR为逻辑0时,RAM的输出为相位累加器的输入,此时给芯片提供的是频率转换字;此位为高且CFR为逻辑1时,RAM的输出可作为相位偏移加法器的输入给芯片提供相位偏移控制字。写RAM的操作首先通过控制PS1、SP0来选择RAM段。然后再对相应的RAM控制存放器写RAM操作的地址变化率、起始地址、终止地址、形式控制和停留方式位。RAM段控制存放器的5、6、7位可用来指示RAM操作的5种形式,即直接转换形式、上斜坡形式、双向斜变形式、连续双向斜变形式和连续循环形式。其中连续循环形式是使能RAM,RAM形式控制字为100,这种形式可提供自动、连续、单向的扫频,地址发

9、生器从起始地址开场,当其增加到终止地址后会自动回到起始地址重新开场下次循环。RAM段控制存放器的3924位可定义RAM控制器在每个地址停留的SYNC_CLK的周期数,取值范围是165535;9、8、2316位用于定义10位终止地址;30、1510位那么用于定义10位起始地址。5 在高速调制系统中的应用调制信号对干扰有较强的抵抗作用,同时对相邻信道的信号干扰也较小,并具有解调方便且易于集成等优点,因此数字调制信号系统可广泛应用于现代通信设备及科研教学仪器中。由于受频率准确度、稳定度和范围等因素的制约,进步数字调制方式中的FM速度是难点,用高性能DDS芯片AD9954可以很好的解决这个问题。AD9

10、954具有良好的频率分辨率和快速、连续的变频才能,它内部有静态RAM,能实现高速数字调频。数字调制信号系统的框图如图4所示。本系统采用DSP作为控制电路的核心,来向AD9954写命令字,AD9954将产生所需频率的正弦或调制信号,并经低通滤波器后输出。AD9954的串口与DSP相连,DSP通过AD9954的CS、SCLK、SDIO和SDO管脚向AD9954写入数据和控制字。首先设置特定的存放器控制字,以允许RAM工作,接着将RAM输出作为相位累加器的输入给芯片提供频率转换字,然后写好RAM段控制存放器的值,定义好起始地址、终止地址并选择好工作形式。例如,在RAM地址256511中写入计算好的频率值,主要操作过程如下:1允许RAM操作,去除CFR;2选择形式5即连续循环形式;3选择RAM段1,PS0=1,PS1=0;4指令字节为00001001;5

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 办公文档 > 工作计划

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号