最新微型计算机系统期末习题答案

上传人:工**** 文档编号:499399858 上传时间:2022-09-30 格式:DOC 页数:11 大小:113.50KB
返回 下载 相关 举报
最新微型计算机系统期末习题答案_第1页
第1页 / 共11页
最新微型计算机系统期末习题答案_第2页
第2页 / 共11页
最新微型计算机系统期末习题答案_第3页
第3页 / 共11页
最新微型计算机系统期末习题答案_第4页
第4页 / 共11页
最新微型计算机系统期末习题答案_第5页
第5页 / 共11页
点击查看更多>>
资源描述

《最新微型计算机系统期末习题答案》由会员分享,可在线阅读,更多相关《最新微型计算机系统期末习题答案(11页珍藏版)》请在金锄头文库上搜索。

1、精品文档8086微型计算机系统考试题目答案一、填空题(每空1分,共20分)1、 微型计算机硬件系统可分成为 CPU 、存储器 和I/O 接口三大模块,模块之间通过 总线 连接而成。在系 统与输入/输出设备之间,必须通过 2接口相连接。2、目前计算机系统主要有两种体系结构,它们分别是冯诺依曼 和哈弗,有更高运行效率的是哈弗。3、已知 X=68, Y=-12,若用 8 位二进制数表示,则X + Y补=50H 此时,CF=_0 _; X Y补=38H/56D , OF=_0_4、8086 CPU的基本总线周期包含了 土个T状态。5、 I/O端口地址有两种编址方式,它们分别是独立编址 和 存储统一编址

2、 ;接口电路中,输入端口必须具有缓 冲功能,而输出端口必须具有锁存功能。6、硬件中断可分为可屏蔽中断和_非屏蔽中断两种。7、8086/8088 CPU响应可屏蔽中断的条件是_IF=1。8、 通用微型计算机的CPU由 _微处理器、存储器以及I/O接口电路_组成,8086CPU按照结构有_EU和 BIU _2个独 立的处理部件组成。9、 计算机最常用的数据编码是补码,若机器字长为 8位,则十进制数-128的补码是 10000000B ;若有带符号数 X=01H , Y=81H,则由计算机作8位减法运算X-Y后,累加器中的数是 10000000B,借位标志CF= 、符号 标示SF=_1、溢出标志OF

3、=_1_。由此可判断结果真值应为-12810、8086/8088 CPU在RESET!号到来后其 CS和IP的值分别为 FFFFH和0000H。11、CPU与外设传送数据时,输入/输出控制方式有_无条件方式 _ , _ 查询方式_ ,中断方式 和DMA方式。12、8086 CPU响应一个可屏蔽中断请求时,将向外设发送两个中断响应脉冲,通过数据总线读入中断类型码。13、INTEL 8253采用BCD码计数时,其最大计数值为 0000H ,此时的计数初值为_10000D二、选择题1 判断两个无符号数加法运算是否溢出的标志是_D_A. ZF ;B. SF;C. CF;D. OF2 8086CPI在计

4、算物理地址时,应将段地址C。A. 左移1位;B.右移1位;C.左移4位;D.右移4位3 INTEL 8088/8086 CPU 由D_组成。A 通用寄存器、专用寄存器和 ALU;B. ALU FR及8个16位通用寄存器C CS、ES SS DS及 IP、指令队列;D EU 和 BIU4 .下列4种描述中正确的是_B_。A 汇编语言只由指令语句构成。B 汇编语言语句包括指令语句和伪指令语句和宏指令语句。C 指令语句和伪指令语句都能经汇编程序翻译成机器代码。D 指令语句和伪指令语句都不能经汇编程序翻译成机器代码。5. 已知内存单元(20510H =31H (20511H =32H (30510H

5、=42H (30511H =43H 且 AX= 3A7BH DS=2000H,SS=3000H, BP = 0500H,则执行 MOV AL, BP+10H后 AX=DA. 3A31H B. 3231H C. 427BH D. 3A42H6. 一微机系统采用一片8259A若8259A设置为普通全嵌套、非缓冲、非自动中断结束等方式,并将ICW2设置为08H 各中断源的优先权是(1) C ,IR5引脚上中断源的中断类型码为(2) D,该中断源的中断服务程序入口地址应存于中断向量表中首址为(3) C 的4个单元内。(1) A自动循环B 固定不变,IR7优先权最高,IR0优先权最低C固定不变,IR0优

6、先权最高,IR7优先权最低D 由程序设定,可设置IRi优先权最高(2) A 05H B 08H C 0DH D 0FH(3) A 05H B 14H C 24H D 34H7 8253通道1外接100 KHz的时钟信号,按十进制计数,则当写入计数器的初值为5000H时,定时时间为(1) C ;若按二进制计数,定时10ms,则写入的计数初值为 A 。(1) A 5ms B 50 ms C 204.8 msD 20.48ms(2) A 1000H B 0100H C 0064H D 03E8H8、循环指令LOO的退出条件是 C。A AX=0B BX=0精品文档C. 咲 0 D . C冷 19、 8

7、086/8088系统中用于形成地址总线的器件是A 。A缓冲器;B 锁存器;C)计数器;D) 译码器10、8088/8086 CPU的基本总线周期由 B时钟周期组成。A 2 ; B 4 ; C 5 ; D 611、 在8086系统中中断号为0AH则存放中断向量的内存起始地址为B _ A 0AH; B 28H ; C 4AH ; D 2AH12、80X86 CPU各累加器AX的内容清零的正确指令是_B_。A AND AX, AX B XOR AX , AXC OR AX, AX D. NOT AX13、下列器件可作简单输入接口的电路是_(1) _ A _,作简单输出接口的电路是_ (2) _ B。

8、A三态缓冲器;B 锁存器; C反相器; D 译码器14、某微机最大可寻址的内存空间为16MB其CPU地址总线至少应有 _D。A 32 ; B 16; C 20; D 2415、伪指令VAR DW ?将在内存预留的存储空间是_B_。A. 1字节 B . 2字节C. 6字节D. 4字节_16、 关系运算符EQ NE LT、GT LE、GE等,当运算结果关系成立时汇编返回_A_。A. 0FFFFH B . 0000HC. 0001HD . 1000H17、8、8086 CPU寻址I/O端口最多使用_D_条地址线。A 8 ; B 10 ; C 12 ; D 1618、8086/8088系统中用于形成地

9、址总线的器件是_AA缓冲器;B 锁存器;C)计数器;D) 译码器19、某微机最大可寻址的内存空间为16MB其CPU地址总线至少应有_D。A 32 ; B 16; C 20; D 2415、两数比较,若相等时转移到LABEL的指令是_A_OA JZ LABEL ; B JC LABEL ;C JO LABEL ; D JS LABEL16、下列信号中_C来区分CPU访问内存储器或I/O接口。A WR; B RD ;C M / IO ; D DT /R17.8086存储信息的基本单位是A. 字 B .字节 C . KB D . MB 18.8086的字长有_C_位。A . 32 B. 16 C.

10、8D.6419.8086有4个通用数据寄存器,其中AX除用做通用寄存器外,还可用做 _A_A.累加器B .计数器 C .基址寄存器D. 段地址寄存器20、设寄存器BX存有一偏移地址,则对应内存单元的物理地址应在 _A_,A.数据段 B .代码段C.附加段 D .堆栈段21、设寄存器BP存有一偏移地址,则对应内存单元的物理地址应在 _D_A.数据段 B .代码段C.附加段 D .堆栈段 22.8086有20根地址线,直接寻址空间为_B_。A. 64 MB B . 1 MBC. 1024 KB D . 8MB23. 标志寄存器中PF= 1时,表示 A oA.运算结果低8位中所含1的个数为奇数精品文

11、档精品文档B. 运算结果低8位中所含1的个数为偶数C. 运算结果有溢出D. 运算结果无溢出24. 地址加法器是属于_B_中部件。A. EU B . BIU C . ALU D .指令队列25. 立即、直接、寄存器间接3种寻址方式,指令的执行速度,由快至慢的排序为 _CA .直接、立即、间接B .直接、间接、立即C .立即、直接、间接D.不一定26. 指令MOV AL BX中的源操作数在_A_中。A 数据段B 附加段C.堆栈段D 代码段27. 指令ADD AX SI+50H中,源操作数的寻址方式是_DA 变址寻址B 基址和变址寻址C 基址寻址D.变址相对寻址28. 指令MOV AX DAT1BX

12、F DI中,源操作数的寻址方式是 _DA .变址寻址B .基址和变址寻址C .基址寻址 D .基址变址相对寻址29. 将累加器AX的内容清零,错误的指令是 _B亠A . XOR AX AX B. AND AX OC . SUB AX AX D. CMP AX AX32. 伪指令VAR DW ?将在内存预留的存储空间是B_oA . 1字节 B . 2字节C. 6字节D . 4字节33. 伪指令BUF DB 20 DUP(Q 1)在内存中占用的存储空间是_D_。A. 80字节B . 20字节C. 60字节D. 40字节34. 语句MOV BX OFFSET DA执行后,BX存放的是_B_。A .

13、DAT的段地址 B.DAT1的偏移地址C . DAT的第1个数据D. DAT1的物理地址36. DO功能调用时,功能号应放入_C中。A . AX B. AL C. AH D. DX三、简答题(每小题5分,共15分)1、冯.诺依曼计算机的基本设计思想是什么?(1) 计算机应用由运算器、控制器、存储器、输入和输出设备等五大部分组成。(2) 存储器不但能存放数据,也能存放程序.计算机具有区分指令和数据的能力。而且数据和指令均以二进制形式存 放。(3) 将事先编好的程序存入存储器中,在指令计数器控制下,自动高速运行(执行程序)。2、8088CPI和8086CPU吉构的区别。(1) 8088指令队列长度

14、是4个字节,8086是6个字节。(2) 8088的BIU内数据总线宽度是 8位,而EU内数据总线宽度是 16位,这样对16位数的存储器读/写操 作需要两个读/写周期才能完成。8086的BIU和EU内数据总线宽度都是16位。(3) 8088外部数据总线只有8条AD7- AD0即内部是16位,对外是8位,故8088也称为准16位机。3、8086CPU构成系统时其存储器可分为哪两个存储体?它们如何与地址、数据总线连接?8086CPU构成系统时,其存储器可分为奇地址存储体与偶地址存储体。偶地址存储体的 8位数据线,与CPU16位数据 总线的D7D0连接;奇地址存储体的8位数据线与CPU16位数据总线的

15、D15D8连接。地址总线A19A1提供存储体 片选的高位地址,A0和BHE (HE有上划线)区分奇偶地址存储体。4、8086/8088 CPU系统为什么要采用地址锁存器?因为8086/8088的AD15AD0/AD7AD0既可作为低16位/8位地址线,又可作为16位/8位数据线,为了把地址信息分 离出来保存,外接存储器或外设提供16位/8位地址信息,一般须外加三态锁存器,并由CPU产生的地址锁存允许信号 ALE的下跳变将地址信息锁存入8282/8283锁存器中。5、计算机系统要完成一次外部中断,需要经历哪几个过程?(1)中断请求。中断源产生中断请求的条件对不同中断源是不同的。(2)中断判优。由于中断产生的随机性,可能同时提出多个中断源,此时就要根据中断源的轻重缓急,给它们确定 一个中断级别

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 医学/心理学 > 基础医学

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号