数字电子技术8124244298ggpv

上传人:桔**** 文档编号:498211899 上传时间:2022-09-22 格式:DOCX 页数:9 大小:128.92KB
返回 下载 相关 举报
数字电子技术8124244298ggpv_第1页
第1页 / 共9页
数字电子技术8124244298ggpv_第2页
第2页 / 共9页
数字电子技术8124244298ggpv_第3页
第3页 / 共9页
数字电子技术8124244298ggpv_第4页
第4页 / 共9页
数字电子技术8124244298ggpv_第5页
第5页 / 共9页
点击查看更多>>
资源描述

《数字电子技术8124244298ggpv》由会员分享,可在线阅读,更多相关《数字电子技术8124244298ggpv(9页珍藏版)》请在金锄头文库上搜索。

1、123456789101112131415ABDDCCACABACDBB1下列列逻辑式式中,正正确的“或”逻辑公公式是(A11+1=1 )2.有三三输入端端的与非非门当输输出端状状态为00时,三三个输入入端状态态应为(B.1111 )3.若逻逻辑表达达式F=,则AA、B、CC、D分分别为(D.11、0、11、1 )4.某JJ-K触触发器,每每来一个个时钟脉脉冲就翻翻转一次次,则其其J、KK端的状状态应为为(D.JJ=1,K=11 )5. 无无论JK触发发器原来来状态如如何,当当输入端端J11、K0时,在在时钟脉脉冲作用用下,其其输出端Q的的状态为为( C保保持不变变 )6. 基本本RS触触发器

2、,SSD=RD=0时时,输出出Q为(C.不不变 )7. 半半导体三三极管做做开关元元件时,应应工作在在哪两个个区域(A.饱和区区和截止止区 )8.逻辑表表达式AA+BCC= ( C.(A+B)(AA+C) )9. 同步计数器和异步计数器比较,同步计数器显著优点是(A.工作速度快)10. 用0、1两个符号对100个信息进行编码,则至少需要(B7位)11. 将TTL与非门作非门使用,则多余输入端应做_处理。(A全部接高电平)12. 下列电路中,不属于组合逻辑电路的是(C寄存器)。13. 如题下图所示,由555定时器组成的电路是(D.多谐振荡器)14.N个触发器可以构成能寄存_ B.N _位二进制数

3、码的寄存器15. 多谐振荡器可产生_( B.矩形脉冲 )1一位8421BCD码计数器至少需要_4_个触发器。2. D触发器的特性方程为Qn + 1 =D3.数字字电路按按照是否否有记忆忆功能通通常可分分为两类类:组合合逻辑电电路,时时序逻辑辑电路。4. 在在TTLL门电路路的一个个输入端端与地之之间接一一个100KW电阻,则则相当于于在该输输入端输输入_高高_电平平;在CCMOSS门电路路的输入入端与电电源之间间接一个个1KW电阻阻,相当当于在该该输入端端输入高高电平。55. 能能实现“线与”的TTTL门电电路叫 OC门门,能够够实现“线与”的CMMOS门门叫 OOD门66. 774LSS13

4、88是3线线8线译译码器,译译码为输输出低电电平有效效,若输输入为AA2A1A0=1110时,输输出 应应为100111111。77. TTTL集集成JKK触发器器正常工工作时,其其和端应接接 高 电平。88. 基基本RSS触发器器的特征征方程为为_是是约束9. TTTL三态态门的输输出有三三种状态态即高电电平、低低电平和和 高阻阻_状态态。100. 88选1数数据选择择器CTT74LLS1551,它它有_33_位地地址码。11. 组成计数器的各个触发器的状态,能在时钟信号到达时同时翻转,它属于_同步_计数器12.若用二进制代码对32个字符进行编码,则需要_5_位二进制数。13.对于T触发器,

5、当T=_0_时,触发器处于保持状态。14.共阴极LED数码管应与输出_高_电平有效的译码器匹配,共阳极LED数码管应与输出_低电平有效的译码器匹配。15.或非门电路输入都为逻辑1时,输出为逻辑 0_1 逻逻辑电路路如图所所示,试试写出函函数F的的逻辑式式。Y1Y21.解: (11分) (1分分) (11分) (1分) (1分分)2. 将下列列函数化化简为最最简与或或表达式式。STAY7Y5Y6Y4Y3Y2Y1Y0STCSTBA0A1A274LS138根据逻辑辑表达式式填卡诺诺图:(4分)CDAB000111100000000111111111111000003. 图图(a)门电路路输入端端A、

6、B的波形形如图(b)所所示,试画出出C、D、E端波波形。CDE , (1分分) (1分)4.电路路如下图图所示,请请画出在在输入信信号A、BB作用下下,输出出Q的波波形。设设触发器器为边沿JKK触发器器,为异异步清零零端。Q4.在举举重比赛赛中,有有三名裁裁判,其其中包括括一名主主裁判和和两名副副裁判。比比赛时,只只有主裁裁判判定定运动员员成绩有有效、加加上至少少一名副副裁判判判定运动动员成绩绩有效时时,该运运动员的的成绩才才有效,请请用三线线-八线线译码器器74LLS1338和与与非门设设计。(118分)真值表ABCY0000001001000110100010111101111111CP&

7、2. 774LSS1611是同步步4位二二进制加加法计数数器,其其逻辑功功能表如如下,试试用两片片74LLS1661和与与非门电电路接成成计数长长度为为60进进制的计计数器,采采用端设设计。(112分)4123456789101112131415ABDDCCACABACDBB二、 填空题11. 44 2. Qnn + 1 =D 33. 组组合逻辑辑电路,时时序逻辑辑电路 4. 高,高高5. OOC门,OOD门 6.1101111111 77.高88. 9. 高高阻 110. 3 11. 同步步 112. 5 133. 0014. 高,低低15. 01.解:; (1分分)2. 解解:根据逻辑辑表

8、达式式填卡诺诺图:(4分)CDAB000111CDE10000000011111111111100000根据卡诺诺图化简简可得 Y=BB (1分)3. 解解: ,;绘图(33分)4.解:Q绘图(33分)四、分析析题(330分)1.(118分)解解:(11)设AA表示主主裁判,BB、C表表示两名名副裁判判,A、BB、C三三人裁定定成绩有有效用11表示,否否则用00表示。YY为表决决结果,成成绩有效效用1表表示,否否则用00表示,同同时A具具有否决决权,由由此可列列出真值值表。(22分)真值表ABCY00000010010001101000101111011111(2)根根据真值值表得到到逻辑表表达式 (22分)(3)将将逻辑函函数Y与与74LLS1338的输输出表达达式进行行比较。设设A=AA2,BB=A11,C=A0,可可得 (22分)(4)画画出连线线图(44分)STAY7Y5Y6Y4Y3Y2Y1Y0STCSTBA0A1A274LS1381ABC&Y2.(112分) 解:根据题题意和774LSS1611的功能能表可知知,要求求采用异异步置零零设计电电路:(1)(2)反反馈归零零函数为为 (3)画画连线图图 11CP&

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 商业/管理/HR > 营销创新

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号