集成电路课程设计模三计数器设计

上传人:大米 文档编号:496492323 上传时间:2023-07-25 格式:DOC 页数:14 大小:884.92KB
返回 下载 相关 举报
集成电路课程设计模三计数器设计_第1页
第1页 / 共14页
集成电路课程设计模三计数器设计_第2页
第2页 / 共14页
集成电路课程设计模三计数器设计_第3页
第3页 / 共14页
集成电路课程设计模三计数器设计_第4页
第4页 / 共14页
集成电路课程设计模三计数器设计_第5页
第5页 / 共14页
点击查看更多>>
资源描述

《集成电路课程设计模三计数器设计》由会员分享,可在线阅读,更多相关《集成电路课程设计模三计数器设计(14页珍藏版)》请在金锄头文库上搜索。

1、集成电路课程设计题 目模三计数器设计姓 名学 号专业班级引言 计数器在数字系统中主要是对脉冲的个数进行计数,以实现测量、计数和控制的功能,同时兼有分频功能,计数器是由基本的计数单元和一些控制门所组成,计数单元则由一系列具有存储信息功能的各类触发器构成,这些触发器有RS触发器、T触发器、D触发器及JK触发器等。计数器在数字系统中应用广泛,如在电子计算机的控制器中对指令地址进行计数,以便顺序取出下一条指令,在运算器中作乘法、除法运算时记下加法、减法次数,又如在数字仪器中对脉冲的计数等等。计数器可以用来显示产品的工作状态,一般来说主要是用来表示产品已经完成了多少份的折页配页工作。以电子计数器为代表的

2、计数器于本世纪五十年代初问世,二十多年来发展十分迅速,目前的面貌已焕然一新,性能不断完善,功能不断扩大,自动化程度不断提高,早已冲破了早期只能用于测量频率或计数的概念而渗透到各个测量技术领域中,成为尖端科学研究、通讯、导航以及精密计量不可缺少的设备。在数字电子技术中应用的最多的时序逻辑电路。计数器不仅能用于对时钟脉冲计数,还可以用于分频、定时、产生节拍脉冲和脉冲序列以及进行数字运算等。但是并无法显示计算结果,一般都是要通过外接LCD或LED屏才能显示。大部分计数器如电子计数器等都经历了电子管、晶体管、集成电路三个发展阶段。集成电路的发展和应用,使计数器有可能采用最先进的电路元件和技术,因而电子

3、计数器的性能更臻完美。 随着计数器技术的不断发展与进步,计数器的种类越来越多,应用的范围越来 越广,随之而来的竞争也越来越激烈。过硬的技术也成为众多生产厂商竞争的焦点之一。厂商为了在竞争中处于不败之地,从而不断地改进技术,增加产品的种 类。 现计数器的种类已增加到:电磁计数器、电子计数器、机械计数器(拉动机械 计数器、转动机械计数器、按动机械计数器、测长机械计数器) 、液晶计数器等,计数器的应用范围也遍布各个行业。本次课程设计是在小红帽系统上,利用cadence软件设计一个钟控模三计数器,实现三个周期的脉冲输出并且进行验证。 主体设计一、实验要求:1、利用cadence软件制作钟控模三计数器,

4、电源电压, 时钟周期10ns,输出延迟不超过1ns;2、自建单元库,并且每个单元输出都有仿真波形。二、设计思路分析:模三计数器为两位二进制计数,从00,01,10循环计数,在不同的计数状态下分别输出一个周期的脉冲信号.钟控模三计数器有一个用于输入CP信号的信号输入端,以及三个信号输出端口分别为X、Y、Z。由于其三个输出端的输出信号是由两位二进制计数控制。二进制计数从00,01,10循环计数,三个计数状态分别对应三种周期脉冲信号分别由X、Y、Z输出,因此需要设计一个钟控二进制循环计数器,CP信号上升沿时状态发生转换。状态转换真值表如下:000101101000 由、输出状态对应的三种状态真值表如

5、下:XYZ001000101010001 由此得逻辑表达式如下:三、电路设计:根据状态分析和逻辑表达式,可采用与门、非门和D触发器构成符合要求的计数器,而与门、非门和D触发器都可以在cadence下用CMOS器件构成。1、反相器(非门)设计首先,进入Cadence,建立个人工作目录。在登陆工作站后,于桌面空白处右键,tools-Terminal,打开终端。在终端中输入 mkdir mydir,然后进入自己的工作目录cd mydir。启动Cadence,在终端中输入命令icfb& 出现Cadence初始界面,打开Cadence的主控窗口CIW(Command Interpreter Window

6、),随后建立个人工作库。单击菜单栏Tools-Library Maneger,打开LM(Library Maneger)窗口,点击File-New-Library,打开New Library窗口,在Name一栏输入要新建的库名zhengzhongfeng,然后单击OK确定。出现Technology File设置窗口,选择第一项Compile a new techfile,单击OK确定。出现Load Technology File窗口,建立名为zhengzhongfeng的新库。通过CIW来新建原理图,在CIW窗口File-New-CellView,弹出新建对话框,于Library Name栏选

7、择自己的工作库,如mylib,在Cell Name栏输入原理图名字,如invert,于Tool栏选择Composer-Schematic,此时View Name栏自动变为schematic,最后单击OK。这样就会弹出Composer主界面,新建原理图成功。点击菜单栏-Add-Instance添加器件,先绘制一个CMOS反相器形成非门单元。依次点击analogLib- Actives -pm-symbol,再单击close。刚才的添加器件窗口发生变化。可以发现Library,Cell,View等都自动填上了相应的信息。同时多出了一些参数列表(拖动滚动条可以看到更多)。点击Hide隐藏当前窗口,此

8、时鼠标对应有一个PMOS的symbol,移动PMOS到合适的位置点击鼠标左键将其放下。继续放置NMOS晶体管、电源与地。对应的器件名称为nmos4,vdd,gnd。放完所有器件后进行连线,键入快捷键w,进入连线命令后,于起点单击左键,再于终点单击左键。画完一段导线后,此时并没有退出画线命令,可以继续画连接线,直到画完所所有的连接线后,按ESC退出画线命令。现在设置元件参数,单击PMOS选中它,这样PMOS会被一个白色方框包围,然后键入快捷键q,会弹出属性编辑对话框。这里填上model name,以及PMOS的栅长和栅宽。栅长设为常量550n,而栅宽设为函数pPar(“wp”),模型名填p18,

9、这是因为这里采用的Spice模型是由SMIC提供的,对应PMOS的模型有p18和p33两种,18代表电源电压为1.8V。同样的方法继续设置NMOS参数,只是模型名为n18,栅长为固定值550n,栅宽设为pPar(“wn”)。完成以上工作后,还必须放置I/O端口以标明电路的输入输出。键入快捷键p,执行放置端口命令后,会弹出对话框。于Pin Names栏输入端口名Vin,于Direction栏选择input,点击Hide,然后将端口放到反相器的左边输入线上。同样的方法再放置输出端口,端口方向要改为output,名称为Vout,将其放在反相器右边的输入线上。最终的完成图如图下图所示:设计完成的电路图

10、需要经过检查方能进行仿真,单击菜单栏-Check and Save或者键入快捷键大写的X,对电路进行检查并存储。对反相器创建Symbol,CIW窗口菜单栏-Open,弹出打开对话框,选择自己的库,然后选择器件inverter,再于viewname栏选schematic,点击OK打开画好的反相器原理图。Composer窗口菜栏-Design-Create CellView-From Cellview,弹出Cellview from Cellview窗口,点击OK。显示出Symbol编辑窗口,选中绿色矩形框,delete之,然后Add-ShapePolygon,在刚才矩形框的位置画一个三角形。鼠标

11、在三个端点点3次即可。注意在三角形右边留出画圆圈的位置。再Add-Shape-Circle,先于圆心位置单击左键,再移动鼠标,得到合适的圆的半径后左键确认。再把图中的输入输出端口以及partname和instanceName移动到合适位置。最后再把红色框大小修改合适(框住三角形和端口)。画好的Symbol后点击Design-check and save保存。最后对反向器创建仿真电路进行仿真测试。画出测试电路,如下图所示:得波形图: 将波形图放大:从上图可以看出输出延迟不超过1ns,符合设计要求。至此,反向器即非门单元设计完成。2、与门设计 与门的逻辑关系表达式为Y=AB,在集成电路中用基本的C

12、MOS 单元构成的与非门和非门组合构成与门。其中,与非门由两个PMOS 管和两个NMOS 管组成。 在candence 软件中的原理图为 在A、B 两输入端施以频率不同的方波分别作为时钟脉冲输入和信号输入,输出端接电容作为负载,对与门的仿真电路原理图如下:对与门仿真测试得仿真波形:将波形放大:可以看出输出延迟不超过1ns,符合设计要求。3、 D触发器电路设计 触发器有电平触发和边沿触发两种。低电平触发的主从触发器工作时,必须在上升沿前加入输入信号。如果在CP 高电平期间输入端出现干扰信号,那么就有可能使触发器的状态出错。而边沿触发器允许在CP 触发沿来到前一瞬间加入输入信号。这样,输入端受干扰

13、的时间大大缩短,受干扰的可能性就降低了。所以边沿D 触发器也称为维持阻塞边沿D 触发器。对D触发器的设计电路图如下所示: 对D触发器的仿真电路如下图所示: 得仿真波形图: 将波形图放大: 从波形放大图可以看出输出延迟不超过1ns,符合设计要求。4、 下面用非门、与门和D触发器根据真值表制作钟控模三计数器 实现电路如下:对计数器仿真:得仿真波形: 将波形放大: 从波形放大图可以看出输出延迟不超过1ns,符合设计要求。 结论:从非门、与门、D触发器及其构成的计数器的仿真图和波形图可以看出,利用cadence制作的钟控模三计数器,其各个单元都工作正常,且都有满足需要的仿真波形输出,整个模三计数器达到设计要求。通过这短短的一周课程设计的时间,从打开小红帽系统,到建立个人工作库、添加器件输入电路图、创建Symbol 和电路仿真,我们逐渐熟悉的小红帽系统提以及cadence软件的时候,这次课程设计让我们深深的体会到自己所学的不足之处以及理论知识对于实验的重要性。 参考文献:康华光.电子技术基础(数字部分)M.北京:高等教育出版社,2009.朱正涌.半导体集成电路M.北京:清华大学出版社,2011.Cadence 电路设计案例精解编写组. Cadence 电路设计案例精解M.北京:机械工业出版社,2010.

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 中学教育 > 试题/考题 > 初中试题/考题

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号