计算机组成原理练习题

上传人:ni****g 文档编号:496297955 上传时间:2022-09-21 格式:DOC 页数:7 大小:37KB
返回 下载 相关 举报
计算机组成原理练习题_第1页
第1页 / 共7页
计算机组成原理练习题_第2页
第2页 / 共7页
计算机组成原理练习题_第3页
第3页 / 共7页
计算机组成原理练习题_第4页
第4页 / 共7页
计算机组成原理练习题_第5页
第5页 / 共7页
点击查看更多>>
资源描述

《计算机组成原理练习题》由会员分享,可在线阅读,更多相关《计算机组成原理练习题(7页珍藏版)》请在金锄头文库上搜索。

1、计算机构成原理练习题一、名词解释(每题2分,共8分)1、指令周期、微周期3、SIMD4、中断二、选择题(每题2分,共20分)1、可编程逻辑阵列PLA的“与”阵列、“或”阵列的状况。(A)与阵列可编程,或阵列是顾客不可编程的;(B)与阵列不可编程,或阵列是顾客可编程的;(C)与阵列、或阵列是顾客都不可编程的;()与阵列、或阵列是顾客都可编程的。2、四片481和一片74182器件相配合,具有如下进位传递功能。(A)逐级进位 ()组内超迈进位,组间超迈进位(C)组内超迈进位,组间逐级进位 ()组内逐级进位,组间超迈进位3、某机字长32位,采用定点补码小数表达,符号位1位,尾数1位,则可表达的最大正小

2、数为,最小负小数为。(A)1 (B)-(1-2 3) (C)+(1-2-) (D)+(1-2-)4、IEEE7原则规定的32位浮点数格式中,符号位位,阶码8位,尾数3位,则它所示的最大规格化正数为。(A)(1-2-3)*2127 ()(1-2-2)*+27 ()(1-2-24)+56 ()(-2)*2+255、在定点二进制运算器中,减法运算一般通过来实现。(A)原码运算的二进制减法器 (B)补码运算的二进制减法器(C)补码运算的十进制加法器 (D)补码运算的二进制加法器6、转移类指令的功能是。()进行算术和逻辑运算 ()进行主存与U间的数据传递(C)进行CPU和/O设备间的数据传递(D)变化程

3、序执行的顺序7、下面有关RISC技术的描述中,对的的是。()采用RISC技术后,计算机的体系构造又恢复到初期的比较简朴的状况(B)为了实现兼容,所设计的RSC是从本来的系统的指令系统中挑选一部分实现的。(C)RISC的重要目的是减少指令数(D)RSC设有乘、除法指令和浮点运算指令8、周期窃取方式合用于方式的输入/输出中(A)DMA (B)中断(C)程序传送 ()通道、一张3.英寸软盘的存储容量为_B,每个扇区存储的固定数据为_。(A).44B,1024 ()14MB,2B (C).2MB,1B ()2B,1024B1、主存储器是计算机系统中的记忆部件,它重要用来。(A)存取数据 (B)寄存程序

4、 (C)寄存微程序 (D)寄存程序和数据三、填空题(每空1分,共1分)、用四片11和一片4182能构成_位迅速LU。2、微机A和B是采用不同主频的CU芯片,片内逻辑电路完全相似。若A机的CP主频为8MHZ,机为2MHZ,则机的CPU主振周期为_us,如机的平均指令执行速度为0.4MIPS,那么A机的平均指令周期为_us,B机的平均指令执行为_MIPS。3、微指令的格式大体分为两类,一类是_型微指令,另一类是_型微指令。4、假设主存容量为2MB,虚存容量为1GB(230B),则虚拟地址有_位,物理地址有_位,若页面大小为8K,页表长度为_。5、虚拟存储管理方式有_、_和_ 管理方式。6、DMA的

5、数据传送过程分为三个阶段,分别为_、_和_。四、判断题(每题2分,共12分)1、指令的长度一定与机器的字长相等。 ( )2、浮点运算指令对用于科学计算的计算机是很必要的,可以提高机器的运算速度。 ( )3、兼容机之间指令系统是相似的,但硬件的实现措施可以不同。( )、在计算机的指令系统中,真正必须的指令数是不多的,其他的指令都是为了提高机器速度和便于编程而引入的。( )、形成控制不同微操作序列的时序控制信号的措施称之为控制器的控制方式。( )6、he字块替代时,使用FIFO替代算法一般比LR替代算法的命中率要高( )五、计算题(共25分)、已知X=0.0100,Y-0.1000,运用补码一位除

6、法(加减交替法)计算X/补。(规定写出运算过程)。(7分)2、一磁带机有个磁道,带长70m,带速2m/,每个数据块1B,块间间隔14m,若数据传播率为2KB/s,试求:(1)记录位密度。(2)若带首尾各空m,求此带最大有效存储容量。(6分)、若CRT显示屏可显示26种字符,每帧显示8025,每个字符采用7点阵,帧频为5Z,采用逐行扫描方式,试问:(1)显示缓存容量多大?()字符发生器(ROM)容量多大?(6分)、设某流水线计算机采用哈佛构造(分开的指令Cache和数据Cache),已知Cach的读写时间为10ns,主存的读写时间为100ns,取指的命中率为98,数据的命中率为95%,在执行程序

7、时,约有20%指令需要存/取一种操作数,问设立Cahe后,与无Cache比较,运算速度可提高多少倍?(6分)六、简答题(每题5分,共0分)1、简述微程序控制器与硬布线控制器的相似点及差别?2、试指出进行浮点数加减法运算的环节分为哪几步?七、设计题(10分)某存储器子系统由2片K的624M芯片和2片4K*8的22RO芯片构成,采用完全译码方式,地址为20位,译码电路如下图所示。请拟定每一片存储器芯片的地址范畴。A15A14A13A17A16A18G1 Y0G2A Y4 G2B Y6CBA&CE1接6264(1)CE2接6264(2)CE3接2732(1)CE4接2732(2)& 19 WR RA

8、12参照答案一、名词解释(每题2分,共8分)、指令周期:指取指令和执行该指令所需的时间。2、微周期:执行一条微指令所需要的时间;3、IMD:单指令流多数据流,即计算机系统由一种指令控制部件、多种解决器和多种存储器构成,在程序运营时由指令控制部件向多种解决器“播送”同一条指令,所有解决器在同一时刻执行同样指令,各解决器解决各自的数据。4、中断:由I/O设备或其她非预期的急需解决的事件引起的,它使CPU临时中断目前正在执行的程序,而转至另一服务程序去解决这些事件,解决完再返回原程序。二、选择题(每题2分,共分)1、D 2、C 、D A 4、A 、D6;7; 8; 9;1三、填空题(每空1分,共15

9、分)1、6位2、0.125us,2us,06IPS;、水平型微指令,垂直型微指令。4、30位,21位,17;5、段式,页式,段页式;6、预解决、数据传送、后解决。四、判断题(每题2分,共12分)、(X)、()3、() 、()5、() 6、(X)五、计算题(共分)、解:补=0.0100,Y补1.1000,-Y补=0.1000 被除数 商 00000 00000+ 11.100 11.11 00001 11.000 010+ 00.00 00.0000 0.00 0100+ 1100 1.100 0101 1.000 001+ 0.000 11000 1.0000 10110+ 00.1000 1

10、1.10 0111+ 00.100 0.000 XY补=1.0111+0.0001=.10002、(1)D=1202=4000字节M=64K/M记录位密度。(2)1KB数据块占长度1KB/64=16MM总容量=(1614)(70-4)64=.MB3、()显示缓存容量=802=2KB?(2)字符发生器(M)容量258=K多大? 、有CAHE:T10ns098+(0ns+00s) 0.02=12ns 无CACH :T2101001=1s速度提高:T2/T1=10倍六、简答题(每题分,共0分)1、答:相似点:构成部分基本相似不同点:(1)实现措施不同:微程序控制器执行寄存的微程序,比较规整,易修改、扩大;硬布线控制器由逻辑门组合实现,比较凌乱,不易修改、扩大; (2)性能上:微程序控制的速度比硬布线控制慢。2、答:一般分为对阶、尾数加/减、规格化、舍入、阶码与否溢出七、设计题(10分)626(1) 0000H71FFF 664(2) 78000H7FH2() 70H7CFFFH 272(2) 7DFFH

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 办公文档 > 解决方案

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号