多功能数字钟报告

上传人:人*** 文档编号:496208717 上传时间:2023-07-29 格式:DOC 页数:9 大小:233KB
返回 下载 相关 举报
多功能数字钟报告_第1页
第1页 / 共9页
多功能数字钟报告_第2页
第2页 / 共9页
多功能数字钟报告_第3页
第3页 / 共9页
多功能数字钟报告_第4页
第4页 / 共9页
多功能数字钟报告_第5页
第5页 / 共9页
点击查看更多>>
资源描述

《多功能数字钟报告》由会员分享,可在线阅读,更多相关《多功能数字钟报告(9页珍藏版)》请在金锄头文库上搜索。

1、.?电子课程?课程设计总结报告题目:多功能数字时钟设计日期:目录一设计任务书-P41.1课程总任务-P41.2时钟功能-P4二设计框图-P572.1实验图-P562.1.160进制计数器-P52.1.224进制计数器-P52.1.3置数调校60进制计时器-P62.2仿真-P672.2.124进制计数器-P62.2.2555接成脉冲触发器-P62.2.3*3/*5-P72.2.4*5-P7三各单元电路的设计方案及原理说明-P8113.1整体思路-P83.2数字时钟的构成-P83.2.1时间计数单元-P83.2.2译码及显示电路-P83.2.3时电源电路-P83.2.4整点报时-P8P93.3数字

2、时钟电路设计-P9103.3.1秒脉冲电路-P93.3.2时间计数电路-P9P103.3.3校正电路-P103.3.4整点报时电路-P103.4数字钟电路图-P10四调试过程及结果分析-P114.1芯片排版问题-P114.2数码管问题-P114.3逻辑电路问题-P114.4调时电路问题-P114.5芯片与电阻关系问题-P11五设计、安装及调试中的体会-P12145.1总体体会-P12六对本次课程设计的意见及建议-P15七附录包括:整机电路图和元器件清单)-P15167.1元器件清单-P157.2整机电路图-P16一设计任务书1.1课程总任务课程设计是整个教学方案中一个重要的实践性教学环节,它对

3、学生的工程实践能力和进一步优化学生的知识能力构造,有重要意义。课程设计的容为: 根据所选的课题规定的设计容与任务,学生在教师的指导下,通过收集查阅文献资料、选择方案、设计电路、组装调试电路、编写设计总结报告,使学生得到一次较全面的工程实践训练,理论联系实际,提高和培养创新能力,为后续课程的学习、毕业设计、毕业后的工作打下根底。1.2 时钟功能(1) 自选元器件设计数字钟电路,显示为六位数,分别表示时、分、秒;(2) 具有校时功能,能对时、分、秒分别校时;(3) 具有定时提醒功能, 定时精度为分钟;(4) 时钟基准脉冲用555产生;(5) 独立组装、调试电路;(6) 完成设计报告。1. 单独实现

4、秒钟计时60秒;用555形成规定频率的脉冲;2. 实现分钟计时60分钟及调整运用置数法进展调校;3. 实现时钟计时24小时及调整运用置数法进展调校;4. 进展运用比较器锁存器74373对当前时间进展锁定,运用7485比较器实现定时功能;5. 利用与门实现一分钟的整点报时;二设计框图2.1实验图2.1.160进制计数器2.1.224进制计数器2.1.3置数调校60进制计时器2.2仿真2.2.124进制计数器2.2.2555接成脉冲触发器2.2.3*3/*52.2.4*5三各单元电路的设计方案及原理说明3.1整体思路计秒电路计分电路秒脉冲计时电路整点报时校秒电路校分电路校时电路3.2数字时钟的构成

5、数字钟实际上是一个对标准频率1HZ)进展计数的计数电路。由于计数的起始时间不可能与标准时间一致,故需要在电路上加一个校时电路,同时标准的1HZ时间信号必须做到准确稳定。本实验中用一个频率为1HZ的时钟信号作为脉冲信号。如上图所示为数字钟的一般构成框图。3.2.1时间计数单元 时间计数单元有时计数、分计数和秒计数等几个局部。 时间计数电路由秒个位和秒十位计数器、分个位和分十位计数器及时个位和时十位计数器电路构成,其中秒个位和秒十位计数器、分个位和分十位计数器为60进制计数器,其输出为两位8421BCD码形式;而且根据设计要求,时个位和时十位计数器为24进制计数器,其输出形式也为8421BCD码。

6、 一般采用10进制计数器如74160、74190等来实现时间计数单元的计数功能。3.2.2译码及显示电路 计数器实现了对时间的累计以8421BCD码的形式输出,为了将计数器输出的8421BCD码显示出来,可用显示译码电路将计数器的输出数码转换为数码显示器器件所需的输出逻辑和一定电路,即为7段译码显示驱动器。但在仿真实验中,可将数码管直接与计数器的输出相连,实现显示功能。3.2.3时电源电路 当重新接通电源或走时出现误差时都需要对时间进展校正。本实验中的校正时间分为校时电路、校分电路和校秒电路。具体的方法是:首先截断正常的计数通路,然后再进展人工触发计数或将频率较高的方波信号加到需要校正的技术单

7、元的输入端,校正好后,再转入正常计时状态即可。3.2.4整点报时 一般时钟都应该具备整点报时电路功能,本实验中,用一指示灯作为整点报时。当时间出现整点时,指示灯就会变亮,以示提醒。(将分钟与秒钟的59计时位用与门相接,再将输出接到整点报时灯处,完成整点报时)3.3数字时钟电路设计3.3.1秒脉冲电路本实验中,仿真中可以直接1hz的时钟信号。3.3.2时间计数电路秒、分、时分别为60、 60、24的计数器。秒、分分别为六十进制,即显示0059,他们的个位为十进制,十位为六进制。时为二十四进制计数器,显示0023,个位为十进制,当十进制计到2,而个位计到4时清零。这种计数器的设计可以采用反响清零法

8、、反响置数法。a60进制计数60进制计数器由个位计数器c1和十位计数器c2组成。C1组成十进制计数,c2组成六进制计数。74160为十进制计数器,个位计数器c1则无需反响。而十位计数器c2可用异步反响清零法和同步反响置数法来实现六进制。74160是异步清零的十进制计数器,但十位计数器c2的输入状态为“QDQCQBQA=0110,用与非门将QCQB取出,送到计数器c2的CR清零端,使计数器归零,从而实现六进制计数。异步反响清零法同步反响置数法 74160为同步置数,当十位计数器c2的输入状态为“QDQCQBQA=0101时,用与非门将QCQB,取出同时个位计数器c1的输入状态为“QDQCQBQA

9、=1001时,用与非门将QDQA取出,再用或门将两个与非门合并,送到计数器c2的LD置数端,使计数器归零,从而实现60进制计数。74160的两种60进制计数器,可作为秒、分计数器用。b24进制计数器24进制计数器由个位计数器C1和十位计数器C2组成。C2组成二进制计数,但当个位计数器C1的状态为“QDQCQBQA=0100,十位计数器C2的状态为“QDQCQBQA=0010时,即24时,要对其进展清零。两计数器同时采用异步反响清零电路图为:高地位异步反响清零法反响清零法是用与非门将个位计数器中的QC与十位计数器中的QB送到个位计数器C1、十位计数器C2的CR清零端,使计数器复零,从而实现24进

10、制计数。3.3.3校正电路 用与门将高电平信号与一双掷开关的一端改变开关位置可选择高电平和低电平相连分别送入秒个位计数器、分个位计数器和时个位计数器的ENT位。要校正时间时,截断正常的计数通路,在需要校正的电路中参加时钟脉冲进展校正,校正好后,再转入正常计时状态即可。可进展校秒、校分、校时。3.3.4整点报时电路 将信号指示灯接入计时器的个位计数器C5的ENT位,当时间为整点时,时个位计数器C5接通,ENT位变为高电平,指示灯亮,进展整点提示。3.4数字钟电路图 将14中的电路连接起来,形成完整的电路图。 其中计秒电路与计分电路的连接为:将秒个位计数器C1的QDQA位用与门相连,同时用与门将十位计数器C2的QCQA位相连,再将两个与门再相与送到分计数器的个位计数器C3的ENT中,即实现当秒计数器为59时,分计数器进展计数。 计分电路与计时电路的连接也类似,将分个位计数器C3的ENT位与分十位计数器C4的QCQA

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 建筑/环境 > 施工组织

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号