西交《数字电子技术》考试复习题

上传人:枫** 文档编号:494439815 上传时间:2023-12-18 格式:DOC 页数:6 大小:207KB
返回 下载 相关 举报
西交《数字电子技术》考试复习题_第1页
第1页 / 共6页
西交《数字电子技术》考试复习题_第2页
第2页 / 共6页
西交《数字电子技术》考试复习题_第3页
第3页 / 共6页
西交《数字电子技术》考试复习题_第4页
第4页 / 共6页
西交《数字电子技术》考试复习题_第5页
第5页 / 共6页
点击查看更多>>
资源描述

《西交《数字电子技术》考试复习题》由会员分享,可在线阅读,更多相关《西交《数字电子技术》考试复习题(6页珍藏版)》请在金锄头文库上搜索。

1、数字电子技术-考试复习题一、单项选择题 1(195)H表示( )。 (a) 二进制数 (b) 十进制数 (c) 八进制数 (d) 十六进制数 2在TTL门电路中,能实现“线与”的门电路是( ) (a) 与非门 (b) 集电极开路门 (c) 或非门 (d) 或非门 3用不同数制的数字来表示2007,位数最少的是 。 (a) 十六进制数 (b) 十进制数 (c) 八进制数 (d) 二进制数 4十进制数36转换为十六进制数,结果为 。 (a)26 (b)24 (c)22 (d)2058421BCD码10000111表示的十进制数是 。 (a) 131 (b) 103 (c) 87 (d) 13 6A

2、/D转换输出的二进制代码位数越多,其转换精度( ) (a) 越高 (b) 越低 (c) 不变 (d) 无法确定 7下列逻辑表示式正确的是( ) (a) (b) (c) (d) 8. 下列电路中,属于时序逻辑电路的是( A ).(a) 数据选择器 (b) 编码器 (c) 计数器 (d) 译码器9. 由8位寄存器组成的扭环移位寄存器可以构成 进制计数器。(a) 4 (b) 8 (c) 16 (d) 无法确定 10. 555集成定时器构成的单稳态触发器,其暂态时间tW _。(a) 0.7RC (b) RC (c) 1.1RC (d) 1.4RC11十进制数24转换为二进制数,结果为 。 (a)101

3、00 (b)10010 (c)01100 (d)1100012 ( )D, 。 (a)275 (b) 629 (c) 2750 (d) 220013三态门的第三态是 。(a)低电平 (b)高电平 (c) 高阻 (d) 任意电平14具有8个触发器的二进制异步计数器最多可能有 种状态。(a) 8 (b) 128 (c) 256 (d) 51215“或非”逻辑运算结果为“0”的条件是该或项的变量 。(a) 全部输入“0” (b) 全部输入“1” (c) 任一个输入“0” (d) 任一个输入“1”16当TTL门电路输入端对地接电阻R=10k时,相当于此端 。(a) 接逻辑“1” (b) 接逻辑“0”

4、(c) 接0.4V电压 (d) 逻辑不定17若干个三态逻辑门的输出端连接在一起,能实现的逻辑功能是 。(a) 线与 (b) 无法确定 (c) 数据驱动 (d) 分时传送数据18一个3输入表决电路,只有3个输入都为0,输出才为1,则该电路的逻辑关系是 。(a) 与 (b) 或 (c) 或非 (d) 与非19如要将一个最大幅度为5.1V的模拟信号转换为数字信号,要求输入每变化20mV,输出信号的最低位(LSB)发生变化,应选用 位ADC。(a) 6 (b) 8 (c) 10 (d) 12 20. 要获得32K8 RAM,需用用4K4的RAM 片。21195表示 。 (a) 二进制数 (b) 十进制

5、数 (c) 八进制数 (d) 十六进制数 22十进制数24转换为二进制数,结果为 。 (a) 10100 (b) 11000 (c) 01100 (d)1001023. 十进制数89对应的8421BCD码为 。 (a) 00100100 (b) 00011000 (c) 10001001 (d) 0010100024.十进制数36转换为十六进制数,结果为 。 (a) 26 (b) 24 (c) 22 (d) 2025若将一个正弦波电压信号转换成同频率的矩形波,应采用 d 。(a)计数器 (b)多谐振荡器 (c)单稳态触发器 (d)施密特触发器26A/D转换输出的二进制代码位数越多,其转换精度

6、。 (a) 越高 (b) 越低 (c) 不变 (d) 无法确定27三态门的第三态是( )。(a) 低电平 (b) 高电平 (c) 高阻 (d) 以上都不是28“或非”逻辑运算结果为“0”的条件是该或项的变量( )。(a) 全部输入“0” (b) 全部输入“1” (c) 任一个输入“0” (d) 任一个输入“1”29两个开关控制一盏灯,用A和B为1表示相应开关为闭合状态,如果只有两个开关都闭合时灯才不亮,则该电路的逻辑关系为( )。(a) 同或 (b) 或非 (c) 异或 (d) 与非30. 如果,那么,=( )。(a) (b) (c) (d) 二、填空1数制转换( )D。2已知逻辑函数的反函数

7、,则该函数 。3TTL与非门的开门电阻为 。4D触发器的的特征方程为 。5已知逻辑函数,该函数的最小项表达式为 。6. 一片8位DAC的最小输出电压增量为0.02V,当输入为11001011时,输出电压UO为_。7组合电路的基本单元是 ,时序电路的基本单元是 。8输出仅与电路 的时序电路称为Moore型电路。9. 要扩展成8K8 RAM,需用用5124的RAM 片。10所谓组合逻辑电路是指:在任何时刻,逻辑电路的输出状态只取决于电路各 的组合,而与电路 无关。11最基本的三种逻辑运算是 、 和 。127的8421 BCD码是 。 13.D触发器的的特征方程为 。14在两个开关A和B控制一个电灯

8、L的电路中,当两个开关都断开时灯亮,则实现的逻辑函数式为 。15CMOS逻辑电路中,若VDD10V,则输出低电平UOL为 ,输出高电平UOH为 。16. 一片8位DAC的最小输出电压增量为0.02V,当输入为11001011时,输出电压UO为_。17组合电路的基本单元是 ,时序电路的基本单元是 。18与逐次逼近型ADC比较,双积分型ADC转换速度 ,抗干扰能力 。19. 按照数据写入的方式,ROM可分为 、 、 、和 等四类。20A/D转换器的最小分辨电压为UD,则它的输出Dn 为 ,最大的输入电压UImax为 。21将二进制数1011110转换为十六进制数为 。22用卡诺图化简逻辑函数,化简

9、结果一般是最简的 式。232010个1连续异或的结果是 。24函数的与非表达式为 。25JK触发器的特征表达式为 。26. = ,= 。27. 译码器、编码器属于 逻辑电路,计数器、寄存器属于 逻辑电路。28CMOS逻辑电路中,若VDD5V,电路的噪声容限UN可达 。29. 要扩展成8K8 RAM,需用用1K 4的RAM 片。30写出最小项标准式为 。三、化简逻辑函数1、用代数法化简 知识点:代数法化简,参考教材P26-272、用卡诺图化简 L=m(2,3,4,5,9)+d(10,11,12,13)知识点:卡诺图法化简,参考教材P27-283.知识点:逻辑函数化简,参考教材P29-30四、一个

10、双输入端、双输出端的组合逻辑电路如题4图所示,要求写出逻辑函数,列出真值表,说明电路的逻辑功能。题4图知识点:逻辑函数及其表示法,参考教材P15-25五、电路如题5图所示。集成定时器555的功能如表1所示。1、分析S未按下时电路的工作状态。u0处于高电平还是低电平?电路状态是否可以保持稳定?2、若C =10F,按一下启动按钮S,当要求输出脉宽tw=10S时,计算R值。3、 若C = 0.1F,要求暂稳时间tw =5mS时求R值。此时若将C改为1F(R不变),则时间tw又为多少?表1 555功能表THOUTDISLL导通HL导通H不变不变HH截止题5图知识点:555定时器,参考教材P165-16

11、8六、十字路口的交通灯规定红灯停,绿灯行,黄灯要注意(即黄灯一亮,未过停车线的车辆也须停车)。若以变量A、B、 C分别表示红、黄、绿灯的状态,且以灯亮为1,灯灭为0, 用L表示停车与否,且以停车为1,通行为0。规定任何时刻有且仅有一个灯亮。列出真值表,写出交通停车逻辑函数表达式。知识点:逻辑电路设计,参考教材P81-100七、逻辑电路如5图所示,设各触发器的初始状态为“0”态,要求:1、写出各触发器的激励方程。2、列出电路的状态转换表。3、画出电路的状态转换图。4、画出、的波形图(至少4个时钟脉冲)。5、说明电路的逻辑功能。 题5图知识点:集成触发器,参考教材P125-135八、写出题3图所示电路的表达式,并列出真值表,说明电路的逻辑功能。题3图

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 高等教育 > 习题/试题

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号