北京理工大学22春《数字电子技术》基础综合作业一答案参考74

上传人:大米 文档编号:494403897 上传时间:2024-01-09 格式:DOCX 页数:12 大小:12.83KB
返回 下载 相关 举报
北京理工大学22春《数字电子技术》基础综合作业一答案参考74_第1页
第1页 / 共12页
北京理工大学22春《数字电子技术》基础综合作业一答案参考74_第2页
第2页 / 共12页
北京理工大学22春《数字电子技术》基础综合作业一答案参考74_第3页
第3页 / 共12页
北京理工大学22春《数字电子技术》基础综合作业一答案参考74_第4页
第4页 / 共12页
北京理工大学22春《数字电子技术》基础综合作业一答案参考74_第5页
第5页 / 共12页
点击查看更多>>
资源描述

《北京理工大学22春《数字电子技术》基础综合作业一答案参考74》由会员分享,可在线阅读,更多相关《北京理工大学22春《数字电子技术》基础综合作业一答案参考74(12页珍藏版)》请在金锄头文库上搜索。

1、北京理工大学22春数字电子技术基础综合作业一答案参考1. 分析同步时序逻辑电路的一般步骤是( )。A.列出逻辑方程组B.列出状体表、画状态图或时序图C.确定电路逻辑功能D.列出时序逻辑电路功能参考答案:ABC2. 以下电路中实现“线与”功能的有( )。A.与非门B.三态输出门C.集电极开路门D.漏极开路门参考答案:CD3. 计算器的模是指构成计数器的触发器的个数。( )A.错误B.正确参考答案:A4. D/A转换器的位数越多,转换精度越高。( )A.正确B.错误参考答案:A5. 0FEH是我们数制中的十六进制。( )A.错误B.正确参考答案:B6. 以下说法中,( )是正确的A.一个逻辑函数全

2、部最小项之和恒等于1B.一个逻辑函数全部最大项之和恒等于0C.一个逻辑函数全部最小项之积恒等于1D.一个逻辑函数全部最大项之积恒等于1参考答案:A7. 十进制数(9)10比十六进制数(9)16小。( )A.错误B.正确参考答案:A8. 由555定时器构成的施密特触发器,改变控制电压Vco时,则( )。A.改变输出Uo的幅值B.改变低电平的UOL数值C.改变高电平UOH的数值D.改变回差电压参考答案:D9. 二值数字逻辑中变量只能取值0和1,且表示数的大小。( )A.错误B.正确参考答案:A10. 判断一个电路是否可能产生险象的方法有代数法和卡诺图法。( )A.错误B.正确参考答案:B11. 时

3、序电路不含有记忆功能的器件。( )T.对F.错参考答案:F12. 和十六进制数5A.5等值的二进制数是( )A、1010010.0101B、1011010.101C、1011010.0101D、1010101.0101参考答案:C13. 组合逻辑电路中产生竞争冒险的主要原因是输入信号受到尖峰干扰。( )A.错误B.正确参考答案:A14. 构成计数电路的基本单元是具有记忆作用的触发器。( )A.错误B.正确参考答案:A15. 下列逻辑等式中不成立的是( )。A.(A+B)=ABB.(AB)=A+BC.A+AB=A+BD.A+AB=A参考答案:A16. 奇偶校验码能发现两位(或偶数位)出错。( )

4、A.错误B.正确参考答案:A17. 利用反馈归零法获得N进制计数器时,若为异步置零方式,则状态SN只是短暂的过渡状态,不能稳定而是立刻变为0状态。( )A.正确B.错误参考答案:A18. 并行加法器采用超前进位的目的是简化电路结构。( )T、对F、错参考答案:F19. 采样定理的规定,是为了能不失真地恢复原模拟信号,而又不使电路过于复杂。( )A.错误B.正确参考答案:B20. n个变量构成的任一个最小项,它总共有另外n个最小项和它是逻辑相邻的。( )A、错误B、正确参考答案:B21. 相同计数模的脉冲同步计数器和异步计数器相比,前者工作速度快。( )A、错误B、正确参考答案:B22. 两个状

5、态等效时,次态满足的条件包括( )。A.次态相同B.次态交错C.次态循环D.次态对等效参考答案:ABCD23. A+BC=( )。A.A+BB.A+CC.(A+B)(A+C)D.B+C参考答案:C24. 以下表达式中不符合逻辑运算法则的是( )。A.A0=AB.11=1C.0+1=0D.A1=A参考答案:AC25. 组合逻辑电路中的险象是由于( )引起的。A.电路未达到最简B.电路有多个输出C.电路中的时延D.逻辑门类型不同参考答案:C26. 和八进制数(166)8等值的十六进制数和十进制数分别为( )。A.76H,118DB.76H,142DC.E6H,230DD.74H,116D参考答案:

6、A27. 与CT4000系列相对应的国际通用标准型号为( )。A.CT74S肖特基系列B.CT74LS低功耗肖特基系列C.CT74L低功耗系列D.CT74H高速系列参考答案:B28. 通常,要将模拟量转换为数字量,需要三个步骤:即采样保持、量化、编码。( )A.错误B.正确参考答案:B29. 一个8选一数据选择器的数据输入端有( )个A.1B.2C.3D.8参考答案:D30. 为了暂存四位数据信号,可用二个触发器构成数据寄存器。( )A.正确B.错误参考答案:B31. 下列信号中,( )是数字信号。A.交流电压B.开关状态C.交通灯状态D.无线电载波参考答案:BC32. 若逻辑代数式A+B=B

7、+C,则A=C。( )A.错误B.正确参考答案:A33. 所谓全功能触发器是指( )A.T型B.RS型C.D型D.JK型参考答案:D34. 一个多输入的或非门,输出为1的条件是( )A、只要有一个输入为1,其余输入无关B、只要有一个输入为0,其余输入无关C、全部输入均为1D、全部输入均为0参考答案:D35. 八路数据分配器的地址输入(选择控制)端有8个。( )A.正确B.错误参考答案:B36. 构成移位寄存器可以采用的触发器为( )。A.R-S型B.J-K型C.主从型D.同步型参考答案:ABC37. 主从式的JK触发器在工作时对输入信号没有约束条件。( )A.错误B.正确参考答案:A38. 余

8、3码10001000对应2421码为( )。A.01010101B.10000101C.10111011D.11101011参考答案:C39. 用余3循环码进行编码的二十进制编码器,其输入应有( )根。A.2B.10C.4D.20参考答案:B40. 从电路分类来看,计数器是属于组合逻辑电路。( )A.正确B.错误参考答案:B41. 若AB=AC,一定是B=C。( )A、错误B、正确参考答案:A42. 卡诺图化简法可以更加直观、简捷的逻辑函数化简方法。( )A.错误B.正确参考答案:B43. 任何逻辑函数都可以表示成最简最小项之和的形式,而且对某一个逻辑函数来说,这种表示形式只有一个。( )A.

9、错误B.正确参考答案:A44. 欲使JK触发器按Qn+1=Qn工作,可使JK触发器的输入端( )A.J=K=1B.J=Q,K=/QC.J=/Q,K=QD.J=Q,K=1参考答案:B45. 74LS147为8-3线优先编码器。( )A.错误B.正确参考答案:A46. n级触发器构成的计数器最多可计2n个数。( )A、错误B、正确参考答案:B47. 数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。( )A.错误B.正确参考答案:B48. 下列触发器中,克服了空翻现象的有( )。A.边沿D触发器B.主从RS触发器C.同步RS触发器D.主从JK触发器参考答案:ABD49. 某集成电路芯片,

10、查手册知其最大输出低电平UOLmax=0.5V,最大输入低电平UILmax=0.8V,最小输出高电平UOHmin=2.7V,最小输入高电平UIHmin=2.0V,则其高电平噪声容限UNH=( )。A.0.3VB.0.6VC.0.7VD.1.2V参考答案:C50. 二极管的开关时间主要考虑( )。A.tdB.tonC.trD.toff参考答案:B51. 一个触发器能够记忆“0”和“1”两种状态。( )A.错误B.正确参考答案:B52. 计数器的模是指对输入的计数脉冲的个数。( )A.正确B.错误参考答案:B53. 并行加法器采用先行进位(并行进位)的目的是简化电路结构。( )A.错误B.正确参考

11、答案:A54. 以下电路中常用于总线应用的有( )。A.TSL门B.OC门C.漏极开路门D.CMOS与非门参考答案:A55. 在( )的情况下,函数Y=A+B运算的结果是逻辑“1”。A.全部输入是“0”B.任一输入是“0”C.任一输入是“1”D.全部输入是“1”参考答案:BCD56. DAC是将输入的数字量转换成输出的模拟量的器件。( )A.正确B.错误参考答案:A57. 8421码1001比0001大。( )A.错误B.正确参考答案:A58. 当逻辑函数有n个变量时,共有( )个变量取值组合。A.nB.2nC.n的平方D.2的n次方参考答案:D59. D码是用字母B、C、D、表示的代码。( )A.错误B.正确参考答案:A60. 四输入端的译码器。其输出端最多为( )。A.4个B.8个C.10个D.16个参考答案:D

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 高等教育 > 习题/试题

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号