微机原理课后题答案(5-7章)

上传人:夏** 文档编号:493900525 上传时间:2024-01-22 格式:DOC 页数:15 大小:384KB
返回 下载 相关 举报
微机原理课后题答案(5-7章)_第1页
第1页 / 共15页
微机原理课后题答案(5-7章)_第2页
第2页 / 共15页
微机原理课后题答案(5-7章)_第3页
第3页 / 共15页
微机原理课后题答案(5-7章)_第4页
第4页 / 共15页
微机原理课后题答案(5-7章)_第5页
第5页 / 共15页
点击查看更多>>
资源描述

《微机原理课后题答案(5-7章)》由会员分享,可在线阅读,更多相关《微机原理课后题答案(5-7章)(15页珍藏版)》请在金锄头文库上搜索。

1、【精品文档】如有侵权,请联系网站删除,仅供学习与交流微机原理课后题答案(5-7章).精品文档.第5章 存储器系统一、选择题1下列(B)不是半导体存储器芯片的性能指标。A. 存储容量 B. 存储结构 C. 集成度 D. 最大存储时间2高速缓存由(B)构成。A. SRAM B. DRAM C. EPROM D. 硬磁盘3由2K1bit的芯片组成容量为4K8bit的存储器需要(D)个存储芯片。A. 2 B. 8 C. 32 D. 164安排2764芯片内第一个单元的地址是1000H,则该芯片的最末单元的地址是(D)。A. 1FFFH B. 17FFH C. 27FFH D. 2FFFH5一片容量为8

2、KB的存储芯片,若用其组成1MB内存,需( C )片。A. 120 B. 124 C. 128 D. 1326外存储器包括 ( A B E F )。A. 软磁盘 B. 磁带 C. SRAM D. BIOS E. 硬磁盘 F. 光盘7在多级存储体系结构中,Cache-主存结构主要用于解决( D )的问题。A. 主存容量不足 B. 主存与辅存速度不匹配 C. 辅存与CPU速度不匹配 D. 主存与CPU速度不匹配8动态RAM的特点之一是( BD )。A. 能永久保存存入的信息 B. 需要刷新电路 C. 不需要刷新电路 D. 存取速度高于静态RAM二、填空题1.在分层次的存储系统中,存取速度最快、靠C

3、PU最近且打交道最多的是 Cache 存储器,它是由 DRAM 类型的芯片构成,而主存储器则是由 SRAM 类型的芯片构成。2将存储器与系统相连的译码片选方式有 线选法、部分地址译码法和 全地址译码 法。3若存储空间的首地址为1000H,存储容量为1K8、2K8、4K8H 和8K8的存储器所对应的末地址分别为 13FFH 、 17FFH 、 1FFFH 和 2FFFH 。4微机系统中存储器通常被视为 Cache 、 主存 、辅存 三级结构。三、综合题1某微机系统中内存的首地址为3000H,末地址为63FFH,求其内存容量。答:存储区总的单元数为:63FFH3000H13400H,故总容量13K

4、B。 计算方法:若直接用十六进制表示,则总容量(3*163+4*162)/1024; 若将地址表示成二进制,则总容量 213B212B210B;2下图为SRAM6116芯片与 8088系统总线的连接图。 (1)写出6116芯片的存储容量;(2)分析每片6116所占的内存地址范围。 答:(1)6116芯片的存储容量是2k*8bit (2)第一片6116的内存地址范围是F1000HF17FFH 第二片6116的内存地址范围是F1800HF1FFFH3利用6264芯片,在8088系统总线上实现20000H23FFFH的内存区域,试画出连接电路图。答: 4如图所示,IBMPC/XT计算机扩展槽上与存储

5、器连接的总线信号为20根地址线A19A0,8根数据线D7D0以及存储器读写信号和。使用这些信号扩展1片27256(32K8 EPROM)和1片62256(32K8 RAM)。要求EPROM的起始地址为C8000H,RAM紧随其后,使用74LS138(38译码器),采用全地址译码方式。(1)试在图中画出计算机的存储器连接图(门电路自选)。第四题图 (2)写出各片存储器的地址范围。答:地址范围27512:C8000CFFFFH, 62512:D0000HD7FFFH5设某系统中的数据总线宽度为8bit,地址总线宽度为16bit。若采用4K4的RAM芯片组成16KB的存储系统。问:(1)共需多少片4

6、K4的RAM芯片?这些芯片应分成多少组?每组多少片?答:共需8片RAM芯片,分成4组,每组2片。(2)该存储系统至少需要多少根地址总线?其中多少根低位地址线用于片内自选(译码)?答:至少需要14根地址总线,其中12根低位地址线用于片内自选。(3)设该存储系统从0000H开始占用一段连续地址空间,试给出每组芯片占用的地址范围。答:00000FFFH10001FFFH20002FFFH30003FFFH第6章 输入输出与中断技术一、单项选择题18086CPU在执行IN AL,DX指令时,DX寄存器的内容输出到( A )上。A. 地址总线 B. 数据总线 C. 存储器 D. 寄存器2在CPU与外设进

7、行数据传送时,下列( C )方式可提高系统的工作效率。A. 无条件传送 B. 查询传送 C. 中断传送 D. 前三项均可3外部设备的端口包括 ( ABC )。A. 数据端口 B. 状态端口 C. 控制端口 D. 写保护口4CPU 在数据线上传输的信息可能是 ( ABC )。A. 数据 B. 状态 C. 命令 D. 模拟量5PC/XT机对I/O端口的寻址方式有( AF )。A. 端口直接寻址 B. 寄存器寻址 C. 基址寻址D. 变址寻址 E. 寄存器相对寻址 F. DX 间接寻址6PC机在和I/O端口输入输出数据时,I/O数据须经( AE )传送。A. AL B. BL C. CL D. DL

8、 E. AX F. BX G. CX H. DX7程序查询I/O的流程总是按( B )的次序完成一个字符的传输。A. 写数据端口,读/写控制端口 B.读状态端口,读/写数据端口 C. 写控制端口,读/写状态端口 D. 随I/O接口的具体要求而定。8在CPU与外设之间设计接口电路的目的主要有(ABCD)。A. 解决驱动能力问题 B. 控制数据传输速度 C. 完成数据形式转换 D. 负责CPU与外设的联络98086CPU工作在总线请求方式时,会让出( D )。A. 地址总线 B. 数据总线C. 地址和数据总线 D. 地址、数据和控制总线10CPU响应INTR引脚上来的中断请求的条件之一是( B )

9、。A. IF =0 B. IF =1 C. TF =0 D. TF =111断点中断的中断类型码是 ( C )。A. 1 B. 2 C. 3 D. 412执行指令IRET后弹出堆栈的寄存器先后顺序为( B )。A. CS、IP、Flags B. IP、CS、Flags C. Flags、CS、IP D. Flags、IP、CS13若8259A工作在优先级自动循环方式,则IRQ4的中断请求被响应并且服务完毕后,优先权最高的中断源是( B )。A. IRQ3 B. IRQ5 C. IRQ0 D. IRQ414PC/XT机中若对从片8259A写入的ICW2是70H,则该8259A芯片的IRQ6的中断

10、类型码是( B )。A. 75H B. 76H C. 70H D. 1D8H15PC/XT机中若对从片8259A写入的ICW2是70H,则该8259A芯片的IRQ5的中断矢量存储的地址是( D )。A. 75H B. 280H C. 300H D. 1D4H16当向8259A写入的操作命令字OCW2为01100100时,将结束( E )的中断服务。A. IRQ0 B. IRQ1 C. IRQ2 D. IRQ3E. IRQ4 F. IRQ5 G. IRQ6 H. IRQ7173片8259A级联起来,可管理( C )级中断。A. 24 B. 23 C. 22 D. 20 E. 16 F. 15二、

11、多项选择题1在PC机工作过程中,8259A所管理的中断源优先级将发生变化的工作方式有( C D )。A. 全嵌套工作方式 B. 特殊全嵌套方式C. 优先级自动循环方式 D. 优先级特殊循环方式2写入8259A的ICW1为13H,则该8259A芯片的工作方式是( ADE )。A. 上升沿触发中断请求 B. 仅高电平请求中断 C. 多片主从方式D. 单片方式 E. 初始化写入ICW4 F. 初始化不写入ICW43写入8259A的ICW4为09H,则该8259A芯片的工作方式是( ABD )。A. 全嵌套 B. 采用8086CPU C. 多片主从方式D. 缓冲方式 E. 自动结束中断 F. 优先级自

12、动循环4写入PC/XT机8259A芯片的操作命令字OCW1是36H,则被屏蔽的中断源是( BCEF )。A. IR0 B. IR1 C. IR2 D. IR3E. IR4 F. IR5 G. IR6 H. IR758086CPU响应硬中断NMI和INTR时,相同的条件是( BD )。A. 允许中断 B.当前指令执行结束 C. CPU工作在最大模式下 D. 不处于DMA操作期间678三、判断题1内部中断的优先权总是高于外部中断。()2两片8259A级连后可管理16级中断。()38259A所管理的中断源中,优先级低的中断源不可能中断优先级高的中断服务子程序。()4若8259A的中断屏蔽字为00H,

13、则8259A所管理的8级中断全被屏蔽。()5只要8259A所管理的中断源没有被屏蔽,则任何中断源的中断请求都能得到CPU的响应和服务。()6在8259A特殊完全嵌套方式中,同级的中断可实现嵌套。()四、填空题1对I/O端口的编址一般有 外设与内存统一编址 方式和外设与内存独立编址 方式。PC机采用的是 独立编址 方式。2在PC系列微机中,I/O指令采用直接寻址方式的I/O端口有 256 个。采用DX间接寻址方式可寻址的I/O端口有 64K 个。3数据的输入/输出指的是CPU与 外设 进行数据交换。4数据输入/输出的四种方式是 无条件传送方式 、条件传送方式、 中断方式 和 DMA传送方式 。5

14、CPU在执行OUT DX,AL指令时, DX 寄存器的内容送到地址总线上, AL 寄存器的内容送到数据总线上。6当CPU执行IN AL,DX指令时,引脚为 低 电平,为 低 电平, 为 高电平。7中断矢量就是中断服务子程序的 入口地址 ,在内存中占有 4 个存储单元,其中低地址存储单元存放的是 IP内容,高地址存储单元存放的是 CS内容。8中断返回指令是 IRET ,该指令将堆栈中保存的断点弹出后依次装入 IP 寄存器和 CS 寄存器中,将堆栈中保存的标志装入 Flags 中。9CPU响应8259A中断,在引脚上输出 2 个负脉冲,在第 2 个负脉冲期间读入中断类型码。108086CPU共可管理 256 个中断,中断矢量表放在从 00000 H地址单元到 003FF H地址单元,总共有 1K 个字节。11CPU响应中断后将 Flags 寄存器入栈保存,然后自动将 IF 标志和 TF 标志复位。若要实现中断嵌套,必须在中断服务子程序中执行一条 开中断 指令。12以下代码完成8086

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 建筑/环境 > 施工组织

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号