数电课程设计八路抢答器

上传人:新** 文档编号:490319270 上传时间:2023-02-23 格式:DOCX 页数:17 大小:368.25KB
返回 下载 相关 举报
数电课程设计八路抢答器_第1页
第1页 / 共17页
数电课程设计八路抢答器_第2页
第2页 / 共17页
数电课程设计八路抢答器_第3页
第3页 / 共17页
数电课程设计八路抢答器_第4页
第4页 / 共17页
数电课程设计八路抢答器_第5页
第5页 / 共17页
点击查看更多>>
资源描述

《数电课程设计八路抢答器》由会员分享,可在线阅读,更多相关《数电课程设计八路抢答器(17页珍藏版)》请在金锄头文库上搜索。

1、数字电子技术课程设计报告八路智力竞赛抢答器的设计专业:电子信息科学与技术班级:2012级1班姓名:学号:指导老师:电子通信与物理学院日 期: 2015 年 1 月 10 日指导教师评语1设计要求在当代社会中企业、学校和电视台等单位常举办各种智力竞赛, 抢答记分器是必要设备。过去在举行的各种竞赛中我们经常看到 有抢答的环节,举办方多数采用让选手通过举答题板的方法判断选手的 答题权,这在某种程度上会因为主持人的主观误断造成比赛的不公平 性。人们于是开始寻求一种能不依人的主观意愿来判断的设备来规范比 赛。因此,为了克服这种现象的惯性发生人们利用各种资源和条件设计 出很多的抢答器,从最初的简单抢答按钮

2、,到后来的显示选手号的抢答 器,再到现在的数显抢答器,其功能在一天天的趋于完善不但可以用来 倒计时抢答,还兼具报警等等功能,有了这些更准确地仪器使得我们的 竞赛变得更加精彩纷呈,也使比赛更突显其公平公正的原则。在这一背 景下本文利用74LS系列芯片设计了一种有效、便捷的八路数字抢答器。设计要求如下:利用数字电路设计一个八路抢答器,允许八路参加, 并具有锁定功能,用 LED 显示最先抢答的队号码,系统设置外部清除键, 按动清除键,LED显示器自动清零灭灯。数字显示功能:数字抢答器定 时为30S,启动开启键以后要求I)定时开始;11)扬声器要短暂报警; III)发光二极管亮灯;如果在30S内抢答有

3、效,计时结束,30S内抢答无 效,发光二极管灯灭。2 设计任务本次描述的八路抢答器功能指标为:设计一个能支持八路抢答的智 力竞赛抢答器;主持人按下开始抢答的按键后,有短暂的报警声提示抢 答人员抢答开始且指示灯亮表示抢答进行中;在开始抢答后数码管显示 30 秒倒计时;有抢答人员按下抢答键后,在数码管上显示抢答成功人员 的编号,倒计时暂停,同时后续抢答人员的抢答将无效;当主持人再次 按下按键回到复位状态,倒计时的数码管保持显示 30,显示人员编号的 数码管灭,指示灯灭。本次设计的电路由包括抢答电路、定时电路、报警电路在内的三部 分电路组成。抢答电路由按键、锁存器、优先编码器、数码管译码驱动 器等器

4、件组成;定时电路由555 定时器、计数器、锁存器、数码管译码 驱动器、开关等器件组成;报警电路由蜂鸣器、单稳态脉冲触发芯片等 器件组成。3 总体设计3.1 原理分析3.1.1 工作原理简介如图2.1 所示为抢答器的结构框图,它由抢答电路、计时电路和报 警电路三部分组成。抢答电路完成基本的抢答功能,即开始抢答后,当 选手按动抢答键时,能显示选手的编号,同时能封锁输入电路,禁止其 他选手抢答。计时电路完成计时功能。其工作原理为,当开始抢答的开 关没有闭合时,抢答器处于禁止状态,编号显示器灭灯,定时器显示设 定时间;主持人将开关置于开始抢答状态,宣布开始抢答。定时器 倒计时,扬声器给出声响提示。选手

5、在定时时间内抢答时,抢答器完成: 优先判断、编号锁存、编号显示。当一轮抢答之后,定时器停止、禁止 二次抢答、定时器显示剩余时间。如果再次抢答只须主持人将开关断开 后闭合。图Nl八路抢普器结构框图3.1.2抢答器工作过程主持人开关拨到“开始抢答”状态,会有提示音,并立刻进入抢答 倒计时(预设30s抢答时间),如有选手抢答,显示其号数并停止倒计 时,只有第一个按抢答的选手有效。如倒计时期间,主持人想停止倒计 时可以随时将开关拨到“准备”状态,系统会自动进入准备状态,等待 主持人拨回开始抢答进入下次抢答计时。如果主持人将开关拨到“开 始抢答”状态,而此时有人按了抢答按键则抢答无效,不会显示其号码。

6、3.1.3主要元器件功能介绍(1) 8D 锁存器 74LS37374LS373为三态输出的8D锁存器。引脚说明:DOD7数据输入端, OE三态允许控制端(低电平有效),Q0Q7输出端。当三态允许控制 端OE为低电平时,Q0Q7为正常逻辑状态,可用来驱动负载或总线。 当OE为高电平时,Q0Q7呈高阻态,即不驱动总线,也不为总线的 负载,但锁存器内部的逻辑操作不受影响。当锁存允许端LE为高电平 时,Q随数据D而变。当LE为低电平时,D被锁存在已建立的数据 电平。表2 174LS373真值表曲LEOELLL1XLLXXH(2)优先编码器74LS14874LS148为8线一3线优先编码器。将8条数据线

7、(0 7)进行 3线(4-2-1)二进制(八进制)优先编码,即对最高位数据线进行译码。 芯片管脚:0 7编码输入端(低电平有效),EI选通输入端(低电平有 效),AO、A1、A2三位二进制编码输出信号即编码 输出端(低电平有 效),GS片优先编码输出端即宽展端(低电平有效),EO选通输出端, 即使能输出端。古:: :昭点曲古.为译码地址输入端,BI/RBO为消隐输入(低电平有效)/脉冲消隐输出(低电平有效)LT为灯测试输入端(低电平有效),RBI脉冲消隐输入 端(低电平有效),YaYg段输出。当A0-A3输入0到15时,段输出 驱动数码管显示响应的数字。(4) 74LS192十进制可逆计数器7

8、4LS192是双时钟方式的十进制可逆计数器。CPU为加计数时钟输 入端,CPD为减计数时钟输入端。LD为预置输入控制端,异步预置。 CR为复位输入端,高电平有效,异步清除。CO为进位输出:1001状态 后负脉冲输出,BO为借位输出:0000状态后负脉冲输出。741S192 功能表输入输出MR冠F3FlQ1901X-洋粽00QUXSf-AifbAb011XX加计数(J.11咨X减计数3.2电路设计3.2.1抢答电路设计抢答电路的功能有两个:一是能分辨出选手按键的的先后,并锁存 优先抢答者的编号,供译码显示电路用;二是要使其他选手的按键操作 无效。选用优先编码74LS148和8D锁存器74LS37

9、3可以完成上述功能, 其电路组成如图2.2所示。其工作原理是:当主持人控制开关S9处于断开状态时,74LS373的 锁存控制端为高电平不锁存,Q随数据D而变。此时8输入与非门74LS30 的输出为低电平。同时由于开关S9断开,数码管的共阴极为高电平, 这样就不会在未抢答状态下显示号码了。而此时74148的输入为八个高 电平输出为三个高电平如果不加控制经7448译码输出后会在数码管上 显示数字7。这里把8输入与非门74ls30的输出接到7448的灭灯控制端BI/RBO,抑制数码管显示。当开关S9被闭合时,进入抢答状态。这 时虽然开关S9闭合使或门74S32的一个输入端为0但由于8输入与非 门的输

10、出仍为0所以74LS373的锁存控制端仍为1,不会阻止数据的通 过。当第一个按键按下时,74LS30的输出变为高电平,同时由于开关 S9以闭合使得或门74S32的两个输入都为低电平,则锁存器373的锁存 控制端ENG变为低电平,锁存此时的Q值。理论上该值只有一个为低电 平,其余为高电平,为低电平的那个即为抢答的成功的那个。这时对 74148来说就有了有效输入(某个输入端变为0),优先编码得到一个 数字作为7448的输入在数码管上显示出来。这样就完成了从抢答到显 示的工作。7443145V4-1 vccU1 7414BNI:T4LS30DU3T4LS3T3N . ILAAAvccvccR93.2

11、.2 定时电路设计定时电路主要实现 30 秒倒计时的功能。该部分主要由 555 定时器 秒脉冲产生电路、十进制同步加减计数器74LS19构成的减法计数电路、 74LS4译码电路和2个7段数码管即相关电路组成。完成的功能是当主 持人按下开始抢答按钮后,进行30s倒计时。当有人抢答时,计时停止。 两块74LS192实现减法计数,通过译码电路74LS48显示到数码管上, 其时钟信号由时钟产生电路提供。 74LS192 的预置数控制端实现预置 数30s,计数器的时钟脉冲由秒脉冲电路提供。按键弹起后,计数器开 始减法计数工作,并将时间显示在共阴极七段数码显示管上。当有人抢 答时,停止计数并显示此时的倒计

12、时时间;如果没有人抢答,且倒计时 时间到时,也停止计时。其中555 定时器和两个电阻、两个电容构成多谐振荡器产生周期为 一秒的脉冲接到74LS192的减计数端进行每秒一次的减计数。其震荡周 期的计算公式为T二(R1 + R)Cln2。在电路中取R1 = 3OK0 R2二27KG C1 二470nF 得震荡周期为 T=(30k+27K)*470nF=lS。两片 74LS192 构成 30进制减计数器。当收到来自555定时器的脉冲时,控制个位的74LS192 就会减计数,当它减到0再收到脉冲要继续减的时候,其借位输出端输 出正脉冲使十位的74LS192减一计数。开关的作用是在开关闭合时进行 预置数

13、,把两片74LS192分别预置位3和0。74LS373的作用这里没有 体现出来,它是在总的电路中用到的。它用于在成功抢答后锁存数码管 上显示的时间。74LS48是数码管译码驱动器。用于将573中锁存的数字 显示出来。这里的数码管是共阴极数码管,其共阴极直接接地没有像抢 答电路中那样加入按键控制。TCC T4j_4flN图2.3定时电路3.2.3报警电路设计报警电路的作用是当开始抢答时进行短暂的报警提醒。由于要求是 短暂的报警提醒,所以要设计一种可以产生单脉冲的单稳态电路,使其 在某个信号刺激下产生单脉冲使有源蜂鸣器发声一段时间后停止发声。 本次设计采用了一个集成的单稳态芯片构成单稳态电路。当有

14、脉冲到达 时单稳态触发器进入暂稳态,输出高电平使蜂鸣器响进行发声报警。在 暂稳态维持一段时间后,自动返回稳态回到低电平,蜂鸣器停止发声。将单稳态触发器的脉冲输入接到开关上,当开关闭合时产生一个脉冲使 蜂鸣器发声。电路有TTL集成单稳态触发器构成。输出脉冲宽度公式为 tw 0.69RC。这里R取30千欧姆,C取10微法。得到tw约为0.2秒。 当输入下降沿时蜂鸣器就会响0.2秒。vccR1wv.30 kQC1=10吓脉冲输人RI:1T RICTCIAl k2D仙口BUZZES10lcHzVCC3.2.4总电路设计把抢答电路、计时电路、报警电路三部分组合起来再加上一些 控制电路就构成了总电路。如图

15、2.5所示。当有人抢答成功时,八 输入与非门输出为1而U10非门7404输出1,则与非门U9B输出0 使计时电路中的74LS373锁存此时的时间,数码管时间不再变化, 直到断开开关准备进行下一轮抢答。开始抢答开关同时连接控制着 一个指示灯,当开始抢答时指示灯会亮;开关也连接了一个由单稳 态触发器构成的警报电路,开关闭合后会有一个脉冲送到单稳态触 发器使其发出一个单稳态脉冲驱动蜂鸣器短暂鸣响提醒抢答人员抢 答开始。当脉冲结束后蜂鸣器停止鸣响。当抢答结束要进行下一次 抢答前开关再次断开,这是会同时使指示灯灭,显示号码的数码管 灭,显示倒计时的两个数码管恢复显示30。如此循环往复,构成整 个抢答过程。总的电路图见conMK3-Ehs5i-744垦-f-gun

展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 学术论文 > 其它学术论文

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号