信号完整性基础知识中兴张士贤

上传人:桔**** 文档编号:490131116 上传时间:2023-02-12 格式:DOC 页数:67 大小:756.51KB
返回 下载 相关 举报
信号完整性基础知识中兴张士贤_第1页
第1页 / 共67页
信号完整性基础知识中兴张士贤_第2页
第2页 / 共67页
信号完整性基础知识中兴张士贤_第3页
第3页 / 共67页
信号完整性基础知识中兴张士贤_第4页
第4页 / 共67页
信号完整性基础知识中兴张士贤_第5页
第5页 / 共67页
点击查看更多>>
资源描述

《信号完整性基础知识中兴张士贤》由会员分享,可在线阅读,更多相关《信号完整性基础知识中兴张士贤(67页珍藏版)》请在金锄头文库上搜索。

1、信号完整性基础知识张士贤编写中兴通讯上海第一研究所前 言近年来,通讯技术、计算机技术的发展越来越快,高速数字电路在设计中的运用越来越多,数字接入设备的交换能力已从百兆、千兆发展到几十千兆。高速数字电路设计对信号完整性技术的需求越来越迫切。在中、大规模电子系统的设计中,系统地综合运用信号完整性技术可以带来很多好处,如缩短研发周期、降低产品成本、降低研发成本、提高产品性能、提高产品可靠性。数字电路在具有逻辑电路功能的同时,也具有丰富的模拟特性,电路设计工程师需要通过精确测定、或估算各种噪声的幅度及其时域变化,将电路抗干扰能力精确分配给各种噪声,经过精心设计和权衡,控制总噪声不超过电路的抗干扰能力,

2、保证产品性能的可靠实现。为了满足中兴上研一所的科研需要,我们在去年和今年关于信号完整性技术合作的基础上,克服时间紧、任务重的困难,编写了这份硬件设计培训系列教材的“信号完整性”部分。由于我们的经验和知识所限,这部分教材肯定有不完善之处,欢迎广大读者和专家批评指正。本教材的对象是所内硬件设计工程师,针对我所的实际情况,选编了第一章导论、第二章数字电路工作原理、第三章传输线理论、第四章直流供电系统设计,相信会给大家带来益处。同时,也希望通过我们的不懈努力能消除大家在信号完整性方面的烦脑。在编写本教材的过程中,得到了沙国海、张亚东、沈煜、何广敏、钟建兔、刘辉、曹俊等的指导和帮助,尤其在审稿时提出了很

3、多建设性的意见,在此一并致谢! 张士贤2000年10月31日术语、符号和缩略语术语1信号完整性(Signal Integrity)信号完整性是指信号在信号线上的质量。信号具有良好的信号完整性是指当在需要的时候具有所必需达到的电压电平数值。2传输线(Transmission Line)传输线是一个网络(导线),并且它的电流返回到地或电源。3特性阻抗(Characteristic Impedance)组成信号传输回路的两个导体之间存在分布电感和分布电容,当信号沿该导体传输时,信号的跃变电压(V)和跃变电流(I)的比值称为特性阻抗(Z0),即Z0=V/I。4反射(Reflection)反射就是在传输

4、线上的回波。信号功率(电压和电流)的一部分传输到线上并达到负载处,但是有一部分被反射了。如果源端与负载端具有相同的阻抗,反射就不会发生。5串扰(Crosstalk)串扰是两条信号线之间的耦合。信号线之间的互感和互容引起线上的噪声。容性耦合引发耦合电流,而感性耦合引发耦合电压。6过冲(Overshoot)过冲就是第一个峰值或谷值超过设定电压。对于上升沿是指最高电压,而对于下降沿是指最低电压。过分的过冲能够引起保护二极管工作,导致过早地失效。7下冲(Undershoot)下冲是指下一个(第二个)谷值或峰值。过分的下冲能够引起假的时钟或数据错误(误操作)。8电路延迟指信号在器件内传输所需的时间(Tp

5、d) 。例如,TTL的电路延迟在3 20nS 范围。9边沿时间器件输出状态从逻辑低电平跃变到高电平所需要的时间(信号波形的1090%),通常表示为上升沿(Tr)。器件输出状态从逻辑高电平下降到低电平所需要的时间(信号波形的9010%),通常表示为下降沿(Tf)。10占空比偏斜信号传输过程中,从低电平到高电平的转换时间与从高电平到低电平的转换时间之间的差别,称为占空比偏斜。TTL和CMOS信号的占空比偏斜问题较为突出,主要是因为其输出的上升沿和下降沿延迟不同。11输出到输出偏斜同一器件不同输出引脚之间的信号延迟差别,称为输出到输出偏斜。12器件到器件偏斜由于制造工艺和使用环境的变化,造成的不同器

6、件对应引脚之间的信号延迟差别,称为器件到器件偏斜。通常,器件之间的偏差远大于其他类型的偏斜。13动态偏斜主要是指由于温度变化、地或电源噪声造成阀值电平随时间漂移,从而产生信号延迟的变化。符号和缩略语 VOH 输出高电平 VOL 输出低电平 VIH 输入高电平 VIL 输入低电平 VT 阀值电平 VOHMIN 输出高电平最小值 VOLMAX 输出低电平最大值 VIHMIN 输入高电平最小值 VILMAX 输入低电平最大值 IOL 输出低电平电流 IOH 输出高电平电流目录第1章 高速数字系统设计的信号完整性分析导论71.1. 基本概念71.2. 理想的数字信号波形7理想的TTL数字信号波形71.

7、2.2. 理想的CMOS数字信号波形71.2.3. 理想的ECL数字信号波形81.3. 数字信号的畸变(或信号不完整)81.3.1. 地线电阻的电压降的影响地电平(0电平)直流引起的低电平提高81.3.2. 信号线电阻的电压降的影响81.3.3. 电源线电阻的电压降的影响101.3.4. 转换噪声11串扰噪声111.3.6. 反射噪声121.3.7. 边沿畸变121.4. 研究的目的131.4.1. 降低产品成本(略)131.4.2. 缩短研发周期,降低开发成本(略)131.4.3. 提高产品性能(略)131.4.4. 提高产品可靠性131.5. 研究领域141.5.1. 各种电路工作原理(略

8、)141.5.2. 各种电路噪声容限(略)141.5.3. 各种电路在系统中的噪声(略)141.5.4. 系统各部件的频率特性(略)141.5.5. 信号传输(略)141.5.6. 信号延迟(略)141.5.7. PCB结构设计(略)141.5.8. 电源分配设计(略)141.5.9. 地、电源滤波(略)141.5.10. 热设计(略)141.6. 研究手段141.6.1. 物理实验验证(略)141.6.2. 数学模型计算(略)141.6.3. 软件模拟分析(略)141.6.4. 经验规则估计14第2章 数字电路工作原理152.1. 数字电路分类152.1.1. GaAs(砷化钾)速度快,但功

9、耗大,制作原料剧毒,未成熟使用;152.1.2. 硅:使用极为广泛,处于不断发展中;152.2. 基本结构和特点17TTL172.2.2. CMOS速度接近于TTL,功耗小,单元尺寸小,适合于大规模集成172.2.3. LVDS:低电压数字系统172.2.4. ECL(PECL)182.3. 电路特性192.3.1. 转换特性192.3.2. V/I特性:电压与电流之间的关系特性曲线202.3.3. 热特性及寿命232.3.4. 直流噪声容限NMDC242.3.5. 交流噪声容限NMAC242.4. 电路互连252.4.1. 工作电压:器件工作时,施加于器件电源脚上的电压252.4.2. 逻辑

10、电平范围252.4.3. 噪声(N)252.5. 电路选型基本原则272.5.1. 采用标准器件272.5.2. 够用原则,不追求高性能272.5.3. 尽可以减少品种和类型。27第3章 传输线理论283.1. 基本概念283.2. 传输线基本特性:293.2.1. 传输线特性阻抗303.2.2. 传输线的时间延迟323.3. 传输线的分类333.3.1. 非平衡式传输线333.3.2. 平衡式传输线343.4. 常用传输线353.4.1. 圆导线353.4.2. 微带线363.4.3. 带状线363.5. 反射和匹配373.5.1. 反射系数373.5.2. 反射的计算:383.5.3. 传

11、输线的临界长度413.5.4. 终端的匹配和端接413.6. 串扰:串扰模型图如下433.7. 负载效应443.7.1. 直流负载和交流负载443.7.2. 最小间隔443.7.3. 集中负载453.7.4. 分布负载45径向负载453.8. 负载驱动方式453.8.1. 点对点45串推453.8.3. 星型46扇型463.9. 传输线损耗和信号质量463.9.1. 集肤效应463.9.2. 邻近效应463.9.3. 辐射损耗473.9.4. 介质损耗47第4章 直流电源分布系统设计484.1. 基本概念484.1.1. 电源分布系统484.1.2. 平面484.1.3. 平面(Plane)为

12、电流回路提供最低阻抗回路484.2. 设计目标484.2.1. 为数字信号提供稳定的电压参考;484.2.2. 为逻辑电路提供低阻抗的接地连接;484.2.3. 为逻辑电路提供低阻抗的电源连接;484.2.4. 为电源和地提供低交流阻抗的通路;484.2.5. 为数字逻辑电路工作提供电源494.3. 一般设计规则504.4. 多层板的叠层结构514.4.1. 叠层结构的设计主要考虑以下因素514.4.2. 在高速数字设计中的一般规则是514.5. 电流回路524.5.1. 基本概念524.5.2. 环路面积534.5.3. 参考平面的开槽534.5.4. 连接器的隔离盘534.6. 去耦电容极

13、其应用544.6.1. 去耦电容544.6.2. 低频大容量去耦电容(BULK)554.6.3. 高频去耦电容564.6.4. 多层片式陶瓷电容的材料选择584.6.5. 表面贴装电容的布局和布线584.6.6. 多层印制板中的平面电容594.6.7. 埋入式电容594.7. 噪声抑制614.7.1. 系统电源变化614.7.2. 系统电源的电位差614.7.3. 系统逻辑地的电位差614.7.4. 地电平抖动61第1章 高速数字系统设计的信号完整性分析导论1.1. 基本概念高速数字设计(High-Speed Digital Design)强调被动元件的特性及其对电路性能的影响, 包括导线、印

14、制电路板以及集成电路封装等等;高速数字设计研究被动元件如何影响信号传输 (振铃和反射), 信号之间的相互作用(串扰);信号完整性 (Signal Integrity,以下简称SI) 是指信号在信号线上的质量。 信号具有良好的信号完整性是指当在需要的时候具有所必需达到的电压电平数值;信号完整性是保证系统稳定的基础,分析讨论系统信号完整性是非常必要的。1.2. 理想的数字信号波形无论是哪一种数字集成电路,理想的数字信号是指器件厂家提供的输出高电平(VOH)、低电平(VOL)、上升沿(tr)和下降沿(tf)等参数所描述的信号波形。1.2.1. 理想的TTL数字信号波形下图所示为理想的TTL(含LVTTL)数字信号波形VOHmin=2.4V VOLmax=0.4V

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 中学教育 > 试题/考题 > 初中试题/考题

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号